一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板和显示装置的制作方法

2021-09-10 21:20:00 来源:中国专利 TAG:显示 装置 面板


1.本发明涉及显示技术领域,更具体地,涉及一种显示面板和显示装置。


背景技术:

2.随着科学技术的发展,显示屏逐渐朝着高屏占比、窄边框的薄型结构发展。同时为了提高显示屏的视觉效果,还会对显示屏的四个角进行倒边或倒圆处理,进行c角、r角、l型或u型等异形设计。
3.显示屏的中间区域为显示区,四周为边框。栅极驱动电路设置于边框内,栅极驱动电路包括级联的移位寄存器,移位寄存器的设置会造成边框的宽度增大,不利于窄边框显示屏的发展。特别是,现有技术中由于显示屏进行了c角的设计,造成边框中相应的区域中的移位寄存器的排布混乱,造成边框中与c角相应的区域的面积较大,不利于窄边框显示屏的发展。
4.有鉴于此,本领域迫切需要开发一种能够减小异形处的边框的技术,以提高屏占比。


技术实现要素:

5.有鉴于此,本发明提供了一种显示面板和显示装置,有利于实现窄边框。
6.本发明提供一种显示面板,包括:显示区和围绕显示区的非显示区;非显示区包括阻隔部和栅极驱动电路,阻隔部围绕显示区,沿第一方向,栅极驱动电路至少部分位于阻隔部和显示区之间;栅极驱动电路包括多个级联的移位寄存器,移位寄存器包括至少一个第一晶体管和多个第二晶体管,第一晶体管的尺寸大于第二晶体管的尺寸,同一个移位寄存器中,第一晶体管位于显示区和与显示区最接近的第二晶体管之间;移位寄存器包括第一移位寄存器和第二移位寄存器;在第一方向上,第一移位寄存器中相邻两个第二晶体管之间的间距大于第二移位寄存器中相邻两个第二晶体管之间的间距,和/或,在第二方向上,第一移位寄存器中相邻两个第二晶体管之间的间距大于第二移位寄存器中相邻两个第二晶体管之间的间距,其中,第一方向和第二方向相交;非显示区还包括绑定区、至少一个靠近绑定区设置的异形非显示区,且异形非显示区沿第一方向位于绑定区的一侧;异形非显示区包括一段异形边缘,异形边缘位于异形非显示区靠近显示区的一侧,异形边缘的延伸方向与第一方向和第二方向均相交;显示面板还包括驱动芯片,驱动芯片绑定于绑定区;至少一个第二移位寄存器位于异形非显示区。
7.基于同一思想,本发明还提供了一种显示装置,该显示装置包括上述显示面板。
8.与现有技术相比,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
9.本发明提供的显示面板中,由于在第一方向上,第一移位寄存器中相邻两个第二晶体管之间的间距大于第二移位寄存器中相邻两个第二晶体管之间的间距,和/或,在第二方向上,第一移位寄存器中相邻两个第二晶体之间的间距大于第二移位寄存器中相邻两个
第二晶体管之间的间距,即通过减小在第一方向和/或第二方向上第二移位寄存器中相邻两个第二晶体管之间的间距,从而减小第二移位寄存器在第一方向上的长度和/或在第二方向上的宽度,有利于减小第二移位寄存器的面积。至少一个第二移位寄存器位于异形非显示区,即位于异形非显示区内的移位寄存器中至少一个移位寄存器为第二移位寄存器,由于第二移位寄存器在第一方向上的长度较小和/或在第二方向上的宽度较小,从而有利于减小异形非显示区在第一方向上和/或在第二方向上的宽度,有利于实现窄边框化。
10.且由于第二移位寄存器中通过减小在第一方向上和/或在第二方向上相邻两个第二晶体管之间的间距来减小第二移位寄存器的面积,第二移位寄存器中第一晶体管的尺寸与第一移位寄存器中第一晶体管的尺寸相同,第二移位寄存器中第二晶体管的尺寸与第一移位寄存器中第二晶体管的尺寸也相同,从而第二移位寄存器和第一移位寄存器的输出性能趋于一致。
11.当然,实施本发明的任一产品不必特定需要同时达到以上所述的所有技术效果。
12.通过以下参照附图对本发明的示例性实施例的详细描述,本发明的其它特征及其优点将会变得清楚。
附图说明
13.被结合在说明书中并构成说明书的一部分的附图示出了本发明的实施例,并且连同其说明一起用于解释本发明的原理。
14.图1是本发明提供的一种显示面板的平面图;
15.图2是图1所述的显示面板的a部的一种放大示意图;
16.图3是图1所述的显示面板的a部的另一种放大示意图;
17.图4是发明提供的一种第一移位寄存器的结构示意图;
18.图5是发明提供的一种第二移位寄存器的结构示意图;
19.图6是本发明提供的显示面板的一种局部结构示意图;
20.图7是图6所述的显示面板中c部的一种放大示意图;
21.图8是本发明提供的异形非显示区的一种局部结构示意图;
22.图9是本发明提供的异形非显示区的另一种局部结构示意图;
23.图10是本发明提供的异形非显示区的又一种局部结构示意图;
24.图11是本发明提供的异形非显示区的又一种局部结构示意图;
25.图12是本发明提供的一种显示装置的平面示意图。
具体实施方式
26.现在将参照附图来详细描述本发明的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本发明的范围。
27.以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本发明及其应用或使用的任何限制。
28.对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
29.在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
30.应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
31.图1是本发明提供的一种显示面板的平面图,参考图1,本实施例提供一种显示面板,包括显示区aa和围绕显示区aa的非显示区na,其中,显示区aa用于显示,非显示区na不用于显示,非显示区na可以设置电路元件、走线等结构。
32.非显示区na包括阻隔部10和栅极驱动电路20,阻隔部10围绕显示区aa,沿第一方向x,栅极驱动电路20至少部分位于阻隔部10和显示区20之间。具体地,在一些可选的实施方式中,第一方向x为扫描线延伸的方向,但是本技术实施例并非局限于此,在其他的实施方式中,第一方向x还可以是其他方向,本发明在此不再进行赘述。
33.需要说明的是,本发明提供的显示面板可以是液晶显示面板,也可以是有机发光显示面板、或其他类型的显示面板。在一些可选实施例中,当显示面板为液晶显示面板时,阻隔部10位于阵列基板和彩膜基板之间,阻隔部10包括框胶。在一些可选实施例中,当显示面板为有机发光显示面板时,阻隔部10位于阵列基板和封装层之间。当封装层为薄膜封装层时,阻隔部10包括挡墙。当封装层为刚性封装层时,阻隔部10包括密封胶。
34.图2是图1所述的显示面板的a部的一种放大示意图,参考图1和图2,栅极驱动电路20包括多个级联的移位寄存器30,每级移位寄存器30可以与一条扫描线g电连接,移位寄存器30给与其电连接的扫描线g提供信号。
35.图3是图1所述的显示面板的a部的另一种放大示意图,参考图1和图3,在一些可选实施例中,栅极驱动电路20还包括虚拟移位寄存器301,虚拟移位寄存器301可以不与扫描线电连接,虚拟移位寄存器301也可以与扫描线电连接,但是不给位于显示区的子像素提供信号。
36.图4是发明提供的一种第一移位寄存器的结构示意图,图5是发明提供的一种第二移位寄存器的结构示意图,参考图1和图3

图5,移位寄存器30包括至少一个第一晶体管t1和多个第二晶体管t2,第一晶体管t1的尺寸大于第二晶体管t2的尺寸,同一个移位寄存器30中,第一晶体管t1位于显示区aa和与显示区aa最接近的第二晶体管t2之间。需要说明的是,图3和图4中示例性的示出了移位寄存器30中包括一个第一晶体管t1和四个第二晶体管t2,在本发明其他实施例中,移位寄存器30中还可以包括其他数量的第一晶体管t1和第二晶体管t2,移位寄存器30还可以包括电容,本发明在此不再进行赘述。
37.移位寄存器30包括第一移位寄存器31和第二移位寄存器32。在第一方向x上,第一移位寄存器31中相邻两个第二晶体管t2a之间的间距为d1,第二移位寄存器32中相邻两个第二晶体管t2b之间的间距为d2,d1>d2,即在第一方向x上,第一移位寄存器31中相邻两个第二晶体管t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,通过减小在第一方向x上第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,从而减小第二移位寄存器32在第一方向x上的长度。
38.在第二方向y上,第一移位寄存器31中相邻两个第二晶体t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,其中,第一方向x和第二方向y相交。可选的,第一方向x和第二方向y相垂直。通过减小在第二方向y上第二移位寄存器32中相邻
两个第二晶体管t2b之间的间距,从而减小第二移位寄存器32在第二方向y上的宽度。
39.需要说明的是,本实施例示例性的示出了在第一方向x上,第一移位寄存器31中相邻两个第二晶体管t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,且,在第二方向y上,第一移位寄存器31中相邻两个第二晶体t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距。在本发明其他实施例中,显示面板中还可以采用在第一方向x上,第一移位寄存器31中相邻两个第二晶体管t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,或,在第二方向y上,第一移位寄存器31中相邻两个第二晶体t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距。
40.本实施例提供的显示面板为异形显示面板,即显示面板的形状不是矩形的。非显示区na包括绑定区na2、至少一个靠近绑定区na2设置的异形非显示区na1,异形非显示区na1位于显示面板的拐角区,且异形非显示区na1即不沿第一方向x延伸,也不沿第二方向y延伸。显示面板还包括驱动芯片40,驱动芯片40绑定于绑定区na2。异形非显示区na1沿第一方向x位于绑定区na2的一侧,即异形非显示区na1位于显示面板靠近驱动芯片40的一侧的拐角区。
41.异形非显示区na1包括一段异形边缘b1,异形边缘b1位于异形非显示区na1靠近显示区aa的一侧,异形边缘b1的延伸方向与第一方向x和第二方向y均相交,异形边缘b1可以是曲线段、弧线段、或是斜线段,图1和图2中仅以异形边缘b1为弧线段为例进行说明。
42.由于显示面板中非显示区na中拐角区设置成异形非显示区na1的结构,与非显示区na中拐角区设置成直角形的结构相比,异形非显示区na1的面积较小,且异形非显示区na1靠近绑定区na2设置,异形非显示区na1中还设置有与驱动芯片40电连接的走线,从而造成异形非显示区na1中用于放置移位寄存器30的空间不足,需增加异形非显示区na1在第一方向x上和/或第二方向y上的宽度来放置移位寄存器30,不利于实现窄边框。
43.在一些可选实施例中,继续参考图3,栅极驱动电路20中还设置有虚拟移位寄存器301,虚拟移位寄存器301不需要给位于显示区的子像素提供信号,虚拟移位寄存器设置于异形非显示区na1内。示例性的,虚拟移位寄存器301可用于关闭最后一级连接扫描线的移位寄存器30,清空其驱动节点内的电荷,当然,在本发明其他实施例中,虚拟移位寄存器301还可以具有其他功能,本发明在此不再进行赘述。异形非显示区na1中虚拟移位寄存器301的设置进一步造成异形非显示区na1中移位寄存器30的排布面积不足,需进一步增加异形非显示区na1在第一方向x上和/或第二方向y上的宽度来放置虚拟移位寄存器301,不利于实现窄边框。
44.需要说明的是,图3中示例性的示出了栅极驱动电路20中设置一个虚拟移位寄存器301,在本发明其他实施例中,栅极驱动电路20中还可以根据实际生产需求设置其他数量的虚拟移位寄存器,本发明在此不再一一赘述。
45.由于在第一方向x上,第一移位寄存器31中相邻两个第二晶体管t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,和/或,在第二方向y上,第一移位寄存器31中相邻两个第二晶体t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,即通过减小在第一方向x和/或第二方向y上第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,从而减小第二移位寄存器32在第一方向x上的长度和/
或在第二方向y上的宽度,有利于减小第二移位寄存器32的面积。至少一个第二移位寄存器32位于异形非显示区na1,即位于异形非显示区na1内的移位寄存器30中至少一个移位寄存器30为第二移位寄存器32,由于第二移位寄存器32在第一方向x上的长度较小和/或在第二方向y上的宽度较小,从而有利于减小异形非显示区na1在第一方向x上和/或在第二方向y上的宽度,有利于实现窄边框化。
46.且由于第二移位寄存器32中通过减小在第一方向x上和/或在第二方向y上相邻两个第二晶体管t2b之间的间距来减小第二移位寄存器32的面积,第二移位寄存器32中第一晶体管t1b的尺寸与第一移位寄存器31中第一晶体管t1a的尺寸相同,第二移位寄存器32中第二晶体管t2b的尺寸与第一移位寄存器31中第二晶体管t2a的尺寸也相同,从而第二移位寄存器32和第一移位寄存器31的输出性能趋于一致。
47.需要说明的是,本实施例中仅以显示面板的一侧设置栅极驱动电路20为例进行说明。可选的,显示面板的两侧均可设置栅极驱动电路20。
48.本实施例中示例性的示出了非显示区包括一个异形非显示区,在本发明其他实施例中,非显示区还可以包括两个及以上的异形非显示区,各个异形非显示区中移位寄存器的设置可参考图2中的设置,本发明在此不再进行赘述。
49.在一些可选实施例中,第一移位寄存器31与阻隔部10的间距为l1,第二移位寄存器32与阻隔部10的间距为l2,l1<l2,即第一移位寄存器31与阻隔部10之间的间距较小。
50.阻隔部10的常用材料为固化胶类,其固化效果受到透光率的影响,透光率越高,其固化效果越好。由于第一移位寄存器31中相邻两个第二晶体t2a之间的间距较大,有效降低对阻隔部10的透光率的影响,可以有效减小第一移位寄存器31与阻隔部10之间的间距,有利于减小非显示区na在第一方向x上的宽度,有效减小非显示区na的面积,有利于实现窄边框化。进一步的,为了进一步减小非显示区na在第一方向x上的宽度,在垂直于显示面板的方向上,第一移位寄存器31的部分与阻隔部10交叠,示例性的,在垂直于显示面板的方向上,第一移位寄存器31中第二晶体t2a与阻隔部10交叠,由于第一移位寄存器31中相邻两个第二晶体t2a之间的间距较大,对阻隔部10的透光率的影响较小,对阻隔部10的固化效果影响较小。
51.在一些可选实施例中,l1<150μm≤l2。在第一移位寄存器31与阻隔部10的间距小于150μm时,移位寄存器30中相邻两个第二晶体t2之间的间距对阻隔部10的固化效果的影响较大。在栅极驱动电路20中,与阻隔部10的间距小于150μm的移位寄存器30为第一移位寄存器31,第一移位寄存器31中相邻两个第二晶体t2a之间的间距较大,有效降低对阻隔部10的透光率的影响。可选的,在垂直于显示面板的方向上,第一移位寄存器31部分与阻隔部10交叠。
52.需要说明的是,本实施例中示例性的示出了栅极驱动电路20中,与阻隔部10的间距小于150μm的移位寄存器30为第一移位寄存器31,与阻隔部10的间距大于等于150μm的移位寄存器30为第二移位寄存器32,在本发明其他实施例中,还可以采用其他工艺标准来根据移位寄存器30与阻隔部10的间距设置其为第一移位寄存器31或第二移位寄存器32,本发明在此不再进行赘述。
53.继续参考图1和图2,在一些可选实施例中,非显示区na还包括第二非显示区na3,第二非显示区na3沿第一方向x位于显示区aa的一侧,且第二非显示区na3沿第二方向y延
伸,第二非显示区na3中位移寄存器30与阻隔部10之间的间距较小,在一些可选实施例中,第二非显示区na3中位移寄存器30与阻隔部10部分交叠,位于第二非显示区na3的移位寄存器30为第一移位寄存器31,由于第一移位寄存器31中相邻两个第二晶体t2a之间的间距较大,有效降低对阻隔部10的透光率的影响,可以有效减小第一移位寄存器31与阻隔部10之间的间距,有效减小第二非显示区na3在第一方向x上的宽度,有利于实现窄边框化。
54.图6是本发明提供的显示面板的一种局部结构示意图,图7是图6所述的显示面板中c部的一种放大示意图,参考图1、图6和图7,在一些可选实施例中,非显示区na还包括扇形走线区na4,多条走线50由显示区aa延伸经过扇形走线区na4与驱动芯片40电连接,因此,扇形走线区na4位于显示区aa与驱动芯片40之间。具体地,在一些可选的实施方式中,走线50为数据线,但是本技术实施例并非局限于此,在其他的实施方式中,走线50还可以为其他信号线,本发明在此不再进行赘述。由于显示面板中非显示区na中靠近驱动芯片40的拐角区设置成异形非显示区na1的结构,因此,部分扇形走线区na4位于异形非显示区na1中、栅极驱动电路20和显示区aa之间。
55.具体地,在图6和图7所示的结构中,由于相邻的第二移位寄存器32错位排列,且相邻的第二移位寄存器32在第二方向y上的重叠区域为:其中一个第二移位寄存器32的第二子区34b和另一个第二移位寄存器32的第一子区33b,因此,能够同时在第一方向x和第二方向y进一步实现窄边框。
56.继续参考图4和图5,在一些可选实施例中,移位寄存器30包括沿第一方向x排列的第一子区33和第二子区34,第一晶体管t1位于第一子区33,第二晶体管t2位于第二子区34。
57.在第二方向y上,第一移位寄存器31中相邻两个第二晶体t2a之间的间距大于第二移位寄存器32中相邻两个第二晶体管t2b之间的间距,因此,第一移位寄存器31中,在第二方向y上,第一子区33a的宽度为h1,第二子区34a的宽度为h2;第二移位寄存器32中,在第二方向y上,第一子区33b的宽度为h1,第二子区34b的宽度为h3;其中,0<h3<h2≤h1。即在第二方向y上,第一移位寄存器31中第二子区34a的宽度小于第二移位寄存器32中第二子区34b的宽度。由于移位寄存器30中,第一晶体管t1的尺寸大于第二晶体管t2的尺寸,第一移位寄存器31中第一子区33a的宽度为第一晶体管t1在第二方向y上的宽度。在第二方向y上,第一移位寄存器31中第二子区34a的宽度小于第一子区33的宽度,第二移位寄存器32中第二子区34b的宽度小于等于第一子区33的宽度,有效减小移位寄存器30在第二方向y上的宽度。
58.需要说明的是,图3

图5中示例性的示出了第一子区33包括一个第一晶体管t1,第二子区34包括四个第一晶体管t1以及第一晶体管t1之间呈阵列排布,在本发明其他实施例中,第一子区33还可以包括两个及以上的第一晶体管t1,且第一子区33中的第一晶体管t1沿第一方向x排列,第二子区34还可以包括其他数量的第二晶体管t2,第二晶体管t2之间还可以采用其他排列方式。
59.在一些可选实施例中,当第一子区33包括两个及以上的第一晶体管t1时,第一移位寄存器31中相邻两个第一晶体管t1a之间的间距可大于第二移位寄存器32中相邻两个第一晶体管t1b之间的间距,进一步减小第二移位寄存器32在第一方向x上的长度。
60.现有技术中,由于显示面板中非显示区中靠近驱动芯片的拐角区设置成异形非显示区的结构,异形非显示区中移位寄存器设置成沿第二方向排列的情况时,在异形非显示
区在第二方向上的宽度不改变的情况下,异形非显示区中无法放置全部的移位寄存器。为了不增加异形非显示区在第二方向上的宽度,异形非显示区中存在两个或多个移位寄存器沿第一方向排列的结构,造成异形非显示区在第一方向上的宽度较大。且部分扇形走线区位于异形非显示区中、栅极驱动电路和显示区之间,进一步造成异形非显示区在第一方向上的宽度较大。
61.图8是本发明提供的异形非显示区的一种局部结构示意图,参考图8,在一些可选实施例中,异形非显示区na1中部分移位寄存器30为第二移位寄存器32,且在第二方向y上,第二移位寄存器32依次排列。由于第二移位寄存器32中第二子区34b的宽度小于等于第一子区33b的宽度,可以设置至少部分第二移位寄存器32部分位于与其相邻的第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内,有效对第二移位寄存器32中第一子区33b和第二子区34b所形成的空间进行利用,使得异形非显示区na1在第二方向y上的宽度不改变的情况下可以设置更多的移位寄存器30,从而避免在异形非显示区na1中设置两个或多个移位寄存器30沿第一方向x并列设置,有效减小异形非显示区na1在第一方向x上的宽度,有利于实现窄边化。
62.可以理解的是,示例性的,参考图8,第二移位寄存器32a部分位于与其相邻的第二移位寄存器32b中第一子区33b和第二子区34b所形成的空间内是指,在垂直于显示面板的方向上,第二移位寄存器32a和第二移位寄存器32b不交叠,且第二移位寄存器32b中第一子区33b和第二子区34b形成t形或l形半围绕第二移位寄存器32a设置。
63.继续参考图1和图8,在一些可选实施例中,除最后一级第二移位寄存器32外,其余第二移位寄存器32均部分位于与其相邻的下一级第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内。
64.在一些可选实施例中,与第一级第二移位寄存器32相邻的第一移位寄存器31部分位于与其相邻的第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内。
65.可选的,各第二移位寄存器32可以沿着异形边缘b1的延伸方向排列。
66.图9是本发明提供的异形非显示区的另一种局部结构示意图,参考图1和图9,在一些可选实施例中,显示面板还包括多个第一移位寄存器组35,一个第一移位寄存器组35包括至少两个第二移位寄存器32。
67.同一个第一移位寄存器组35中,除第一级第二移位寄存器32外,其余第二移位寄存器32均部分位于与其相邻的上一级第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内。
68.可选的,第一移位寄存器组35可以沿着异形边缘b1的延伸方向排列。
69.需要说明的是,图9示例性的示出了一个第一移位寄存器组35包括两个第二移位寄存器32,在本发明其他实施例中一个第一移位寄存器组35还包括三个及以上的第二移位寄存器32,同一个第一移位寄存器组35中第二移位寄存器32的排布可参考图9,本发明在此不再一一赘述。
70.图10是本发明提供的异形非显示区的又一种局部结构示意图,参考图10,在一些可选实施例中,显示面板还包括多个第一移位寄存器组35和多个第二移位寄存器组36。
71.一个第一移位寄存器组35包括至少两个第二移位寄存器32,同一个第一移位寄存器组35中,除第一级第二移位寄存器32外,其余第二移位寄存器32均部分位于与其相邻的
上一级第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内。
72.一个第二移位寄存器组36包括至少两个第二移位寄存器32,同一个第二移位寄存器组36中,除最后一级第二移位寄存器32外,其余第二移位寄存器32均部分位于与其相邻的下一级第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内。
73.在第二方向y上,第一移位寄存器组35和第二移位寄存器组36间隔排布。
74.可选的,第一移位寄存器组35和第二移位寄存器组36可以沿着异形边缘b1的延伸方向排列。
75.需要说明的是,图10示例性的示出了一个第一移位寄存器组35包括两个第二移位寄存器32,一个第二移位寄存器组36包括两个第二移位寄存器32,在本发明其他实施例中一个第一移位寄存器组35还包括三个及以上的第二移位寄存器32,一个第二移位寄存器组36还包括三个及以上的第二移位寄存器32,同一个第一移位寄存器组35中第二移位寄存器32的排布、同一个第二移位寄存器组36中第二移位寄存器32的排布均可参考图10,本发明在此不再一一赘述。
76.图8

图10中示例性的示出了当显示面板中包括在第二方向y上依次排列的第二移位寄存器32的结构时,第二移位寄存器32的三种排布方式,由于第二移位寄存器32中第二子区34b的宽度小于等于第一子区33b的宽度,因此可以设置至少部分第二移位寄存器32部分位于与其相邻的第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内,有效对第二移位寄存器32中第一子区33b和第二子区34b所形成的空间进行利用,使得异形非显示区na1在第二方向y上的宽度不改变的情况下可以设置更多的移位寄存器30,从而避免在异形非显示区na1中设置两个或多个移位寄存器30沿第一方向x并列设置,有效减小异形非显示区na1在第一方向x上的宽度,有利于实现窄边化。
77.需要说明的是,显示面板中第二移位寄存器32的排列方式还可以根据异形边缘b1的延伸方向采用其他的排布方式,本发明在此不再一一赘述。
78.图11是本发明提供的异形非显示区的又一种局部结构示意图,参考图1和图11,在一些可选实施例中,显示面板还包括多个第三移位寄存器组37,一个第三移位寄存器组37包括一个第一移位寄存器31和一个第二移位寄存器32。同一个第三移位寄存器组37中,第一移位寄存器31部分位于第二移位寄存器32中第一子区33b和第二子区34b所形成的空间内,有效对第二移位寄存器32中第一子区33b和第二子区34b所形成的空间进行利用,使得异形非显示区na1在第二方向y上的宽度不改变的情况下可以设置更多的移位寄存器30,从而避免在异形非显示区na1中设置两个或多个移位寄存器30沿第一方向x并列设置,有效减小异形非显示区na1在第一方向x上的宽度,有利于实现窄边化。
79.在第二方向y上,第三移位寄存器组37依次排列。可选的,第三移位寄存器组37可以沿着异形边缘b1的延伸方向排列。
80.在一些可选实施例中,请参考图12,图12是本发明提供的一种显示装置的平面示意图,本实施例提供的显示装置1000,包括本发明上述实施例提供的显示面板100。图12实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本发明实施例提供的显示装置1000还可以是电脑、电视、车载显示装置等其他具有显示功能的显示装置1000,本发明对此不作具体限制。本发明实施例提供的显示装置1000,具有本发明实施例提供的显示面板100的有益效果,具体可以参考上述各实施例对于显示面板100的具体说明,本实施例在此
不再赘述。
81.通过上述实施例可知,本发明提供的显示面板和显示装置,至少实现了如下的有益效果:
82.本发明提供的显示面板中,由于在第一方向上,第一移位寄存器中相邻两个第二晶体管之间的间距大于第二移位寄存器中相邻两个第二晶体管之间的间距,和/或,在第二方向上,第一移位寄存器中相邻两个第二晶体之间的间距大于第二移位寄存器中相邻两个第二晶体管之间的间距,即通过减小在第一方向和/或第二方向上第二移位寄存器中相邻两个第二晶体管之间的间距,从而减小第二移位寄存器在第一方向上的长度和/或在第二方向上的宽度,有利于减小第二移位寄存器的面积。至少一个第二移位寄存器位于异形非显示区,即位于异形非显示区内的移位寄存器中至少一个移位寄存器为第二移位寄存器,由于第二移位寄存器在第一方向上的长度较小和/或在第二方向上的宽度较小,从而有利于减小异形非显示区在第一方向上和/或在第二方向上的宽度,有利于实现窄边框化。
83.且由于第二移位寄存器中通过减小在第一方向上和/或在第二方向上相邻两个第二晶体管之间的间距来减小第二移位寄存器的面积,第二移位寄存器中第一晶体管的尺寸与第一移位寄存器中第一晶体管的尺寸相同,第二移位寄存器中第二晶体管的尺寸与第一移位寄存器中第二晶体管的尺寸也相同,从而第二移位寄存器和第一移位寄存器的输出性能趋于一致。
84.虽然已经通过例子对本发明的一些特定实施例进行了详细说明,但是本领域的技术人员应该理解,以上例子仅是为了进行说明,而不是为了限制本发明的范围。本领域的技术人员应该理解,可在不脱离本发明的范围和精神的情况下,对以上实施例进行修改。本发明的范围由所附权利要求来限定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜