一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

存储器系统及其存储器访问接口装置的制作方法

2021-11-05 18:40:00 来源:中国专利 TAG:

技术特征:
1.一种存储器访问接口装置,包括:一时钟产生电路,配置为根据一源头时钟信号产生直接传送至一存储设备的一操作时钟信号,以及一对双倍数据速率参考时钟信号以及一命令与地址参考时钟信号;一对双倍数据速率访问信号传输电路,各配置为在一双倍数据速率模式中,根据所述一对双倍数据速率参考时钟信号其中之一,调整来自一存储器访问控制器的一对双倍数据速率访问信号其中之一的一相位以及一工作周期,以产生一对输出访问信号其中之一以访问所述存储设备,其中所述一对双倍数据速率访问信号包括一双倍数据速率数据信号以及一数据选通信号,且所述一对输出访问信号包括一输出双倍数据速率数据信号以及一输出数据选通信号;一数据信号传输电路,配置为在一单倍数据速率模式中,根据所述命令与地址参考时钟信号,对来自所述存储器访问控制器的一单倍数据速率数据信号施加一最小延迟,以产生一输出单倍数据速率数据信号以访问所述存储设备;以及一命令与地址信号传输电路,配置为在所述双倍数据速率模式或所述单倍数据速率模式中,根据所述命令与地址参考时钟信号,对来自所述存储器访问控制器的一命令与地址信号施加一可调整延迟,以产生一输出命令信号以及一输出地址信号以访问所述存储设备。2.根据权利要求1所述的存储器访问接口装置,其特征在于,各所述一对双倍数据速率访问信号传输电路包括:一时钟分频电路,配置为对所述一对双倍数据速率参考时钟信号其中之一对应者进行分频,以产生一分频双倍数据速率参考时钟信号;一相位调整电路,配置为自所述存储器访问控制器接收所述一对双倍数据速率访问信号其中之一对应者,以根据所述分频双倍数据速率参考时钟信号,调整所述对应者的所述相位,以产生一相位调整访问信号;以及一工作周期调整电路,配置为根据所述一对双倍数据速率参考时钟信号其中之一对应者,调整所述相位调整访问信号的一工作周期,以产生并传送所述一对输出访问信号其中之一对应者至所述存储设备。3.根据权利要求1所述的存储器访问接口装置,其特征在于,还包括:一共享时钟分频电路,配置为将所述命令与地址参考时钟信号进行分频,以产生一分频命令与地址参考时钟信号,并使所述数据信号传输电路以及所述命令与地址信号传输电路接收所述分频命令与地址参考时钟信号并据以运作。4.根据权利要求3所述的存储器访问接口装置,其特征在于,在所述双倍数据速率模式中,所述可调整延迟的一数值与所述一对双倍数据速率访问信号传输电路的一处理时间相符,在所述单倍数据速率模式中,所述可调整延迟的所述数值与所述数据信号传输电路的所述最小延迟相符。5.根据权利要求1所述的存储器访问接口装置,其特征在于,还包括一多工器电路,配置为在所述双倍数据速率模式中,选择一输出数据信号传送至所述存储设备,以及配置为在所述单倍数据速率模式中,选择所述输出单倍数据速率数据信号传送至所述存储设备,其中所述输出数据信号为所述一对双倍数据速率访问信号其中之一。6.根据权利要求1所述的存储器访问接口装置,其特征在于,所述时钟产生电路包括:
一源头时钟电路,配置为产生所述源头时钟信号;一使能信号产生电路,配置为产生一使能信号;以及复数时钟相位调整电路,各包括:一源头相位调整电路,配置为接收所述源头时钟信号进行相位调整,以产生一相位调整时钟信号;一使能同步电路,配置为接收所述相位调整时钟信号以及所述使能信号,以根据所述相位调整时钟信号调整所述使能信号为与所述相位调整时钟信号同相的一相位调整使能信号;以及一突波去除电路,配置为接收所述相位调整使能信号以及所述相位调整时钟信号,以根据所述相位调整使能信号使能而将所述相位调整时钟信号输出为所述操作时钟信号、所述一对双倍数据速率参考时钟信号以及所述命令与地址参考时钟信号其中之一。7.根据权利要求6所述的存储器访问接口装置,其特征在于,所述时钟产生电路更包括一源头时钟分频电路,配置为对来自所述等时钟相位调整电路其中之一的所述相位调整时钟信号的一频率进行分频,以产生所述操作时钟信号。8.根据权利要求7所述的存储器访问接口装置,其特征在于,所述突波去除电路在所述相位调整使能信号的任一偶数周期波形时,根据所述相位调整使能信号使能。9.根据权利要求1所述的存储器访问接口装置,其特征在于,所述存储设备为一双倍数据速率存储设备或一单倍数据速率存储设备。10.一存储器系统,包括:一存储器访问控制器;一存储设备;以及一存储器访问接口装置,包括:一时钟产生电路,配置为根据一源头时钟信号产生直接传送至所述存储设备的一操作时钟信号,以及一对双倍数据速率参考时钟信号以及一命令与地址参考时钟信号;一对双倍数据速率访问信号传输电路,各配置为在一双倍数据速率模式中,根据所述一对双倍数据速率参考时钟信号其中之一,调整来自所述存储器访问控制器的一对双倍数据速率访问信号其中之一的一相位以及一工作周期,以产生一对输出访问信号其中之一以访问所述存储设备,其中所述一对双倍数据速率访问信号包括一双倍数据速率数据信号以及一数据选通信号,且所述一对输出访问信号包括一输出双倍数据速率数据信号以及一输出数据选通信号;一数据信号传输电路,配置为在一单倍数据速率模式中,根据所述命令与地址参考时钟信号,对来自所述存储器访问控制器的一单倍数据速率数据信号施加一最小延迟,以产生一输出单倍数据速率数据信号以访问所述存储设备;以及一命令与地址信号传输电路,配置为在所述双倍数据速率模式或所述单倍数据速率模式中,根据所述命令与地址参考时钟信号,对来自所述存储器访问控制器的一命令与地址信号施加一可调整延迟,以产生一输出命令信号以及一输出地址信号以访问所述存储设备。

技术总结
本申请涉及一种存储器访问接口装置。时钟产生电路产生参考时钟信号。双倍数据速率访问信号传输电路分别在双倍数据速率模式中,根据双倍数据速率参考时钟信号,调整双倍数据速率访问信号的相位及工作周期,产生输出访问信号访问存储设备。数据信号传输电路在单倍数据速率模式中,根据命令与地址参考时钟信号,对单倍数据速率数据信号施加最小延迟,产生输出单倍数据速率数据信号访问存储设备。命令与地址信号传输电路在双倍或单倍数据速率模式中,根据命令与地址参考时钟信号,对命令与地址信号施加可调整延迟,产生输出命令及地址信号访问存储设备。存储设备。存储设备。


技术研发人员:蔡福钦 余俊锜 张志伟 周格至 纪国伟 陈世昌 林士涵 蔡旻翰
受保护的技术使用者:瑞昱半导体股份有限公司
技术研发日:2021.04.06
技术公布日:2021/11/4
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献