一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种显示基板及显示装置的制作方法

2021-12-01 01:29:00 来源:中国专利 TAG:


1.本发明涉及显示技术领域,尤其涉及一种显示基板及显示装置。


背景技术:

2.有源有机发光二极管(active

matrix organic light emitting diode,即amoled)显示器具有主动发光不需要背光源、对比度高、可柔性化等优点,极具可能成为下一代显示技术。阵列基板行驱动(gate driver on array,简称goa)技术,是一种将显示装置的栅极驱动电路(integrated circuit,简称ic)集成在阵列基板上的技术,采用goa技术可以减少ic的使用量,从而降低产品的生产成本和功耗,且采用goa技术还可以实现显示装置的窄边框化。但是,如何在现有基础上使边框进一步变窄,成为亟待解决的问题。


技术实现要素:

3.本公开实施例提供了一种显示基板及显示装置,能够使得显示产品的边框进一步变窄。
4.本公开实施例所提供的技术方案如下:
5.本公开实施例提供了一种显示基板,包括:栅线、数据线及栅极驱动电路;所述栅线包括:与所述数据线交叉、以限定出多个子像素的多条横向栅线,及,与所述数据线平行的多条纵向栅线;其中所述纵向栅线的数量小于或等于所述横向栅线的数量,一个所述纵向栅线连接至对应的一个所述横向栅线上;
6.所述显示基板包括显示区域及位于所述显示区域外围的外围区域,所述外围区域包括绑定侧和与所述绑定侧相对的绑定对侧,其中所述栅极驱动电路包括位于所述绑定侧或所述绑定对侧的第一栅极驱动单元,所述纵向栅线与所述第一栅极驱动单元连接。
7.示例性的,所述纵向栅线的数量与所述横向栅线的数量相同,一条所述纵向栅线连接至对应的一条所述横向栅线上。
8.示例性的,所述纵向栅线的数量小于所述横向栅线的数量,所述栅极驱动电路还包括至少一个第二栅极驱动单元,其中未与所述纵向栅线连接的至少部分所述横向栅线连接至所述第二栅极驱动单元。
9.示例性的,所述显示基板还包括:设置于所述绑定侧的驱动芯片,所述栅极驱动电路与所述驱动芯片之间通过栅极驱动信号线连接。
10.示例性的,所述栅极驱动信号线围绕所述显示区域设置在所述外围区域。
11.示例性的,在所述绑定对侧,所述外围区域包括栅极驱动电路区域及位于所述显示区域及所述栅极驱动电路区域之间的弯折区域,所述第一栅极驱动单元设置于所述栅极驱动电路区域;所述纵向栅线通过所述弯折区域上的走线与所述第一栅极驱动单元连接。
12.示例性的,所述弯折区域从所述显示基板的显示面向非显示面弯折,以将所述栅极驱动电路区域折叠至所述显示基板的非显示面一侧。
13.示例性的,所述显示基板包括封装层,所述封装层未覆盖封装所述弯折区域及所
述栅极驱动电路区域。
14.示例性的,所述显示基板还包括电源线,所述电源线的一端连接至所述驱动芯片,另一端沿着外围区域延伸而连接至所述驱动芯片,且所述电源线环绕在所述栅极驱动信号线的远离所述显示区域的一侧。
15.示例性的,所述显示基板包括封装层,所述封装层覆盖封装所述栅极驱动电路区域。
16.示例性的,所述显示基板还包括电源线,所述电源线的一端连接至所述驱动芯片,另一端沿着外围区域延伸而连接至所述驱动芯片;
17.且所述电源线位于所述弯折区域的靠近所述显示区域的一侧,并位于所述第二栅极驱动信号线的远离所述显示区域的一侧。
18.示例性的,所述横向栅线与所述纵向栅线不同层设置,且所述纵向栅线与所述横向栅线之间设有绝缘层,所述纵向栅线与对应的所述横向栅线之间通过所述绝缘层上过孔连接。
19.本公开实施例还提供了一种显示装置,包括本公开实施例提供的显示基板。
20.本公开实施例所带来的有益效果如下:
21.本公开实施例所提供的显示基板及显示装置,通过将栅极驱动电路(goa)的至少一部分设计在显示基板的绑定侧(即,显示基板的下侧边)或绑定对侧,(即,显示基板的上侧边),这样,可以减少显示基板的左、右两侧边框的栅极驱动电路布置空间,从而可以降低边框宽度,并且,对于高频设置,由于为了增加驱动频率需要大幅度增加goa电路尺寸,因此,本公开实施例提供的显示基板,通过将至少一部分goa电路设计在上侧边,即使goa尺寸大幅度增加,也不会对边框宽度造成很大也能够小,甚至不会影响边框宽度。
附图说明
22.图1表示相关技术中的显示基板的布线示意图;
23.图2表示本公开一些实施例中的显示基板的布线示意图;
24.图3表示本公开另一些实施例中的显示基板在弯折区域弯折之前的布线示意图;
25.图4表示本公开另一些实施例中的显示基板在弯折区域弯折之后的布线示意图;
26.图5表示本公开另一些实施例中的显示基板在弯折区域弯折之后的布线示意图;
27.图6表示本公开另一些实施例中的显示基板在弯折区域弯折之后的布线示意图。
具体实施方式
28.为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
29.除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似
的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
30.在对本公开实施例提供的显示基板进行详细说明之前,有必要对于相关技术进行以下说明:
31.在相关技术中,全面屏更能提供极致的视觉体验,因此市场上极致窄边框的需求逐渐升高。将栅极驱动电路(goa电路)从ic集成转移到了amoled显示面板上,使得amoled显示面板具有更窄的边框。栅极驱动电路通常由多个goa单元级联形成,每个goa单元对应于一行像素区,该一行像素区中包括多个子像素区,每个子像素区中形成有薄膜晶体管,该一行像素区中的多个薄膜晶体管的栅极连通,goa单元的输出端可以与该多个薄膜晶体管中,靠近该goa单元的薄膜晶体管的栅极连接,goa单元可以通过其输出的驱动信号的电位的高低来控制一行像素区中的多个薄膜晶体管的打开和关闭。
32.以amoled显示基板为例,如图1所示,显示基板包括显示区域aa和外围区域,外围区域又包括绑定区和与绑定区相对的绑定对侧,绑定区位于显示屏的下侧边,绑定对侧即为显示屏的上侧边,栅线横向设置,栅极驱动电路(goa)2设置在显示区域的左侧边和右侧边,并与栅线连接。
33.在外围区域还设置有周边走线,例如电源线,包括vss线(低电压信号线)3、vdd线、vint线(初始电压线)4等。由于低成本的栅极驱动电路goa及vss线搭接限制,需要vss线3宽度足够大,使得边框无法压缩,且越高ppi(pixels per inch,像素密度)产品,其goa布线需求空间越大,导致边框增加。
34.为了解决边框进一步变窄受限的问题,本公开实施例提供了一种显示基板及显示装置,能够实现边框的进一步变窄的目的。
35.图2所示为本公开提供的显示基板的一些实施例的结构示意图;图3和图4所示为本公开提供的显示基板的另一些实施例的结构示意图。
36.如图2至图4所示,本公开实施例提供的显示基板包括衬底基板100,在衬底基板100上布设有栅线200、数据线300及栅极驱动电路;其中,所述栅线200包括:与所述数据线300交叉、以限定出多个子像素的多条横向栅线210,及与所述数据线300平行的多条纵向栅线220;所述纵向栅线220的数量小于或等于所述横向栅线210的数量,一个所述纵向栅线220连接至与其交叉的、对应的一个所述横向栅线210上;所述显示基板包括显示区域aa及位于所述显示区域aa外围的外围区域b,所述外围区域b包括绑定侧和与所述绑定侧相对的绑定对侧,其中所述栅极驱动电路包括位于所述绑定侧或绑定对侧的第一栅极驱动单元410(即第一goa单元),所述纵向栅线220与所述第一栅极驱动单元410连接。
37.需要说明的是,这里,所述纵向栅线与所述数据线平行,是指,纵向栅线与数据线的延伸方向大致相同,纵向栅线和数据线具体走线方向在此涵盖较合理的范围,并不局限于完全一致的情况。
38.为了便于说明,以下实施例中,以绑定区位于显示屏的下侧边,绑定对侧即为显示屏的上侧边,位于上侧边和下侧边之间的相对两侧边即为左侧边和右侧边为例,来进行更
为详细说明。
39.上述方案中,对goa走线重新布局,把至少一部分goa移到显示基板的上侧边或下侧边,以达到减小边框目的。
40.具体的,通过将栅极驱动电路(goa电路)的至少一部分设计在显示基板的绑定侧(即,显示基板的下侧边)或绑定对侧(即,显示基板的上侧边),这样,可以减少显示基板的左、右两侧边框的栅极驱动电路布置空间,从而可以降低边框宽度;并且,对于高频设置,由于为了增加驱动频率需要大幅度增加goa电路尺寸,因此,本公开实施例提供的显示基板,通过将至少一部分goa电路设计在上侧边,即使goa尺寸大幅度增加,也不会对边框宽度造成很大也能够小,甚至不会影响边框宽度。
41.在本公开提供的显示基板中,增设纵向栅线220,将至少一部分横向栅线210与纵向栅线220连接,并连接至位于显示基板的绑定对侧的第一栅极驱动单元上,其中,为了避免纵向栅线220与其他信号线干扰,所述纵向栅线220可以是与所述横向栅线210不同层设置,在实际的显示基板制程中,可以是增加一道mask工序(即图案化处理工序),单独形成所述纵向栅线220。
42.示例性的,所述纵向栅线220与所述横向栅线210之间设有绝缘层,所述纵向栅线220与对应的所述横向栅线210之间通过所述绝缘层上过孔连接。
43.需要说明的是,如图2和图4所示,所述纵向栅线220的设置数量以及所述纵向栅线220的设置周期(即每隔几行横向栅线210与纵向栅线220连接)等,可以根据实际需求来进行设计,在此不限定。
44.还需要说明的是,本公开实施例中,可以是一部分goa电路设置于显示基板的上侧边,另一部分设置在左侧边和右侧边中的至少一侧边上,此时,应根据纵向栅线220所连接的横向栅线210的行序号等,对位于左、右侧边的goa电路与位于上侧边的goa电路的驱动时序配合好,需要驱动ic写入data信号(数据线信号)与对应的em/gate(栅极扫描信号线)打开正常,确保正常写入。
45.以下对本公开实施例提供的显示基板进行更为详细的示例性说明。
46.如图3所示,在本公开一些实施例中,所述纵向栅线220的数量与所述横向栅线210的数量相同,一条所述纵向栅线220连接至对应的一条所述横向栅线210上;所述显示基板还包括:设置于所述绑定侧的驱动芯片(驱动ic)500,所述栅极驱动电路与所述驱动芯片500之间通过栅极驱动信号线(即goa信号线)600连接,所述栅极驱动信号线600围绕所述显示区域aa设置在所述外围区域b。
47.上述方案中,仅在显示基板的上侧边设置goa电路,也就是说,将goa电路完全移至显示基板的上侧边,这样,左、右侧边则只有goa信号线600,而没有goa电路,以此达到减小左、右侧边框宽度的目的。
48.上述实施例中,在栅线200驱动方面,通过纵向栅线220与横向栅线210之间通过过孔连接,且上侧边的第一栅极驱动单元410与各行横向栅线210的驱动时序需要配合好,通过驱动芯片500写入data信号与对应em/gate(栅极扫描信号线)打开正常,确保正常写入。
49.此外,在本公开实施例中,为了进一步减小上侧边框的宽度,如图3和图4所示,在所述绑定对侧,所述外围区域b包括栅极驱动电路区域b1及位于所述显示区域aa及所述栅极驱动电路区域b1之间的弯折区域b2,所述第一栅极驱动单元设置于所述栅极驱动电路区
域;所述纵向栅线220通过所述弯折区域b2上的走线与所述第一栅极驱动单元410连接;所述弯折区域b2从所述显示基板的显示面向非显示面弯折,以将所述栅极驱动电路区域b1折叠至所述显示基板的非显示面一侧。
50.采用上述方案,仅在显示基板的上侧边设置goa电路,也就是说,将goa电路完全移至显示基板的上侧边,这样,左、右侧边则只有goa信号线,而没有goa电路,以此达到减小左、右侧边框宽度的目的;同时,在显示基板的上侧边还加入弯折区域b2(bending area)走线布局,使得goa电路可以折叠至显示基板的非显示面一侧,而不占用显示基板的边框空间,达到进一步减小边框目的。并且,对于高频设置,由于为了增加驱动频率需要大幅度增加goa电路尺寸,因此,本公开实施例提供的显示基板,通过将至少一部分goa电路设计在上侧边,即使goa尺寸大幅度增加,也不会影响边框宽度。
51.此外,在本示例性的实施例中,由于栅极驱动电路区域b1和弯折区域b2会折叠至显示基板的非显示侧,因此,所述显示基板包括封装层800,所述封装层800未覆盖封装所述弯折区域b2及所述栅极驱动电路区域b1。
52.在本示例性的实施例中,如图3和图4所示,所述显示基板还包括电源线700。一些实施例中,所述封装层800的封装基底可以是由vss线700复用,所述电源线700的一端连接至所述驱动芯片500,另一端沿着外围区域b延伸而连接至所述驱动芯片500,且所述电源线700环绕在所述栅极驱动信号线600的远离所述显示区域aa的一侧。
53.如图所示,一些实施例中,所述电源线700可以包括低电压信号vss线700、vdd线等,其中vss线可以为在显示基板的外围区域b呈“冂”字型走线。
54.此外,在一些实施例中,所述栅极驱动电路可以是双向栅极驱动电路,包括双向扫描gate(栅极)/reset(复位信号)goa电路、双向扫描emission(栅极扫描)goa电路。
55.此外,一些实施例中,在显示区域aa内的vdd线包括纵向vdd线和横向vdd线,纵向vdd线和横向vdd线交叉设置。
56.以下针对本示例性实施例中的显示基板与相关技术中的显示基板的边框走线布局空间进行对比,得到如下表1所示:
57.表1
[0058][0059]
其中,上表1中aa

vint是指显示区域aa与初始电压vint线之间的间距,vint

goa是指初始电压vint线与goa电路之间的间距;goa

vss是指goa电路与低电压信号vss线700之间的间距;vss

panel edge是指外围区域b的vss线700与显示基板边缘之间的间距;vint

goa signal line是指初始电压vint线与goa电路信号线之间的间距;goa signal line

vss是指goa电路信号线与低电压信号vss线700之间的间距。
[0060]
由上表1可知,重新布局goa、vint、vss走线,把goa完全移到显示基板的上侧边,左、右侧边只有goa电路的扫描信号线,并且在显示基板的上侧边加入弯折区域b2(bending area)走线布局,使得goa电路在显示基板完成以后可以折叠至面板背面,不占用面板空间,达到减小边框目的。
[0061]
以表1中数据作为参考,同等电路宽度情况下,通过将部分goa移到显示基板的上侧边,可以进一步减小边框宽度,使得边框由2.5mm降低至1.7mm。
[0062]
图2所示为本公开另一些实施例的结构示意图。
[0063]
如图2所示,在另一些示例性的实施例中,所述纵向栅线220的数量小于所述横向栅线210的数量,所述栅极驱动电路还包括至少一个第二栅极驱动单元420,其中未与所述纵向栅线220连接的至少部分所述横向栅线210连接至所述第二栅极驱动单元420。也就是说,本示例性的实施例中,在显示基板的左侧边和右侧边中至少一侧边及上侧边分别设置栅极驱动电路。
[0064]
在本示例性的实施例中,如图2所示,所述显示基板还包括:设置于所述绑定侧的驱动芯片500,所述栅极驱动电路与所述驱动芯片500之间通过栅极驱动信号线600连接,所述栅极驱动信号线600围绕所述显示区域aa设置在所述外围区域b。
[0065]
此外,在本示例性的实施例中,如图2所示,所述显示基板还包括电源线700,例如,低电压信号vss线、vdd线等,所述电源线700的一端连接至所述驱动芯片500,另一端沿着外围区域b延伸而连接至所述驱动芯片500,且所述电源线700环绕在所述栅极驱动信号线600的远离所述显示区域aa的一侧。
[0066]
如图2所示,一些实施例中,所述电源线700包括低电压信号vss线,所述低电压信号vss线700在显示基板的外围区域b呈“冂”字型走线。
[0067]
此外,在一些实施例中,所述栅极驱动电路可以是双向栅极驱动电路,包括双向扫描gate(栅极)/reset(复位信号)goa电路、双向扫描emission(栅极扫描)goa电路。
[0068]
此外,一些实施例中,在显示区域aa内的vdd线包括纵向vdd线和横向vdd线,纵向vdd线和横向vdd线交叉设置。
[0069]
此外,如图2所示,在本示例性的实施例中,所述显示基板包括封装层800,所述封装层800覆盖封装所述栅极驱动电路区域b1。
[0070]
需要说明的是,在本示例性的实施例中,所述显示基板的上侧边的第一栅极驱动单元410被所述封装层800覆盖封装,在其他实施例中,也可以是,在所述显示基板的上侧边的外围区域b包括栅极驱动电路区域及位于所述栅极驱动电路区域与所述显示区域aa之间的弯折区域b2,所述第一栅极驱动单元设置于所述栅极驱动电路区域;所述纵向栅线220通过所述弯折区域b2上的走线与所述第一栅极驱动单元410连接;所述弯折区域b2从所述显示基板的显示面向非显示面弯折,以将所述栅极驱动电路区域折叠至所述显示基板的非显示面一侧。
[0071]
这样,在显示基板的上侧边及左右侧边设置goa电路,以此达到减小左、右侧边框宽度的目的;同时,在显示基板的上侧边还加入弯折区域b2(bending area)走线布局,使得goa电路可以折叠至显示基板的非显示面一侧,而不占用显示基板的边框空间,达到进一步减小边框目的。并且,对于高频设置,由于为了增加驱动频率需要大幅度增加goa电路尺寸,因此,本公开实施例提供的显示基板,通过将至少一部分goa电路设计在上侧边,即使goa尺
寸大幅度增加,也不会影响边框宽度。
[0072]
以下针对本示例性实施例中的显示基板与相关技术中的显示基板的边框走线布局空间进行对比,得到如下表2所示:
[0073]
表2
[0074]
itemaa

vintvint

goagoa

vssvss

panel edge汇总边框相关技术中设计尺寸(μm)100100010004002500itemaa

vintvint

goagoa

vssvss

panel edge 本实施例显示基板设计尺寸(μm)10060010004002100
[0075]
其中,上表2中aa

vint是指显示区域aa与初始电压vint线之间的间距,vint

goa是指初始电压vint线与goa电路之间的间距;goa

vss是指goa电路与低电压信号vss线700之间的间距;vss

panel edge是指外围区域b的vss线700与显示基板边缘之间的间距。
[0076]
由上表2可知,以表2中数据作为参考,同等电路宽度情况下,通过将部分goa移到显示基板的上侧边,可以进一步减小边框宽度,使得边框由2.5mm降低至2.1mm。
[0077]
此外,如图5所示,在本公开一些示例性的实施例中,所述纵向栅线200和与其对应连接的横向栅线之间通过过孔连接,过孔连接处为纵向栅线与横向栅线的电连位置,所述纵向栅线220的延伸长度可以是以所述电连位置为起始点延伸至所述第一栅极驱动单元410为止。
[0078]
在另一些实施例中,如图6所示,所述纵向栅线220还可以是在靠近所述电连位置处断开而分为两部分,即,与第一栅极驱动单元410连接的第一部分221、以及与所述第一部分221断开的第二部分222,其中所述第二部分222可以作为虚拟线(dummy);或者,所述第二部分222还可以接入vdd信号,以提高vdd信号的均匀性。
[0079]
此外,还需要说明的是,所述显示基板包括源漏金属层,所述源漏金属层的图案包括薄膜晶体管的源极、漏极以及数据线等,其中所述纵向栅线220可以选用与源漏金属层图案化形成,或者,所述纵向栅线220还可以是采用其他导电膜层,例如显示基板上的遮光金属层等。
[0080]
需要说明的是,本公开实施例提供的显示基板可以为amoled显示基板,但是并不限于amoled基板,例如,还可以是amqled基板等。
[0081]
此外,本公开实施例还提供了一种显示装置,包括本公开实施例提供的显示基板。所述显示装置可以是包括手机、平板、显示器、电视机等在内的各种显示产品。
[0082]
有以下几点需要说明:
[0083]
(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
[0084]
(2)为了清晰起见,在用于描述本公开的实施例的附图中,层或区域的厚度被放大或缩小,即这些附图并非按照实际的比例绘制。可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”或者可以存在中间元件。
[0085]
(3)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
[0086]
以上,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,本公开的
保护范围应以权利要求的保护范围为准。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献