一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

电压差值检测电路的制作方法

2022-03-19 21:04:42 来源:中国专利 TAG:


1.本发明是关于集成电路领域,特别是关于一种电压差值检测电路。


背景技术:

2.在模拟集成电路的信号链电路、电源电路中,常常需要检测两个电压的差值,并输出检测结果。一种传统检测电路和方法如图1所示,通过将两个输入电压的差值转成电流,然后通过电阻转成相对于地的绝对电压值vdelta,最后通过比较器将vdelta和参考电压vref进行比较,进而通过反相器,输出逻辑电平来表示比较的结果。然而,传统电路在检测电压vina和vinb出现瞬态快速变化时,容易产生错误的输出信号。例如:在vinb和vina的电压同时快速下降时,netb快速跟随vinb下降,而neta通常无法快速跟随vina的变化,从而在vdelta端产生瞬态上冲;在vinb和vina的电压同时快速上升时,netb快速跟随vinb上升,而neta通常无法快速跟随vina的变化,从而在vdelta端产生瞬态下冲;vdelta端异常产生的上冲电压和下冲电压都有可能会产生错误的输出逻辑电平,导致检测结果不准确。
3.公开于该背景技术部分的信息仅仅旨在增加对本发明的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。


技术实现要素:

4.本发明的目的在于提供一种电压差值检测电路,其能够提高检测电路瞬态响应,保证检测结果的准确性。
5.为实现上述目的,本发明的实施例提供了一种电压差值检测电路,包括:第一转换电路、第二转换电路、比较器comp以及瞬态响应电路。
6.第一转换电路连接待测电压并将待测电压的差值转换成电流;第二转换电路用于将电流转换成电压vdelta;比较器comp用于将电压vdelta和参考电压vref进行比较输出检测信号;瞬态响应电路连接于所述第一转换电路和所述第二转换电路之间且同时与一待测电压连接,用于在待测电压发生快速变化时提升电压vdelta的瞬态响应速度。
7.在本发明的一个或多个实施方式中,所述第一转换电路包括pmos管pm1、pmos管pm2和电阻r1,所述电阻r1的一端连接待测电压vina,所述电阻r1的另一端连接所述pmos管pm2的源极并形成节点neta,所述pmos管pm1的源极连接待测电压vinb以及所述瞬态响应电路,所述pmos管pm1的栅极和漏极与所述pmos管pm2的栅极连接并形成节点netb,所述pmos管pm2的漏极连接所述瞬态响应电路并形成节点netc。
8.在本发明的一个或多个实施方式中,所述节点neta处的电压vneta=vnetb vsgpm2,其中,vsgpm2为所述pmos管pm2的栅极和源极之间的电压,所述节点netb处的电压vnetb=vinb-vsgpm1,vsgpm1为所述pmos管pm1的栅极和源极之间的电压。
9.在本发明的一个或多个实施方式中,所述瞬态响应电路包括pmos管pm3、pmos管pm4和pmos管pm5,所述pmos管pm3的源极连接所述节点netb,所述pmos管pm3的栅极和漏极与所述pmos管pm4的栅极以及第二转换电路连接并形成节点netd,所述pmos管pm5的源极连
接待测电压vinb,所述pmos管pm5的栅极和漏极与所述pmos管pm4的源极以及所述节点netc连接,所述pmos管pm4的漏极连接所述第二转换电路形成输出节点。
10.在本发明的一个或多个实施方式中,所述节点netc处的电压vnetc=vinb-vsgpm5,其中,vsgpm5为所述pmos管pm5的栅极和源极之间的电压;
11.所述节点netd处的电压vnetd=vinb-vsgpm1-vsgpm3,其中,vsgpm1为所述pmos管pm1的栅极和源极之间的电压,vsgpm3为所述pmos管pm3的栅极和源极之间的电压。
12.在本发明的一个或多个实施方式中,所述第二转换电路包括电阻r2、电阻r3和电阻r4,所述电阻r2一端连接所述输出节点、另一端连接所述电阻r3的一端以及所述比较器comp,所述电阻r3的另一端接地,所述电阻r4一端连接所述节点netd、另一端接地。
13.在本发明的一个或多个实施方式中,所述电压vdelta≈(vina-vinb)/r1*r3。
14.在本发明的一个或多个实施方式中,所述电压差值检测电路还包括连接于所述瞬态响应电路和所述第二转换电路之间的控制电路。
15.在本发明的一个或多个实施方式中,所述控制电路包括nmos管nm1和nmos管nm2,所述nmos管nm1的栅极和nmos管nm2的栅极相连且连接控制信号en,所述nmos管nm1的漏极连接所述节点netd,所述nmos管nm1的源极连接所述电阻r4,所述nmos管nm2的漏极连接所述输出节点,所述nmos管nm2源极连接所述电阻r2。
16.在本发明的一个或多个实施方式中,所述电压差值检测电路还包括反相器inv,用于将所述比较器comp输出的检测信号进行逻辑转换而输出比较逻辑信号。
17.与现有技术相比,根据本发明实施方式的电压差值检测电路,通过瞬态响应电路使得在待测电压发生快速变化时,防止对电压vdelta产生过度冲击,从而极大提升电路的瞬态响应速度。
附图说明
18.图1是现有技术中的电压差值检测电路的电路原理图;
19.图2是根据本发明一实施方式的电压差值检测电路的电路原理图。
具体实施方式
20.下面结合附图,对本发明的具体实施方式进行详细描述,但应当理解本发明的保护范围并不受具体实施方式的限制。
21.除非另有其它明确表示,否则在整个说明书和权利要求书中,术语“包括”或其变换如“包含”或“包括有”等等将被理解为包括所陈述的元件或组成部分,而并未排除其它元件或其它组成部分。
22.实施例1
23.如图2所示,一种电压差值检测电路,包括:第一转换电路10、瞬态响应电路20、控制电路30、第二转换电路40、比较器comp以及反相器inv。
24.第一转换电路10连接待测电压并将待测电压的差值转换成电流。第二转换电路40用于将电流转换成电压vdelta。比较器comp用于将电压vdelta和参考电压vref进行比较输出检测信号。反相器inv用于将比较器comp输出的检测信号进行逻辑转换而通过输出端vout输出比较逻辑信号。瞬态响应电路20连接于第一转换电路10和第二转换电路40之间且
同时与一待测电压连接,用于在待测电压发生快速变化时提升电压vdelta的瞬态响应速度。本实施例中,待测电压分别为待测电压vina和待测电压vinb。
25.如图2所示,第一转换电路10包括pmos管pm1、pmos管pm2和电阻r1。
26.具体的,电阻r1的一端连接待测电压vina,电阻r1的另一端连接pmos管pm2的源极并形成节点neta;pmos管pm1的源极连接待测电压vinb以及瞬态响应电路20,pmos管pm1的栅极和漏极与pmos管pm2的栅极连接并形成节点netb;pmos管pm2的漏极连接瞬态响应电路20并形成节点netc。
27.如图2所示,瞬态响应电路20包括pmos管pm3、pmos管pm4和pmos管pm5。
28.具体的,pmos管pm3的源极连接节点netb,pmos管pm3的栅极和漏极与pmos管pm4的栅极以及第二转换电路40连接并形成节点netd,pmos管pm5的源极连接待测电压vinb,pmos管pm5的栅极和漏极与pmos管pm4的源极以及节点netc连接,pmos管pm4的漏极连接第二转换电路40形成输出节点。
29.如图2所示,第二转换电路40包括电阻r2、电阻r3和电阻r4。
30.具体的,电阻r2一端连接输出节点、另一端连接电阻r3的一端以及比较器comp,电阻r3的另一端接地,电阻r4一端连接节点netd、另一端接地。
31.如图2所示,控制电路30连接于瞬态响应电路20和第二转换电路40之间,控制电路30包括nmos管nm1和nmos管nm2。
32.具体的,nmos管nm1的栅极和nmos管nm2的栅极相连且连接控制信号en,nmos管nm1的漏极连接节点netd,nmos管nm1的源极连接电阻r4,nmos管nm2的漏极连接输出节点,nmos管nm2源极连接电阻r2。
33.在静态比较时,电路中主要节点处的电压如下:
34.节点neta处的电压vneta=vnetb vsgpm2,其中,vsgpm2为pmos管pm2的栅极和源极之间的电压。
35.节点netb处的电压vnetb=vinb-vsgpm1,vsgpm1为pmos管pm1的栅极和源极之间的电压。
36.节点netc处的电压vnetc=vinb-vsgpm5,其中,vsgpm5为pmos管pm5的栅极和源极之间的电压。
37.节点netd处的电压vnetd=vinb-vsgpm1-vsgpm3,其中,vsgpm3为pmos管pm3的栅极和源极之间的电压。
38.pmos管pm4的栅极和源极之间的电压vsgpm4=vnetc-vnetd。
39.通过调整各mos管的尺寸以及电阻r1和电阻r4的阻值可以得到:vsgpm1=vsgpm3;vsgpm2=vsgpm4;vsgpm1《vsgpm2。
40.此时,流过电阻r1的电流为:
41.i
r1
=(vina-vneta)/r1=(vina-(vinb-vsgpm1 vsgpm2))/r1
42.可以得到:i
r1
≈(vina-vinb)/r1
43.最终:电压vdelta≈(vina-vinb)/r1*r3
44.在静态过程中,电压vdelta是待测电压vina与待测电压vinb的差值电压的缩放,进而通过比较器comp进行与参考电压vref比较得出逻辑结果。
45.在待测电压vina与待测电压vinb快速变化的过程中,节点netd和节点netc始终处
于受待测电压vinb影响的低阻节点,因此在瞬态响应过程中对pmos管pm4的栅极和源极之间的电压vsgpm4的过冲电压极小。所以相对于常规技术方案,本发明不会出现对电压vdelta进行过度冲击的过冲电压,极大提升了电路的瞬态反应速度。
46.前述对本发明的具体示例性实施方案的描述是为了说明和例证的目的。这些描述并非想将本发明限定为所公开的精确形式,并且很显然,根据上述教导,可以进行很多改变和变化。对示例性实施例进行选择和描述的目的在于解释本发明的特定原理及其实际应用,从而使得本领域的技术人员能够实现并利用本发明的各种不同的示例性实施方案以及各种不同的选择和改变。本发明的范围意在由权利要求书及其等同形式所限定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献