一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种基于FPGA技术屏幕测试极联结构的制作方法

2022-06-01 00:31:14 来源:中国专利 TAG:

一种基于fpga技术屏幕测试极联结构
技术领域
1.本发明涉及屏幕测试技术领域,具体为一种基于fpga技术屏幕测试极联结构。


背景技术:

2.随着科技的发展,手机、平板电脑等电子产品越来越多地采用触摸屏作为用户输入装置和图像输出装置,为保证产品质量,电子产品出厂前需要对屏幕进行多项测试,传统的测试过程通常采用多种测试装置,每种测试装置对屏幕进行特定的一项测试项目。
3.目前现有的屏幕测试结构实用性较低,使用不方便。
4.综上所述,本发明提供一种基于fpga技术屏幕测试极联结构来解决上述问题。


技术实现要素:

5.本发明的目的在于提供一种基于fpga技术屏幕测试极联结构,以解决上述背景技术中提出的问题。
6.为实现上述目的,本发明提供如下技术方案:
7.一种基于fpga技术屏幕测试极联结构,包括主控板,所述主控板的右侧设置有测试机构,所述测试机构包括信号板、信号输入电缆、信号输出电缆以及pfga模块,所述主控板的左侧连接有外接电源。
8.作为本发明优选的方案,所述信号板的顶部安装有信号输入电缆,所述信号板的底部安装有信号输出电缆,所述信号板的正面安装有pfga模块。
9.作为本发明优选的方案,所述测试机构设置有多组,且多组测试机构串联在一起。
10.作为本发明优选的方案,所述信号板为测试屏幕提供信号。
11.5.根据权利要求1所述的一种基于fpga技术屏幕测试极联结构,其特征在于:所述测试具体步骤包括:
12.s1,将测试屏幕与信号板连接在一起,通过主控板对信号板进行开启操作,实现信号板对测试屏幕和fpga模块的上电操作,并给出时钟和复位信号;
13.s2,通过jtag连接器对fpga模块进行初始逻辑写入,主控板控制信号板给fpga模块配置信号,选择对应的逻辑程序加载到fpga模块中;
14.s3,主控板输出控制信号给信号板,信号板启动测试,测试结果依次通过fpga模块、信号板以及信号输出线缆传递给主控板,主控板判断测试结果是否通过,若通过,则显示通过的提示,若未通过,则上主控板输出详细测试结果。
15.作为本发明优选的方案,所述s3中当一种测试项目结束后,由主控板控制,通过信号板给出重配置信号,在不断电的情况下,对fpga模块的逻辑功能进行重构,从而实现测试屏幕需要的另一种测试项目逻辑程序,并通过主控板启动测试,测试结果再通过信号输出电缆回显到主控板中。
16.与现有技术相比,本发明的有益效果是:
17.1、本发明中,通过将测试屏幕与信号板连接在一起,主控板对信号板进行开启操
作,实现信号板对测试屏幕和fpga模块的上电操作,并给出时钟和复位信号,使用jtag连接器对fpga模块进行初始逻辑写入,主控板控制信号板给fpga模块配置信号,选择对应的逻辑程序加载到fpga模块中,主控板输出控制信号给信号板,信号板启动测试,测试结果依次通过fpga模块、信号板以及信号输出线缆传递给主控板,主控板判断测试结果是否通过,若通过,则显示通过的提示,若未通过,则上主控板输出详细测试结果,当一种测试项目结束后,由主控板控制,通过信号板给出重配置信号,在不断电的情况下,对fpga模块的逻辑功能进行重构,从而实现测试屏幕需要的另一种测试项目逻辑程序,并通过主控板(1)启动测试,测试结果再通过信号输出电缆回显到主控板中,能够较少主控板的数量,避免出现主控不同步的情况,信号稳定性较高,通过将多个测试机构串联在一起,可以根据测试规模调节测试机构数量,对一些空间有限的环境具有较好的适应性,同时信号板能够将信号反馈给主控板,能够进行回读。
附图说明
18.图1为本发明电路结构示意图。
19.图中:1、主控板;2、测试机构;3、外接电源;201、信号板;202、信号输入电缆;203、信号输出电缆;204、pfga模块。
具体实施方式
20.下面将结合本发明实施例,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
21.为了便于理解本发明,下面将参照相关附图对本发明进行更全面的描述,给出了本发明的若干实施例,但是,本发明可以以许多不同的形式来实现,并不限于本文所描述的实施例,相反地,提供这些实施例的目的是使对本发明的公开内容更加透彻全面。
22.需要说明的是,当元件被称为“固设于”另一个元件,它可以直接在另一个元件上或者也可以存在居中的元件,当一个元件被认为是“连接”另一个元件,它可以是直接连接到另一个元件或者可能同时存在居中元件,本文所使用的术语“垂直的”、“水平的”、“左”、“右”以及类似的表述只是为了说明的目的。
23.除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同,本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明,本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
24.请参阅图1,本发明提供一种技术方案:
25.一种基于fpga技术屏幕测试极联结构,包括主控板1,测试机构2包括信号板201、信号输入电缆202、信号输出电缆203以及pfga模块204,主控板1的右侧设置有测试机构2,主控板1的左侧连接有外接电源3。
26.进一步的,信号板201的顶部安装有信号输入电缆202,信号板201的底部安装有信号输出电缆203,信号板201的正面安装有pfga模块204。
27.进一步的,测试机构2设置有多组,且多组测试机构2串联在一起。
28.进一步的,信号板201为测试屏幕提供信号。
29.5.根据权利要求1的一种基于fpga技术屏幕测试极联结构,其特征在于:测试具体步骤包括:
30.s1,将测试屏幕与信号板201连接在一起,通过主控板1对信号板201进行开启操作,实现信号板201对测试屏幕和fpga模块204的上电操作,并给出时钟和复位信号;
31.s2,通过jtag连接器对fpga模块204进行初始逻辑写入,主控板1控制信号板201给fpga模块204配置信号,选择对应的逻辑程序加载到fpga模块204中;
32.s3,主控板1输出控制信号给信号板201,信号板201启动测试,测试结果依次通过fpga模块204、信号板201以及信号输出线缆203传递给主控板1,主控板1判断测试结果是否通过,若通过,则显示通过的提示,若未通过,则上主控板1输出详细测试结果。
33.进一步的,s3中当一种测试项目结束后,由主控板1控制,通过信号板201给出重配置信号,在不断电的情况下,对fpga模块204的逻辑功能进行重构,从而实现测试屏幕需要的另一种测试项目逻辑程序,并通过主控板1启动测试,测试结果再通过信号输出电缆203回显到主控板1中。
34.具体实施案例:
35.将测试屏幕与信号板201连接在一起,通过主控板1对信号板201进行开启操作,实现信号板201对测试屏幕和fpga模块204的上电操作,并给出时钟和复位信号,通过jtag连接器对fpga模块204进行初始逻辑写入,主控板1控制信号板201给fpga模块204配置信号,选择对应的逻辑程序加载到fpga模块204中,主控板1输出控制信号给信号板201,信号板201启动测试,测试结果依次通过fpga模块204、信号板201以及信号输出线缆203传递给主控板1,主控板1判断测试结果是否通过,若通过,则显示通过的提示,若未通过,则上主控板1输出详细测试结果,当一种测试项目结束后,由主控板1控制,通过信号板201给出重配置信号,在不断电的情况下,对fpga模块204的逻辑功能进行重构,从而实现测试屏幕需要的另一种测试项目逻辑程序,并通过主控板1启动测试,测试结果再通过信号输出电缆203回显到主控板1中。
36.尽管已经示出和描述了本发明的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本发明的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本发明的范围由所附权利要求及其等同物限定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献