一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

用于存储器装置的逻辑到物理表信息的恢复的制作方法

2022-06-22 22:20:32 来源:中国专利 TAG:
用于存储器装置的逻辑到物理表信息的恢复1.交叉参考2.本专利申请案要求卡列洛(cariello)等人在2020年12月18日提交的名称为“用于存储器装置的逻辑到物理表信息的恢复(recoveryoflogical-to-physicaltableinformationforamemorydevice)”的美国专利申请案第17/127,147号的优先权,所述申请案转让给本受让人且明确地以全文引用的方式并入本文中。
技术领域
:3.
技术领域
:涉及用于存储器装置的逻辑到物理表信息的恢复。
背景技术
::4.存储器装置广泛地用于将信息存储于例如计算机、无线通信装置、相机、数字显示器等等各种电子装置中。通过将存储器装置内的存储器单元编程为不同状态来存储信息。例如,二进制存储器单元可编程到两个所支持状态中的一者,通常对应于逻辑1或逻辑0。在一些实例中,单个存储器单元可支持多于两个可能的状态,所述状态中的任一者可由存储器单元存储。为了存取由存储器装置存储的信息,组件可读取或感测存储器装置内的一或多个存储器单元的状态。为了存储信息,组件可将存储器装置内的一或多个存储器单元写入或编程到对应状态。5.存在各种类型的存储器装置,包含磁性硬盘、随机存取存储器(ram)、只读存储器(rom)、动态ram(dram)、同步动态ram(sdram)、铁电ram(feram)、磁性ram(mram)、电阻式ram(rram)、快闪存储器、相变存储器(pcm)、3维交叉点存储器(3d交叉点)、或非(nor)和与非(nand)存储器装置等。存储器装置可为易失性或非易失性的。除非由外部电源周期性地刷新,否则易失性存储器单元(例如,dram单元)可能随着时间推移而丢失其编程状态。非易失性存储器单元(例如,nand存储器单元)即使在不存在外部电源的情况下仍可在很长一段时间内维持其编程状态。技术实现要素:6.设备可包含存储器阵列和与所述存储器阵列耦合的控制器。控制器可经配置以使所述设备进行以下操作:读取包括用于存储器阵列的逻辑到物理(l2p)表的一或多个条目的位集合,其中一或多个条目各自包括从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针;至少部分地基于错误校正和检测代码检测所述位集合中的使用所述代码不可校正的错误;至少部分地基于检测到错误而确定用于位集合的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联;至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射;及更新l2p表的一或多个条目以包括与所识别的候选码字相关联的一或多个候选指针。7.非暂时性计算机可读媒体可存储包含指令的代码。所述指令在由电子装置的处理器执行时使所述电子装置进行以下操作:读取包括用于存储器阵列的逻辑到物理(l2p)表的一或多个条目的位集合,其中一或多个条目各自包括从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针;至少部分地基于错误校正和检测代码检测所述位集合中的使用所述代码不可校正的错误;至少部分地基于检测到错误而确定用于位集合的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联;至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射;及更新l2p表的一或多个条目以包括与所识别的候选码字相关联的一或多个候选指针。8.方法可由存储器系统执行。方法可包含:读取包括用于存储器阵列的逻辑到物理(l2p)表的一或多个条目的位集合,其中一或多个条目各自包括从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针;至少部分地基于错误校正和检测代码检测所述位集合中的使用所述代码不可校正的错误;至少部分地基于检测到错误而确定用于位集合的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联;至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射;及更新l2p表的一或多个条目以包括与所识别的候选码字相关联的一或多个候选指针。附图说明9.图1说明根据如本文中所公开的实例的支持用于存储器装置的逻辑到物理(l2p)表信息的恢复的系统的实例。10.图2说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的决策流程的实例。11.图3说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的决策流程的实例。12.图4说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的决策流程的实例。13.图5展示根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的存储器系统的框图。14.图6展示根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的一或多个方法的流程图。具体实施方式15.存储器系统可经配置以将数据存储于存储器单元内,其中存储器单元之不同群组在存储器系统之物理地址空间内可具有不同物理地址。不同数据集合可与逻辑地址空间内的不同逻辑地址相关联,所述逻辑地址空间可被替代地称作系统地址空间或虚拟地址空间,且可由主机装置引用以便识别不同数据集合(例如,来自主机装置的读取或写入命令可基于对应数据集合的逻辑地址而指示对应数据集合)。在一些情况下,存储器系统可被组织为存储器单元块,且在一些情况下,存储器单元块可经配置以存储多个数据集合,所述多个数据集合各自对应于不同逻辑块地址(lba)且存储于具有对应物理块地址(pba)的存储器单元的不同集合(例如,所述块内的存储器单元的不同群组)内。16.存储器系统可存储及维持指示逻辑地址与物理地址之间的映射的逻辑到物理(l2p)表,具有逻辑地址的数据集合存储在所述物理地址处。举例而言,l2p表可包含条目,所述条目在本文中可以被称为指针或l2p指针,且其各自可指示其中存储与条目的相应逻辑地址相关联的数据的存储器单元群组的物理地址。在一些情况下,如本文中所描述的指针可为指示物理地址空间内的物理地址的位集合,其可横跨任何数量的个别存储器装置。举例来说,在一些情况下,l2p表可为物理地址(例如,pba)的经排序列表,其中l2p表中的每一位置对应于相应逻辑地址(例如,lba),且因此在l2p表内的特定位置中列出的物理地址指示与对应于所述位置的逻辑地址相关联的数据存储在具有所指示(例如,所列出)物理地址的存储器单元处。如本文中所使用,l2p表可指单个表或共同地横跨对应逻辑地址空间、对应物理地址空间或两者的多个表。17.在一些情况下,l2p指针可存储为各自对应于相应错误校正和检测代码(例如,相应纠一检二(singleerrorcorrectinganddualerrordetecting,secded)代码)的码字。码字可包含任何数量的一或多个指针。如果存储器系统检测码字中的错误但不能够校正错误,且存储器系统不能够恢复相关联的一或多个l2p指针,那么存储器系统可能不能够识别存储具有一或多个对应逻辑地址的数据的物理位置,且因此存储器系统可能不能够定位和读取此类数据。这可导致系统发生故障或其它不利后果(例如,扫描到整个存储空间以恢复数据和丢失的映射信息的长时延)。18.如本文中所描述,为了恢复与损坏的码字(例如,其中使用错误检测代码检测到使用代码不可校正的错误的码字)相关联的一或多个l2p指针,存储器系统可确定损坏的码字的候选码字的集合,其中每一候选码字可包含一或多个候选指针。每一候选码字可具有相对于损坏的码字的汉明距离,所述汉明距离等于损坏的码字中的位错误的量。存储器系统可通过检查与候选码字的候选指针指向的物理地址相关联的元数据以确定对应于给定候选指针的逻辑地址是否匹配存储于元数据中的逻辑地址而将候选码字中的一者识别为对应于损坏码字的经校正版本。另外,如本文中所描述,存储器系统可充分利用l2p表的一或多个特性(例如,指针为依序的倾向)、物理地址空间的一或多个特性或这两者以减少可从可能候选码字的集合识别正确候选码字的时延。因此,本文中的技术可改进存储器系统恢复损坏的l2p信息的能力(例如,超出错误校正和检测原本可使用的代码的能力),这可提供改进的可靠性,可减少或避免与扫描存储空间以恢复损失的l2p信息相关联的时延或这两者,以及所属领域的技术人员可了解的其它益处。19.首先在如参考图1所描述的系统、装置及电路的上下文中描述本公开的特征。在如参考图2到4所描述的决策流程的上下文中描述本公开的特征。通过如参考图5到6所描述的涉及用于存储器装置的l2p表信息的恢复的设备图和流程图来进一步说明且参考所述设备图及流程图描述本公开的这些和其它特征。20.图1说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的系统100的实例。系统100包含与存储器系统110耦合的主机系统105。21.存储器系统110可以是或包含任何装置或装置的集合,其中装置或装置的集合包含至少一个存储器阵列。举例来说,存储器系统110可为或包含通用快闪存储(ufs)装置、嵌入式多媒体控制器(emmc)装置、快闪装置、通用串行总线(usb)快闪装置、安全数字(sd)卡、固态驱动器(ssd)、硬盘驱动器(hdd)、双列直插式存储器模块(dimm)、小型dimm(so-dimm),或非易失性dimm(nvdimm),以及其它可能性。22.系统100可包含在计算装置中,所述计算装置例如台式计算机、膝上型计算机、网络服务器、移动装置、交通工具(例如,飞机、无人机、火车、汽车或其它运输工具)、具有物联网(iot)功能的装置、嵌入式计算机(例如,交通工具、工业设备或联网商业装置中包含的嵌入式计算机),或包含存储器和处理装置的任何其它计算装置。23.系统100可包含可与存储器系统110耦合的主机系统105。主机系统105可包含一或多个装置,并且在一些情况下,可包含处理器芯片组及由处理器芯片组执行的软件堆栈。举例来说,主机系统105可包含经配置用于与存储器系统110或其中的装置通信的应用程序。处理器芯片组可包含一或多个核心、一或多个高速缓存器(例如,在主机系统105本地的或包含在所述主机系统中的存储器)、存储器控制器(例如,nvdimm控制器)和存储协议控制器(例如,pcie控制器、串行高级技术附件(sata)控制器)。主机系统105可使用存储器系统110,例如,将数据写入到存储器系统110及从存储器系统110读取数据。虽然图1中展示一个存储器系统110,但应理解,主机系统105可与任何数量的存储器系统110耦合。24.主机系统105可经由至少一个物理主机接口与存储器系统110耦合。在一些情况下,主机系统105及存储器系统110可经配置以使用相关联协议经由物理主机接口通信(例如,以在存储器系统110与主机系统105之间交换或以其它方式传达控制、地址、数据及其它信号)。物理主机接口的实例可包含但不限于sata接口、ufs接口、emmc接口、外围组件互连高速(pcie)接口、usb接口、光纤通道、小型计算机系统接口(scsi)、串行附接scsi(sas)、双数据速率(ddr)、双列直插式存储器模块(dimm)接口(例如,支持ddr的dimm套接接口)、开放nand快闪接口(onfi)、低功率双数据速率(lpddr)。在一些实例中,一或多个这类接口可包含在主机系统105的主机系统控制器106与存储器系统110的存储器系统控制器115中或以其它方式在其间得到支持。在一些实例中,主机系统105可经由用于包含在存储器系统110中的每一存储器装置130或存储器装置140的相应物理主机接口,或经由用于包含在存储器系统110中的每一类型的存储器装置130或存储器装置140的相应物理主机接口而与存储器系统110耦合(例如,主机系统控制器106可与存储器系统控制器115耦合)。25.存储器系统110可包含存储器系统控制器115、存储器装置130和存储器装置140。存储器装置130可包含第一类型的存储器单元(例如,第一类型的非易失性存储器单元)的一或多个存储器阵列,且存储器装置140可包含第二类型的存储器单元(例如,第二类型的易失性存储器单元)的一或多个存储器阵列。尽管在图1的实例中展示一个存储器装置130和一个存储器装置140,但应理解,存储器系统110可包含任何数量的存储器装置130和存储器装置140,且在一些情况下,存储器系统110可缺乏存储器装置130或存储器装置140。26.存储器系统控制器115可与主机系统105耦合并且与主机系统105通信(例如,经由物理主机接口)。存储器系统控制器115还可与存储器装置130或存储器装置140耦合及通信以在存储器装置130或存储器装置140处执行一般可称为存取操作的操作,例如读取数据、写入数据、擦除数据,或更新数据,以及其它此类操作。在一些情况下,存储器系统控制器115可从主机系统105接收命令且与一或多个存储器装置130或存储器装置140通信以执行此类命令(例如,在一或多个存储器装置130或存储器装置140内的存储器阵列处)。举例来说,存储器系统控制器115可从主机系统105接收命令或操作,并且可将命令或操作转换成指令或适当的命令,以实现对存储器装置130或存储器装置140的所要存取。且在一些情况下,存储器系统控制器115可与主机系统105且与一或多个存储器装置130或存储器装置140交换数据(例如,响应于或以其它方式结合来自主机系统105的命令)。举例来说,存储器系统控制器115可将与存储器装置130或存储器装置140相关联的响应(例如,数据包或其它信号)转换成用于主机系统105的对应信号。27.存储器系统控制器115可经配置以用于与存储器装置130或存储器装置140相关联的其它操作。举例来说,存储器系统控制器115可执行或管理操作,例如耗损均衡操作、垃圾收集操作、例如错误检测操作或错误校正操作的错误控制操作、加密操作、高速缓存操作、媒体管理操作、后台刷新、健康监测,以及与来自主机系统105的命令相关联的逻辑地址(例如,lba)和与存储器装置130或存储器装置140内的存储器单元相关联的物理地址(例如,pba)之间的地址转译。28.存储器系统控制器115可包含硬件,例如一或多个集成电路或离散组件、缓冲存储器,或其组合。硬件可包含具有专用(例如,硬译码)逻辑的电路,以执行本文中归于存储器系统控制器115的操作。存储器系统控制器115可为或包含微控制器、专用逻辑电路系统(例如,现场可编程门阵列(fpga)、专用集成电路(asic)、数字信号处理器(dsp)),或任何其它合适的处理器或处理电路。29.存储器系统控制器115还可包含本地存储器120。在一些情况下,本地存储器120可包含只读存储器(rom)或可存储可由存储器系统控制器115执行的操作代码(例如,可执行指令)以执行本文中归于存储器系统控制器115的功能的其它存储器。在一些情况下,本地存储器120可另外或替代地包含静态随机存取存储器(sram)或可由存储器系统控制器115使用以用于例如与本文中归于存储器系统控制器115的功能有关的内部存储或运算的其它存储器。另外或替代地,本地存储器120可充当用于存储器系统控制器115的高速缓存。例如,在从存储器装置130或存储器装置140读取或者向存储器装置130或存储器装置140写入的实例中,数据可存储到本地存储器120,并且可在本地存储器120内可用以用于根据高速缓存策略由主机系统105后续检索或操纵(更新)(例如,在相对于存储器装置130或存储器装置140的减少的时延的情况下)。30.尽管图1中的存储器系统110的实例已说明为包含存储器系统控制器115,但在一些情况下,存储器系统110可不包含存储器系统控制器115。举例来说,存储器系统110可另外或替代地分别依赖于外部控制器(例如,由主机系统105实施)或可分别在存储器装置130或存储器装置140内部的一或多个本地控制器135或本地控制器145,以执行本文中归于存储器系统控制器115的功能。一般来说,本文中归于存储器系统控制器115的一或多个功能可在一些情况下改为由主机系统105、本地控制器135或本地控制器145或其任何组合执行。31.存储器装置130可包含非易失性存储器单元的一或多个阵列。举例来说,存储器装置130可包含nand(例如,nand快闪)存储器、rom、相变存储器(pcm)、自选存储器、其它基于硫族化物的存储器、铁电ram(feram)、磁性ram(mram)、nor(例如,nor快闪)存储器、自旋转移力矩(stt)-mram、导电桥接ram(cbram)、电阻式随机存取存储器(rram)、基于氧化物的rram(oxram)和电可擦除可编程rom(eeprom)。32.存储器装置140可包含存储器单元的一或多个阵列,其可为与包含于存储器装置130中的存储器单元不同的类型(例如,不同非易失性类型)。举例来说,存储器装置140可包含铁电随机存取存储器(feram)存储器单元或各自包含硫族化物存储元件(例如,布置在3d交叉点架构中)的存储器单元,以及其它可能性。在一些实例中,存储器装置140可存储由存储器系统控制器115或本地控制器135结合管理存储器装置130的操作使用的信息。然而,应理解,在一些实例中,本文中描述为潜在地由存储器装置140存储的任何信息可替代地由存储器装置130存储。举例来说,存储器装置140存储装置可在一些情况下存储l2p表,所述l2p表包括用于在由存储器装置130存储的数据集合的逻辑地址(例如,可由主机系统105用来参考(例如,表示)不同数据集合的逻辑地址)与存储器装置130内的存储器单元集合的对应物理地址之间映射的映射信息,数据集合的有效版本存储在所述对应物理地址处。33.在一些实例中,存储器装置130或存储器装置140可分别包含(例如,在同一裸片上或同一封装内)本地控制器135或本地控制器145,其可执行存储器装置130或存储器装置140的一或多个存储器单元上的操作。本地控制器135或本地控制器145可结合存储器系统控制器115操作,或可执行本文中归属于存储器系统控制器115的一或多个功能。在一些情况下,包含本地控制器135或本地控制器145的存储器装置130或存储器装置140可称作受管理存储器装置,且可包含与本地(例如,裸片上或封装内)控制器(例如,本地控制器135或本地控制器145)组合的存储器阵列和相关电路。受管理存储器装置的实例是受管理nand(mnand)装置。34.在一些情况下,存储器装置130可为或包含nand装置(例如,nand快闪装置)。存储器装置130可为包含一或多个裸片160的封装。在一些实例中,裸片160可以是从晶片切割的一块电子级半导体(例如,从硅晶片切割的硅裸片)。每个裸片160可包含一或多个平面165,并且每个平面165可包含相应的块170的集,其中每个块170可包含相应的页175的集,并且每个页175可包含存储器单元集合。35.在一些情况下,nand存储器装置130可包含经配置以各自存储一位信息的存储器单元,其可被称作单层级单元(slc)。另外或替代地,nand存储器装置130可包含经配置以各自存储多位信息的存储器单元,如果经配置以各自存储两位信息则可被称作多层级单元(mlc),如果经配置以各自存储三位信息则可被称作三层级单元(tlc),如果经配置以各自存储四位信息则可被称作四层级单元(qlc),或更一般地被称作多层级存储器单元。多层级存储器单元可相对于slc存储器单元提供更大的存储密度,但在一些情况下,可涉及用于支持电路的更窄读取或写入裕度或更大复杂度。36.在一些情况下,平面165可指块170的群组,且在一些情况下,可在不同平面165内发生并行操作。举例来说,可对不同块170内的存储器单元执行并行操作,只要不同块170处于不同平面165中。在一些情况下,在不同平面165中执行并行操作可受制于一或多个限制,例如对不同页面175内的存储器单元执行相同操作,所述存储器单元在其相应平面165内具有相同页地址(例如,关于命令解码、页地址解码电路,及跨越平面165共享的其它电路)。37.在一些情况下,块170可包含组织成行(页175)和列(例如串,未展示)的存储器单元。举例来说,同一页175中的存储器单元可共享共同字线(例如,与其耦合),并且同一串中的存储器单元可共享共同数字线(其可替代地称为位线)(例如,与其耦合)。38.对于一些nand架构,存储器单元可在第一粒度级别(例如,在页粒度级别)读取及编程(例如,写入),但是可在第二粒度级别(例如,在块粒度级别)擦除。也就是说,页175可为可独立地编程或读取(例如,作为单个编程或读取操作的部分同时编程或读取)的存储器(例如,存储器单元集合)的最小单元,并且块170可为可独立地擦除(例如,作为单个擦除操作的部分同时擦除)的存储器(例如,存储器单元集合)的最小单元。此外,在一些情况下,nand存储器单元可在其可用新数据重新写入之前被擦除。因此,举例来说,在一些情况下,可直到包含页175的整个块170已被擦除才更新所使用的页175。39.在一些情况下,为了更新块170内的一些数据同时保留块170内的其它数据,存储器装置130可将待保留的数据复制到新块170且将更新后的数据写入到新块170的一或多个其余页。存储器装置130(例如,本地控制器135)或存储器系统控制器115可将保留在旧块170中的数据标记或以其它方式表示为无效或过时,并且更新l2p表以使数据的逻辑地址(例如,lba)与新的有效块170而不是旧的无效块170相关联。在一些情况下,例如由于时延或耗损考虑,此类复制和重新映射可能比擦除和重新写入整个旧块170更好。在一些情况下,l2p表的一或多个副本可存储在存储器装置140的存储器单元内以供由存储器系统控制器115或本地控制器135使用(例如,参考和更新)。40.在一些情况下,可维护l2p表且可在页粒度级别将数据标记为有效或无效,并且页175可含有效数据、无效数据或不含数据。无效数据可以是由于数据的最新版本或更新版本存储在存储器装置130的不同页175中而过时的数据。无效数据可能先前已被编程到无效页面175,但是可能不再与有效逻辑地址,例如由主机系统105参考的逻辑地址相关联。有效数据可为存储在存储器装置130上的此类数据的最新版本。不包含数据的页175可以是从未被写入或已被擦除的页175。41.系统100可包含支持用于存储器装置的l2p表信息的恢复的任何量的非暂时性计算机可读媒体。举例来说,主机系统105、存储器系统控制器115、存储器装置130或存储器装置140可包含或以其它方式可存取一或多个非暂时性计算机可读媒体,所述非暂时性计算机可读媒体存储指令(例如,固件)以用于执行本文中归于主机系统105、存储器系统控制器115、存储器装置130或存储器装置140的功能。举例来说,在此类指令由主机系统105(例如,由主机系统控制器106)、由存储器系统控制器115、由存储器装置130(例如,由本地控制器135)或由存储器装置140(例如,由本地控制器145)执行的实例中,所述指令可致使主机系统105、存储器系统控制器115、存储器装置130或存储器装置140执行如本文中所描述的一或多个相关联功能。42.在一些实例中,可对包含于l2p表中的信息执行错误检测程序。举例来说,错误检测代码(例如,错误校正和检测代码,例如,secded代码)可用于检测且在一些情况下,潜在地校正一或多个l2p表指针内的错误。使用secded代码的错误检测程序可能够检测多达双位错误且校正单位错误。举例来说,当信息存储于存储器装置140或本地存储器120中(例如,存储错误)时,结合将信息从存储器装置140发射到存储器系统控制器115(例如,发射错误)或其任何组合,在包含于l2p表中的信息中可出现错误。43.l2p表内的指针可存储为码字,其中每一码字可包含一或多个指针,且其中每一码字可对应于相应错误检测代码(例如,相应secded代码)。在一些实例中,存储器系统控制器115可识别(例如,检测)l2p表的码字中的不可校正错误。举例来说,如果使用secded代码,那么存储器系统控制器115可检测码字包含两个位错误,但可能不能够单独使用代码来精确地定位或校正那些错误。确切地说,存储器系统控制器115可使用如本文所描述的一或多种恢复技术来恢复损坏的l2p信息。44.在一些实例中,存储器装置130可存储存储于其中的数据集合的元数据,且存储器系统控制器115可使用此元数据来恢复损坏的指针。举例来说,数据集合可在具有物理地址的存储器单元集合处存储在存储器装置130内,且相关元数据可存储在也对应于所述物理地址的额外存储器单元内(例如,物理地址可对应于或以其它方式用以定位存储数据集合的存储器单元和存储数据集合的元数据的额外存储器单元两者)。存储在存储器装置130内的用于数据集合的元数据可包含用于所述数据集合的逻辑地址。因此,如果读取存储数据集合的存储器装置130内的存储器单元集合,那么存储器系统控制器115可使用相关元数据来识别所述数据集合的逻辑地址,且恢复(例如,再生)所述数据集合的l2p指针。然而,因为对应于损坏的指针的数据集合的物理位置可能是未知的,所以获得此类数据集合的元数据可能潜在地花费较长时间。举例来说,缺少本文中所描述的技术,获得此数据集合的元数据可潜在地涉及扫描整个存储器装置130。45.可通过本文中所描述的技术来避免此类时延。举例来说,存储器系统控制器115可确定具有位错误的码字的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联(例如,包含一或多个对应候选指针)(例如,每一候选码字可包含等于包含于损坏码字中的指针的量的候选指针的量)。存储器系统控制器115可基于针对与候选码字相关联的每一候选指针检查针对由候选指针指示的物理地址处的数据集合存储在存储器装置130内的元数据且验证与候选指针相关联的逻辑地址匹配由元数据指示的逻辑地址而将候选码字中的一者识别为对应于l2p表的一或多个条目。存储器系统控制器115可更新l2p表的一或多个条目以包含与所识别的候选码字相关联的一或多个候选指针。然而,如本文中所描述,存储器系统控制器115可剔除候选码字的集合以用于评估,可按特定次序或以可允许以相对于扫描整个存储器装置130的减少时延恢复一或多个损坏的l2p指针或以某一其它次序扫描存储器装置130的方式来评估候选码字的集合。因而,通过执行本文中所描述的方法,控制器可恢复具有使用错误校正和检测代码不可校正的位错误的指针,可避免与其它l2p指针恢复技术相关联的时延,或这两者,以及可由所属领域的技术人员了解的其它益处。46.在一些情况下,响应于检测到包含一或多个l2p指针的码字中的错误,存储器系统控制器115可产生候选码字的集合,其中每一候选码字为相对于检测到错误的码字具有汉明距离n(例如,具有不同值的n位)的位集合。举例来说,在使用secded方案检测码字中的错误的情况下,存储器系统控制器115可产生候选码字集合,其包含相对于其中检测到错误的码字具有为二(2)的汉明距离(例如,两个更改的位)的每一码字。然而,包含于候选码字内的候选指针中的一些可不对应于存储器装置130内的有效物理地址(例如,可为不符合存储器装置130内的物理地址的格式的位集合,或将指示实际上不存在于存储器装置130内的物理位置,或这两者)。存储器系统控制器115可跳过针对未能对应于任何有效物理地址的候选指针检查存储在存储器装置130内的元数据,或存储器系统控制器115可剔除候选码字的集合以排除具有未能对应于任何有效物理地址的至少一个候选指针的候选码字,其中的任一者可减少用于恢复一或多个损坏的l2p指针的时延。47.另外或替代地,存储器系统控制器115可充分利用l2p表内的l2p指针依序的倾向,以便以特定次序评估候选码字。举例来说,由主机系统105用于存储器装置130的使用模式可使得与依序(例如,连续)逻辑地址相关联的数据集合可通常写入到具有依序(例如,连续)物理地址的存储器装置130内的物理位置。因此,如果在候选码字检测到错误中,那么可假设包含于候选码字中的一或多个损坏(例如,丢失)l2p指针应最可能指示外部(例如,相对于由l2p表内的紧接在前或后续未损坏指针指示的物理地址)或内部(例如,相对于由同一候选码字内的一或多个其它候选指针指示的一或多个物理地址)依序的物理地址。48.因此,存储器系统控制器115可对候选码字进行排序,使得其指针不是在内部或外部按顺序次序或具有至少一个候选指针的候选码字迟于没有这些性质的那些候选码字被检查,所述候选指针具有比后续码字中的那些值更高的值,或具有比前一码字中的那些值更低的值。因而,存储器系统控制器115可改进检查候选码字的次序,通过所述次序,存储器系统控制器115可平均更快速地恢复指针。49.图2说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的决策流程200的实例。决策流程200的方面可由控制器以及其它组件实施。另外或替代地,决策流程200的方面可实施为存储于存储器中的指令(例如,存储于与存储器系统110耦合的存储器中的固件)。举例来说,在指令在由控制器(例如,存储器系统控制器115)执行的实例中,所述指令可使得控制器执行决策流程200的操作。50.如本文中所描述,控制器(例如,存储器系统控制器115)可识别l2p表的一或多个条目(例如,指针)中的不可校正错误。控制器可在接收到用于存取存储器(例如,存储器装置130)的命令(例如,读取命令或写入命令)之后识别位错误。举例来说,在接收到存取命令之后,控制器可查询l2p表以便识别和存取对应于与命令相关联的数据的逻辑地址的物理地址,且可识别与l2p表相关联的码字中的位错误,同时查询l2p表(例如,根据secded代码)。在识别码字中的位错误之后,控制器可前进到205。51.在205处,可获得与具有位错误的码字相距汉明距离n的候选码字的集合(例如,列表)。举例来说,控制器可获得与具有位错误的码字相距汉明距离n的候选码字的集合(例如,列表)。在一些实例中,如果码字具有两个位错误,那么n可等于2,且控制器可获得候选码字的集合,所述候选码字的集合各自与具有位错误的码字相同,不同之处在于可相对于具有位错误的码字翻转n(例如,2)位的不同集合。52.在210处,可对从最依序码字到最不依序码字的候选码字的列表进行排序。举例来说,控制器可对候选码字的列表进行排序。在一些实例中,控制器可基于候选码字内的候选指针是外部依序的、内部依序的或其任何组合的程度而对候选码字的列表进行排序。较不依序的码字可为以下码字:其候选指针不处于顺序次序(例如,并不严格递增或递减);其候选指针具有相比于l2p表内的一或多个后续未损坏指针(例如,紧接在具有位错误的码字的一或多个指针之后索引化的指针)具有更高值(例如,指向更高物理块地址)的至少一个候选指针;或其候选指针具有相比于l2p表内的一或多个先前未损坏指针(例如,紧接在具有位错误的码字的一或多个指针之前索引化的指针)具有更低值(例如,指向更低物理块地址)的至少一个候选指针,或两者。举例来说,码字内的次序越不依序,或具有值比后续码字中的那些值更高或比前一码字中的那些值更低的至少一个候选指针的候选指针越多,可对候选码字进行排序的名次越低。53.在215处,可选择经排序列表中的第一候选码字,且在220处,可选择第一候选码字中的第一候选指针。举例来说,控制器可选择第一候选码字中的第一候选指针。在225处,可确定候选指针是否在有效指针列表(vpl)中。举例来说,控制器可确定候选指针是否在vpl中。如果候选指针处于vpl中,那么控制器可前进到230。然而,如果候选指针不在vpl中,那么控制器可前进到240。最初,关于评估第一候选码字的第一候选指针,有效指针列表中可不存在候选指针。因而,控制器可前进到240。54.在240处,可确定候选指针是否为新指针(例如,控制器到目前为止尚未被评估的候选指针)。举例来说,控制器可确定候选指针是否为新指针。如果候选指针为新指针,那么控制器可前进到245。如果候选指针不是新指针,那么控制器可前进到265。控制器可在第一时间评估第一候选码字的第一候选指针。因而,控制器可前进到245。55.在245处,可确定候选指针是否映射到有效物理地址。举例来说,控制器可确定候选指针是否映射到有效物理地址。在一些实例中,控制器可确定候选指针是否映射到物理地址空间内的物理地址(例如,与物理地址空间外的地址相对或与物理地址空间内的物理地址的格式不一致)。在一些情况下,控制器可将245执行为两个或更多个步骤。举例来说,控制器可检查与候选指针相关联的有效物理页地址,且可检查与候选指针相关联的有效物理块地址。如果候选指针映射到有效物理地址(例如,有效物理页地址和有效物理块地址),那么控制器可前进到250。如果候选指针未能映射到有效物理地址(例如,未能映射到有效物理页地址或有效物理块地址),那么控制器可前进到265。在250处,可读取由候选指针指向的物理存储器位置(例如,具有由候选指针指示的物理地址的存储器装置130内的存储器单元),且可解码与物理存储器位置相关联(例如,存储在与物理存储器位置相关联的存储器单元处)的元数据以获得存储在指向的存储器位置处的数据的逻辑地址(例如,lba)。举例来说,控制器可读取物理存储器位置且可对元数据进行解码。控制器接着可前进到255。56.在255处,可确定从元数据获得的逻辑地址是否匹配与候选指针相关联的逻辑地址。举例来说,控制器可确定从元数据获得的逻辑地址是否匹配与候选指针相关联的逻辑地址。在一些实例中,从候选指针将在l2p表内占用的位置,控制器可确定与候选指针相关联的逻辑地址。如果由存储在由候选指针指向的物理位置处的元数据指示的逻辑地址不同于与候选指针相关联的逻辑地址,那么控制器可前进到265。然而,如果从元数据识别的逻辑地址与同候选指针相关联的逻辑地址(例如,基于与候选指针相关联的l2p表中的潜在位置)相同(例如,匹配),那么控制器可继续前进到260。在260处,候选指针可添加到vpl。举例来说,控制器可将候选指针附加到vpl。57.从260,控制器可前进到230。在230处,可确定候选指针是否为正被评估的码字的最末指针。举例来说,控制器可确定候选指针是否为码字的最末指针。如果候选指针不是最末候选指针,那么控制器可前进到220。举例来说,如果评估第一候选码字,那么控制器可在220处选择第一候选码字中的第二候选指针。然而,如果候选指针为正被评估的码字的最末指针,那么控制器可前进到235。在235处,可更新l2p表以校正包含于码字中的l2p表的先前检测到错误的一或多个损坏的指针。举例来说,控制器可更新l2p表。在一些实例中,在本实例中,控制器可更新l2p表以代替损坏的指针而包含第一候选码字的第一候选指针。另外,控制器可完成提示控制器查阅l2p表并检测错误的存取操作。58.在265处,可确定包含正被评估的候选指针的候选码字是否为在205处获得的集合的最末候选码字。举例来说,控制器可确定包含候选指针的候选码字是否为最末候选码字。如果候选码字不是最末候选码字,那么控制器可前进到215。举例来说,在本实例中,控制器可选择第二候选码字中的第一候选指针。然而,如果候选码字是在205处获得的候选码字的列表的最末候选码字,那么控制器可前进到270。59.在270处,如果具有位错误的码字的指针不能够被恢复且用于主机系统所请求的数据,那么主机系统(例如,主机系统105)可被告知数据已丢失或可继续扫描整个存储器装置(例如,存储器装置130)以试图恢复数据,可能具有到主机装置的相关通知。举例来说,控制器可通知主机系统。在一些情况下,如果具有位错误的码字的任何指针不能够被恢复,那么即使此指针并不专门用于主机系统所请求的数据,控制器也可通知主机系统。60.在一些实例中,控制器可从存储器装置(例如,存储器装置130)读取数据,且可检查作为数据的元数据而存储的逻辑地址是否匹配与用于定位和读取数据的l2p指针相关联的逻辑地址。在此些情况下,本文中所描述的用于l2p指针恢复的方法还可在其中此逻辑地址检查失败(例如,指示l2p指针的逻辑地址与存储为元数据的逻辑地址之间的不匹配)的实例中使用,即使对于包含l2p指针的码字使用错误检测程序(例如,secded程序)未检测到错误也是如此。在一些此类实例中,控制器可修改如本文中所描述的方法以产生用于评估的候选码字集合,所述候选码字集合具有相对于用于错误检测程序的汉明距离较高的汉明距离(例如,如果错误检测程序为secded程序,那么大于2)。61.图3说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的决策流程300的实例。决策流程300的方面可由控制器以及其它组件实施。另外或替代地,决策流程300的方面可实施为存储于存储器中的指令(例如,存储于与存储器系统110耦合的存储器中的固件)。举例来说,在指令在由控制器(例如,存储器系统控制器115)执行的实例中,所述指令可使得控制器执行决策流程300的操作。62.如本文中所描述,控制器(例如,存储器系统控制器115)可识别l2p表的一或多个条目(例如,指针)中的不可校正错误。控制器可在接收到用于存取存储器(例如,存储器装置130)的命令(例如,读取命令或写入命令)之后识别位错误。举例来说,在接收到存取命令之后,控制器可查询l2p表以便识别和存取对应于与命令相关联的数据的逻辑地址的物理地址,且可识别与l2p表相关联的码字中的位错误,同时查询l2p表(例如,根据secded代码)。在识别码字中的位错误之后,控制器可前进到305。63.在305处,可在距具有位错误的码字汉明距离n处获得候选码字的集合(例如,列表)。举例来说,控制器可获得候选码字的集合。在一些实例中,如果码字具有两个位错误,那么n可等于2,且控制器可获得候选码字的集合,所述候选码字的集合各自与具有位错误的码字相同,不同之处在于可相对于具有位错误的码字翻转n(例如,2)位的不同集合。64.在310处,可对从最依序码字到最不依序码字的候选码字的列表进行排序。举例来说,控制器可对候选码字的列表进行排序。在一些实例中,控制器可基于候选码字内的候选指针是外部依序的、内部依序的或这两者的程度而对候选码字的列表进行排序。较不依序的码字可为以下码字:其候选指针不处于顺序次序(例如,并不严格递增或递减);其候选指针具有相比于l2p表内的一或多个后续未损坏指针(例如,紧接在具有位错误的码字的一或多个指针之后索引化的指针)具有更高值(例如,指向更高物理块地址)的至少一个候选指针;或其候选指针具有相比于l2p表内的一或多个先前未损坏指针(例如,紧接在具有位错误的码字的一或多个指针之前索引化的指针)具有更低值(例如,指向更低物理块地址)的至少一个候选指针,或两者。码字内的次序越不依序,或具有值比后续码字中的那些值更高或比前一码字中的那些值更低的至少一个候选指针的候选指针越多,可对候选码字进行排序的名次越低。65.在315处,可选择经排序列表中的第一候选码字。举例来说,控制器可选择第一候选码字。在选择第一候选码字之后,控制器可前进到320。在320处,可确定候选指针是否映射到有效物理地址。举例来说,控制器可确定候选指针是否映射到有效物理地址。在一些实例中,控制器可确定候选指针是否映射到物理地址空间内的物理地址(例如,与物理地址空间外的地址相对或与物理地址空间内的物理地址的格式不一致)。在一些情况下,控制器可将320执行为两个或更多个步骤。举例来说,控制器可检查与候选指针相关联的有效物理页地址,且可检查与候选指针相关联的有效物理块地址。如果候选指针映射到有效物理地址(例如,有效物理页地址和有效物理块地址),那么控制器可前进到325。如果候选指针未能映射到有效物理地址(例如,未能映射到有效物理页地址或有效物理块地址),那么控制器可前进到340。在325处,可读取由候选指针指向的物理存储器位置(例如,具有由候选指针指示的物理地址的存储器装置130内的存储器单元),且可解码与物理存储器位置相关联(例如,存储在与物理存储器位置相关联的存储器单元处)的元数据以获得存储在指向的存储器位置处的数据的逻辑地址(例如,lba)。在一些实例中,控制器可读取物理存储器位置且可对元数据进行解码。控制器接着可前进到330。66.在330处,可确定从元数据获得的逻辑地址是否匹配与候选指针相关联的逻辑地址。举例来说,控制器可确定从元数据获得的逻辑地址是否匹配逻辑地址。在一些实例中,从候选指针将在l2p表内占用的位置,控制器可确定与候选指针相关联的逻辑地址。如果由存储在由候选指针指向的物理位置处的元数据指示的逻辑地址不同于与候选指针相关联的逻辑地址,那么控制器可前进到340。然而,如果从元数据识别的逻辑地址与同候选指针相关联的逻辑地址(例如,基于与候选指针相关联的l2p表中的潜在位置)相同(例如,匹配),那么控制器可前进到335。在335处,可使用候选指针更新l2p表(例如,可用候选指针替换损坏的指针)。举例来说,控制器可更新l2p表。从335,控制器可前进到350。67.在340处,可确定包含正被评估的候选指针的候选码字是否为在305或310处获得的集合的最末候选码字。举例来说,控制器可确定候选码字是否为最末候选码字。如果候选码字不是最末候选码字,那么控制器可前进到355,其中控制器可从下一候选码字得到指针。举例来说,在本实例中,控制器可选择第二候选码字中的第一候选指针。然而,如果候选码字是在305或310处获得的候选码字的列表的最末候选码字,那么控制器可前进到345。在345处,可设置失败旗标以指示候选码字未能针对每一包含的候选指针有效而被识别。在一些实例中,控制器可设置失败旗标以指示控制器未能识别对于其每一包含的候选指针有效的候选码字。从345,控制器可前进到350。68.在350处,可确定候选指针是否为正被评估的码字的最末指针。举例来说,控制器可确定候选指针是否为正被评估的码字的最末指针。如果候选指针不是最末候选指针,那么控制器可前进到310。在310处,如果其为过程响应于相同检测到的错误而到达310的第二或后续时间,且如果候选指针被认为有效且更新l2p表(例如,在335处),那么可再次对候选码字进行排序(例如,至少尚未评估的那些候选码字),使得将在缺乏有效候选指针的候选码字之前检查包含有效候选指针的候选码字。举例来说,控制器可对候选码字进行排序。以此方式,控制器可减少待检查的候选码字的总量。从310,控制器可前进到315。在315处,可选择候选码字中的下一指针。举例来说,控制器可选择下一指针。在一些实例中,如果评估第一候选码字,那么控制器可在315处选择第一候选码字中的第二候选指针。在一些实例中,可以在310之前执行315。69.然而,如果候选指针是最末候选指针,那么控制器可在350处前进到360。在360处,可确定失败旗标是否被设置。举例来说,控制器可确定是否设置失败旗标。如果未设置失败旗标(例如,控制器在345处尚未预先设置旗标),那么控制器可前进到365。在365处,可完成提示控制器查阅l2p表和检测错误的存取操作。举例来说,控制器可完成存取操作。如果设置失败旗标(例如,控制器已执行345),且具有位错误的码字的指针不能够恢复且用于主机系统所请求的数据,那么控制器可通知主机系统(例如,主机系统105)数据已丢失或可继续扫描整个存储器装置(例如,存储器装置130)以试图恢复数据,可能具有到主机装置的相关通知。在一些情况下,如果失败旗标被设置且具有位错误的码字的任何指针不能够被恢复,那么即使此指针并不专门用于主机系统所请求的数据,控制器也可通知主机系统。70.在一些实例中,控制器可从存储器装置(例如,存储器装置130)读取数据,且可检查作为数据的元数据而存储的逻辑地址是否匹配与用于定位和读取数据的l2p指针相关联的逻辑地址。在此些情况下,本文中所描述的用于l2p指针恢复的方法还可在其中此逻辑地址检查失败(例如,指示l2p指针的逻辑地址与存储为元数据的逻辑地址之间的不匹配)的实例中使用,即使对于包含l2p指针的码字使用错误检测程序(例如,secded程序)未检测到错误也是如此。在一些此类实例中,控制器可修改如本文中所描述的方法以产生用于评估的候选码字集合,所述候选码字集合具有相对于用于错误检测程序的汉明距离较高的汉明距离(例如,如果错误检测程序为secded程序,那么大于2)。71.在一些实例中,控制器可执行图2的方法以检测正确的候选码字而不对候选码字执行多于一次的排序。在其它实例中,控制器可执行图3的方法以运用对候选码字的潜在重复排序检测正确候选者,其可降低(例如,最小化)到正确码字的距离(例如,潜在候选码字的数量)。在不同情境中,控制器可选择优先于图2或图3的方法中的一者执行图2或图3的方法中的另一者。72.图4说明根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的决策流程400的实例。决策流程400的方面可由控制器以及其它组件实施。另外或替代地,决策流程400的方面可实施为存储于存储器中的指令(例如,存储于与存储器系统110耦合的存储器中的固件)。举例来说,在指令在由控制器(例如,存储器系统控制器115)执行的实例中,所述指令可使得控制器执行决策流程400的操作。73.决策流程400可为由控制器执行以恢复包含于其中检测到错误的码字中的一或多个l2p指针的递归方法的实例。如本文中所描述,控制器(例如,存储器系统控制器115)可识别l2p表的一或多个条目(例如,指针)中的不可校正错误。控制器可在接收到用于存取存储器(例如,存储器装置130)的命令(例如,读取命令或写入命令)之后识别位错误。举例来说,在接收到存取命令之后,控制器可查询l2p表以便识别和存取对应于与命令相关联的数据的逻辑地址的物理地址,且可识别与l2p表相关联的码字中的位错误,同时查询l2p表(例如,根据secded代码)。在识别码字中的位错误之后,控制器可前进到405。74.在405处,可根据图2和/或图3的方法运行重建算法。举例来说,控制器可运行重建算法。从405,控制器可前进到410。在410处,可确定是否已使用405处的重建算法来恢复候选码字的每一指针。举例来说,控制器可确定是否已确定候选码字的每一指针。如果控制器已使用重建算法恢复候选码字的每一指针,那么控制器可前进到415。在415处,可完成提示控制器查阅l2p表和检测错误的存取操作。举例来说,控制器可完成存取操作。另外,在一些实例中,控制器可更新l2p表以校正损坏的条目。在410处,如果控制器未能恢复每一指针,那么控制器可前进到420。75.在420处,可确定是否使用405处的重建算法恢复任何指针。举例来说,控制器可确定是否恢复任何指针。如果是,那么控制器可前进到430。如果不是,那么控制器可前进到425。在425处,如果具有位错误的码字的指针不能够被恢复且用于主机系统所请求的数据,那么主机系统(例如,主机系统105)可被告知数据已丢失或可继续扫描整个存储器装置(例如,存储器装置130)以试图恢复数据,可能具有到主机装置的相关通知。举例来说,控制器可通知主机系统。在一些情况下,如果具有位错误的码字的任何指针不能够被恢复,那么即使此指针并不专门用于主机系统所请求的数据,控制器也可通知主机系统。76.在430处,可更新候选码字的集合。举例来说,控制器可更新候选码字的集合。举例来说,控制器可产生或以其它方式识别各自具有相对于码字的汉明距离n的候选码字的集合,在所述码字中检测到错误,但其各自还包含使用405处的重建算法识别的任何有效指针。因此,如果最初在l2p表的损坏码字中检测到n位错误,那么经更新候选码字集合中的每一者可包含n-1位错误。这可减少码字内的潜在受影响的指针的数量(例如,具有n位错误的码字可包含多达n个受影响的指针,而具有n-1位错误的码字可包含多达n-1个受影响的指针)。举例来说,如果最初在l2p表的损坏码字中检测到双位错误,那么潜在地影响码字内的两个不同指针,候选码字的经更新集合中的每一者可包含单个位错误,且因此单个指针可保持用于恢复。从430,控制器可继续进行到405且归因于经更新的候选码字集合再次运行重建算法(根据图2和/或图3的方法),可导致每一指针被恢复。替代地,在一些实例中,在430之后,secded代码可用于检测码字可具有多少位错误。举例来说,控制器可使用secded代码来检测码字可具有多少位错误。如果码字具有一个位错误,那么控制器可使用secded代码校正一个位错误且可进行到415。77.图5展示根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的存储器系统505的框图500。存储器系统505可为如参考图1到4所描述的存储器系统的方面的实例。存储器系统505或其各种组件可为如本文中所描述的用于执行用于存储器装置的l2p表信息的恢复的各种方面的装置的实例。举例来说,存储器系统505可包含读取组件510、错误检测组件515、候选码字确定组件520、候选码字评估组件525、l2p表更新组件530、评估次序组件535、物理地址识别组件540、匹配确定组件545、命令组件550或其任何组合。这些组件中的每一者可直接或间接地(例如经由一或多个总线)彼此通信。78.读取组件510可经配置为或以其它方式支持用于读取包含用于存储器阵列的l2p表的一或多个条目的位集合的装置,其中一或多个条目各自包含从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针。错误检测组件515可经配置为或以其它方式支持用于至少部分地基于错误校正和检测代码检测位集合中的使用所述代码不可校正的错误的装置。候选码字确定组件520可经配置为或以其它方式支持用于至少部分地基于检测到错误而确定所述位集合的候选码字的集合的装置,其中候选码字中的每一者与一或多个对应候选指针相关联。候选码字评估组件525可经配置为或以其它方式支持用于至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目的装置,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射。l2p表更新组件530可经配置为或以其它方式支持用于更新l2p表的一或多个条目以包含与所识别的候选码字相关联的一或多个候选指针的装置。79.在一些实例中,评估次序组件535可经配置为或以其它方式支持用于确定用于评估候选码字的次序的装置,其中候选码字在次序内的位置至少部分地基于候选码字的一或多个对应候选指针是否对应于物理地址的依序集合。在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于根据所确定的次序评估候选码字中的一或多者直到识别候选码字中的所述一者的装置。80.在一些实例中,评估次序组件535可经配置为或以其它方式支持用于确定用于评估候选码字的次序的装置,其中候选码字在次序内的位置至少部分地基于候选码字的一或多个对应候选指针是否对应于相对于l2p表的一或多个其它条目依序的一或多个物理地址。在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于根据所确定的次序评估候选码字中的一或多者直到识别候选码字中的所述一者的装置。81.在一些实例中,为了支持确定与所识别的候选码字相关联的候选指针是否在用于候选指针的有效对应逻辑地址与有效对应物理地址之间进行映射,物理地址识别组件540可经配置为或以其它方式支持用于识别候选指针所指示的物理地址的装置。在一些实例中,为了支持确定与所识别的候选码字相关联的候选指针是否在用于候选指针的有效对应逻辑地址与有效对应物理地址之间进行映射,读取组件510可经配置为或以其它方式支持用于从存储器阵列内的存储器单元集合读取数据的装置,其中存储器单元集合对应于物理地址,且其中数据包含所存储的逻辑地址。在一些实例中,为了支持确定与所识别的候选码字相关联的候选指针是否在用于候选指针的有效对应逻辑地址与有效对应物理地址之间进行映射,匹配确定组件545可经配置为或以其它方式支持用于确定所存储的逻辑地址与候选指针的对应逻辑地址之间的匹配的装置。在匹配的情况下,可将候选指针确定为在有效对应逻辑地址与有效对应物理地址之间进行映射,且在不匹配(例如,无匹配)的情况下,可将候选指针确定为不在有效对应逻辑地址与有效对应物理地址之间进行映射。82.在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于确定由候选指针指示的物理地址是否在用于存储器阵列的物理地址空间内的装置,其中控制器经配置以使设备至少部分地基于确定物理地址在用于存储器阵列的物理地址空间内而从存储器阵列内的存储器单元集合读取数据。83.在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于至少部分地基于确定匹配而更新有效指针的列表以包含候选指针的装置。84.在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于在从存储器阵列内的存储器单元集合读取数据之前确定有效指针的列表不含候选指针的装置。85.在一些实例中,为了支持确定与候选码字中的所述一者相关联的每一候选指针是否在有效对应逻辑地址与有效对应物理地址之间进行映射,候选码字评估组件525可经配置为或以其它方式支持用于确定候选码字中的所述一者的每一候选指针是否包含于有效指针的列表中的装置。86.在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于至少部分地基于评估候选码字中的第二者而确定候选码字中的第二者的第一候选指针从第一有效逻辑地址映射到第一有效物理地址且候选码字中的第二者的第二候选指针未能从任何有效逻辑地址进行映射、未能映射到任何有效物理地址或这两者的装置。在一些实例中,候选码字确定组件520可经配置为或以其它方式支持用于至少部分地基于评估候选码字中的第二者而选择经更新候选码字集合的装置,其中经更新集合的每一候选码字包含第一候选指针且不包含第二候选指针。在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于评估经更新集合的一或多个候选码字直到识别候选码字中的所述一者的装置。87.在一些实例中,命令组件550可经配置为或以其它方式支持用于接收读取或写入与逻辑地址相关联的数据的命令的装置,其中所述控制器经配置以使所述设备响应于所述命令而读取包含l2p表的一或多个条目的位集合。在一些实例中,候选码字评估组件525可经配置为或以其它方式支持用于至少部分地基于与所识别的候选码字相关联的候选指针识别存储器阵列内的存储器单元集合的装置,所识别的存储器单元集合具有由候选指针指示的物理地址。在一些实例中,读取组件510可经配置为或以其它方式支持用于从存储器单元集合读取数据或将数据写入到存储器单元集合的装置。88.在一些实例中,读取组件510可经配置为或以其它方式支持用于从第二存储器阵列读取包含l2p表的一或多个条目的位集合的装置,所述第二存储器阵列可与控制器耦合。在一些实例中,存储器阵列可包含第一类型的存储器单元,且第二存储器阵列可包含第二类型的存储器单元。在一些实例中,第一类型的存储器单元可为nand存储器单元,且第二类型的存储器单元可为铁电或硫族化物存储器单元。在一些实例中,错误校正和检测代码可为secded代码。89.图6展示根据如本文中所公开的实例的支持用于存储器装置的l2p表信息的恢复的方法600的流程图。方法600的操作可由如本文中所描述的存储器系统或其组件实施。举例来说,方法600的操作可由如参考图1到5所描述的存储器系统执行。在一些实例中,存储器系统可执行一组指令以控制装置的功能元件来执行所描述的功能。另外或替代地,存储器系统可使用专用硬件来执行所描述的功能的方面。90.在605处,方法可包含读取包含用于存储器阵列的l2p表的一或多个条目的位集合,其中一或多个条目各自包含从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针。可根据如本文中所公开的实例执行605的操作。在一些实例中,605的操作的方面可由如参考图5所描述的读取组件530执行。91.在610处,所述方法可包含至少部分地基于错误校正和检测代码检测所述位集合中的使用所述代码不可校正的错误。可根据如本文中所公开的实例执行610的操作。在一些实例中,610的操作的方面可由如参考图5所描述的错误检测组件515执行。92.在615处,方法可包含至少部分地基于检测到错误而确定用于位集合的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联。可根据如本文中所公开的实例执行615的操作。在一些实例中,615的操作的方面可由如参考图5所描述的候选码字确定组件520执行。93.在620处,方法可包含至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射。可根据如本文中所公开的实例执行620的操作。在一些实例中,620的操作的方面可由如参考图5所描述的候选码字评估组件525执行。94.在625处,方法可包含更新l2p表的一或多个条目以包含与所识别的候选码字相关联的一或多个候选指针。可根据如本文中所公开的实例执行625的操作。在一些实例中,625的操作的方面可由如参考图5所描述的l2p表更新组件550执行。95.在一些实例中,如本文中所描述的设备可执行一或多种方法,例如方法600。设备可包含用于进行以下操作的特征、电路、逻辑、装置或指令(例如,存储可由处理器执行的指令的非暂时性计算机可读媒体):读取包含用于存储器阵列的l2p表的一或多个条目的位集合,其中一或多个条目各自包含从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针;至少部分地基于错误校正和检测代码检测所述位集合中的使用所述代码不可校正的错误;至少部分地基于检测到错误而确定用于位集合的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联;至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射;及更新l2p表的一或多个条目以包含与所识别的候选码字相关联的一或多个候选指针。96.方法600和本文中描述的设备的一些实例可进一步包含用于进行以下各项的操作、特征、电路、逻辑、装置或指令:确定用于评估候选码字的次序,其中候选码字在所述次序内的位置可至少部分地基于候选码字的一或多个对应候选指针是否对应于物理地址的依序集合;及根据所确定的次序评估候选码字中的一或多者直到识别候选码字中的所述一者。97.方法600和本文中描述的设备的一些实例可进一步包含用于进行以下各项的操作、特征、电路、逻辑、装置或指令:确定用于评估候选码字的次序,其中候选码字在所述次序内的位置可至少部分地基于候选码字的一或多个对应候选指针是否对应于可相对于l2p表的一或多个其它条目依序的一或多个物理地址;及根据所确定的次序评估候选码字中的一或多者直到识别候选码字中的所述一者。98.在方法600和本文中描述的设备的一些实例中,用于确定与所识别的候选码字相关联的候选指针是否在候选指针的有效对应逻辑地址与有效对应物理地址之间进行映射的操作、特征、电路、逻辑、装置或指令可包含用于进行以下各项的操作、特征、电路、逻辑、装置或指令:识别由候选指针指示的物理地址;从存储器阵列内的存储器单元集合读取数据,其中存储器单元集合对应于物理地址,且其中数据包含所存储的逻辑地址;及确定所存储的逻辑地址与候选指针的对应逻辑地址之间是否存在匹配。99.方法600和本文中描述的设备的一些实例可进一步包含用于确定由候选指针指示的物理地址是否在用于存储器阵列的物理地址空间内的操作、特征、电路、逻辑、装置或指令,其中控制器可经配置以使设备至少部分地基于确定物理地址在用于存储器阵列的物理地址空间内而从存储器阵列内的存储器单元集合读取数据。100.方法600和本文中描述的设备的一些实例可进一步包含用于至少部分地基于确定匹配而更新有效指针的列表以包含候选指针的操作、特征、电路、逻辑、装置或指令。101.方法600和本文中描述的设备的一些实例可进一步包含用于在从存储器阵列内的存储器单元集合读取数据之前确定有效指针的列表不含候选指针的操作、特征、电路、逻辑、装置或指令。102.在方法600和本文中描述的设备的一些实例中,用于确定与候选码字中的所述一者相关联的每一候选指针是否在有效对应逻辑地址与有效对应物理地址之间进行映射的操作、特征、电路、逻辑、装置或指令可包含用于确定候选码字中的所述一者的每一候选指针是否包含于有效指针的列表中的操作、特征、电路、逻辑、装置或指令。103.方法600和本文中描述的设备的一些实例可进一步包含用于进行以下各项的操作、特征、电路、逻辑、装置或指令:至少部分地基于评估候选码字中的第二者而确定候选码字中的第二者的第一候选指针从第一有效逻辑地址映射到第一有效物理地址且候选码字中的第二者的第二候选指针未能从任何有效逻辑地址映射、未能映射到任何有效物理地址或这两者;至少部分地基于评估候选码字中的第二者而选择经更新候选码字集合,其中经更新集合的每一候选码字包含第一候选指针且不包含第二候选指针;及评估经更新集合的一或多个候选码字直到识别候选码字中的所述一者。104.方法600和本文中描述的设备的一些实例可进一步包含用于进行以下各项的操作、特征、电路、逻辑、装置或指令:接收读取或写入与逻辑地址相关联的数据的命令,其中所述控制器可经配置以使设备响应于所述命令而读取包含l2p表的一或多个条目的位集合;至少部分地基于与所识别的候选码字相关联的候选指针识别存储器阵列内的存储器单元集合,所识别的存储器单元集合具有由候选指针指示的物理地址;及从存储器单元集合读取数据或将数据写入到存储器单元集合。105.方法600和本文中描述的设备的一些实例可进一步包含用于从第二存储器阵列读取包含l2p表的一或多个条目的位集合的操作、特征、电路、逻辑、装置或指令,所述第二存储器阵列可与控制器耦合。106.在方法600和本文中描述的设备的一些实例中,存储器阵列可包含第一类型的存储器单元,且第二存储器阵列可包含第二类型的存储器单元。107.在方法600和本文中描述的设备的一些实例中,第一类型的存储器单元可为nand存储器单元,且第二类型的存储器单元包含铁电或硫族化物存储器单元。108.在方法600和本文中描述的设备的一些实例中,错误校正和检测代码可为secded代码。109.应注意,上文所描述的方法描述可能实施方案,且操作和步骤可重新布置或以其它方式修改,且其它实施方案是可能的。此外,可组合来自所述方法中的两个或更多个的部分。110.描述一种设备。设备可包含:存储器阵列;控制器,其与存储器阵列耦合且经配置以使所述设备进行以下操作:读取包含用于存储器阵列的l2p表的一或多个条目的位集合,其中一或多个条目各自包含从存储器阵列的对应逻辑地址映射到对应物理地址的对应指针;至少部分地基于错误校正和检测代码检测所述位集合中的使用所述代码不可校正的错误;至少部分地基于检测到错误而确定用于位集合的候选码字的集合,其中候选码字中的每一者与一或多个对应候选指针相关联;至少部分地基于所识别的候选码字与一或多个候选指针相关联而将候选码字中的一者识别为对应于l2p表的一或多个条目,所述一或多个候选指针各自在存储器阵列的有效对应逻辑地址与有效对应物理地址之间进行映射;及更新l2p表的一或多个条目以包含与所识别的候选码字相关联的一或多个候选指针。111.在设备的一些实例中,控制器可进一步经配置以使设备进行以下操作:确定用于评估候选码字的次序,其中候选码字在所述次序内的位置可至少部分地基于候选码字的一或多个对应候选指针是否对应于物理地址的依序集合;及根据所确定的次序评估候选码字中的一或多者直到识别候选码字中的所述一者。112.在设备的一些实例中,控制器可进一步经配置以使设备进行以下操作:确定用于评估候选码字的次序,其中候选码字在所述次序内的位置可至少部分地基于候选码字的一或多个对应候选指针是否对应于可相对于l2p表的一或多个其它条目依序的一或多个物理地址;及根据所确定的次序评估候选码字中的一或多者直到识别候选码字中的所述一者。113.在设备的一些实例中,为了确定与所识别的候选码字相关联的候选指针是否在候选指针的有效对应逻辑地址与有效对应物理地址之间进行映射,控制器可经配置以使设备进行以下操作:识别由候选指针指示的物理地址;从存储器阵列内的存储器单元集合读取数据,其中存储器单元集合对应于物理地址,且其中数据包含所存储的逻辑地址;及确定所存储的逻辑地址与候选指针的对应逻辑地址之间是否存在匹配。114.在设备的一些实例中,控制器可进一步经配置以使设备确定由候选指针指示的物理地址是否在用于存储器阵列的物理地址空间内,其中控制器可经配置以使设备至少部分地基于确定物理地址在用于存储器阵列的物理地址空间内而从存储器阵列内的存储器单元集合读取数据。115.在设备的一些实例中,控制器可进一步经配置以使设备至少部分地基于确定匹配而更新有效指针的列表以包含候选指针。116.在设备的一些实例中,控制器可进一步经配置以使设备在从存储器阵列内的存储器单元集合读取数据之前确定有效指针的列表不含候选指针。117.在设备的一些实例中,为了确定与候选码字中的所述一者相关联的每一候选指针是否在有效对应逻辑地址与有效对应物理地址之间进行映射,控制器可经配置以使设备确定候选码字中的所述一者的每一候选指针是否包含于有效指针的列表中。118.在设备的一些实例中,控制器可进一步经配置以使设备进行以下操作:至少部分地基于评估候选码字中的第二者而确定候选码字中的第二者的第一候选指针从第一有效逻辑地址映射到第一有效物理地址且候选码字中的第二者的第二候选指针未能从任何有效逻辑地址映射、未能映射到任何有效物理地址或这两者;至少部分地基于评估候选码字中的第二者而选择经更新候选码字集合,其中经更新集合的每一候选码字包含第一候选指针且不包含第二候选指针;及评估经更新集合的一或多个候选码字直到可识别候选码字中的所述一者。119.在设备的一些实例中,控制器可进一步经配置以使设备进行以下操作:接收读取或写入与逻辑地址相关联的数据的命令,其中控制器可经配置以使设备响应于所述命令而读取包含l2p表的一或多个条目的位集合;至少部分地基于与所识别的候选码字相关联的候选指针识别存储器阵列内的存储器单元集合,所识别的存储器单元集合具有由候选指针指示的物理地址;及从存储器单元集合读取数据或将数据写入到存储器单元集合。120.设备的一些实例可进一步包含与控制器耦合的第二存储器阵列,其中控制器可经配置以使设备从第二存储器阵列读取包含l2p表的一或多个条目的位集合。121.在设备的一些实例中,存储器阵列可包含第一类型的存储器单元,且第二存储器阵列可包含第二类型的存储器单元。122.在设备的一些实例中,第一类型的存储器单元可为nand存储器单元,且第二类型的存储器单元可为铁电或硫族化物存储器单元。123.在设备的一些实例中,错误校正和检测代码可为secded代码。124.可使用多种不同技术和技艺中的任一个来表示本文中所描述的信息和信号。举例来说,可通过电压、电流、电磁波、磁场或磁粒子、光场或光粒子或其任何组合来表示在整个上文描述中可能参考的数据、指令、命令、信息、信号、位、符号和码片。一些图式可将信号说明为单个信号;然而,所述信号可表示信号的总线,其中所述总线可具有各种位宽度。125.术语“如果”、“当……时”、“基于”,或“至少部分地基于”可互换使用。在一些实例中,如果术语“如果”、“当……时”、“基于”,或“至少部分地基于”用于描述条件性动作或过程的部分之间的连接,则所述术语可互换。在一些实例中,如果用于描述条件性动作或过程,术语“如果……,那么……”、“当……时”、“基于……”或“至少部分地基于……”可互换。术语“响应于”可指由于先前步骤或动作而至少部分地(如果不完全地)发生的一个步骤或动作。举例来说,可执行第一步骤或动作,并且作为先前步骤或动作发生的结果(不管是直接在第一步骤或动作之后还是在第一步骤或动作之后的一或多个其它中间步骤或动作发生之后),第二步骤或动作可至少部分地发生。另外,术语“直接地响应于”或“直接响应于”可指作为先前步骤或动作的直接结果而发生的一个步骤或动作。举例来说,可执行第一步骤或动作,且可作为先前步骤或动作发生的结果而直接发生第二步骤或动作(使得最早步骤或动作将在第二步骤或动作之前发生之后不发生的其它中间步骤或动作)。除非另外规定,否则本文中描述为至少部分地基于或响应于某一其它步骤、动作、事件或条件而执行的任何步骤或动作可替代地(例如,在替代实例中)直接响应于此类其它步骤、动作、事件或条件而执行。126.术语“电子通信”、“导电接触”、“连接”和“耦合”可指支持信号在组件之间流动的组件之间的关系。如果组件之间存在可在任何时间支持信号在组件之间流动的任何导电路径,那么组件被视为彼此电子通信(或彼此导电接触,或彼此连接,或彼此耦合)。在任何给定时间,基于包含所连接组件的装置的操作,彼此电子通信(或彼此导电接触,或彼此连接,或彼此耦合)的组件之间的导电路径可以是开路或闭路。所连接组件之间的导电路径可以是组件之间的直接导电路径,或所连接组件之间的导电路径可以是可包含例如开关、晶体管或其它组件的中间组件的间接导电路径。在一些实例中,可例如使用例如开关或晶体管的一或多个中间组件来中断所连接部件之间的信号流一段时间。127.术语“耦合”指代从组件之间的开路关系移动到组件之间的闭路关系的条件,在所述开路关系中,信号当前不能够经由导电路径在所述组件之间传达,在所述闭路关系中,信号能够经由所述导电路径在所述组件之间传达。如果例如控制器的组件将其它组件耦合在一起,则组件发起允许信号经由先前不准许信号流动的导电路径在其它组件之间流动的改变。128.术语“隔离”是指其中信号当前不能在组件之间流动的组件之间的关系。如果组件之间存在开路,则所述组件彼此隔离。举例来说,由位于两个组件之间的开关分隔开的所述组件在开关断开的情况下彼此隔离。如果控制器将两个组件隔离,则控制器实现以下改变:阻止信号使用先前准许信号流动的导电路径在组件之间流动。129.本文所论述的包含存储器阵列的装置可形成在半导体衬底上,例如硅、锗、硅锗合金、砷化镓、氮化镓等。在一些实例中,衬底为半导体晶片。在一些其它实例中,衬底可以是绝缘体上硅(silicon-on-insulator,soi)衬底,例如玻璃上硅(silicon-on-glass,sog)或蓝宝石上硅(silicon-on-sapphire,sop),或另一衬底上的半导体材料的外延层。可通过使用包含但不限于磷、硼或砷的各种化学物质进行掺杂来控制衬底或衬底的子区的导电性。可在衬底的初始形成或生长期间,通过离子植入或通过任何其它掺杂方法来进行掺杂。130.本文中所论述的开关组件或晶体管可以表示场效应晶体管(fet),并且包括包含源极、漏极和栅极的三端装置。所述端可通过例如金属的导电材料连接到其它电子元件。源极和漏极可为导电的,且可包括重度掺杂(例如简并)的半导体区。源极与漏极可由轻掺杂的半导体区或沟道间隔开。如果沟道为n型(即,大部分载流子为电子),那么fet可被称为n型fet。如果沟道是p型(即,多数载流子为电穴),那么fet可被称作p型fet。所述沟道可以由绝缘栅极氧化物封端。可通过将电压施加到栅极来控制沟道导电率。举例来说,将正电压或负电压分别施加到n型fet或p型fet可使沟道变为导电的。如果大于或等于晶体管的阈值电压的电压施加到晶体管栅极,那么晶体管可“接通”或“激活”。如果小于晶体管的阈值电压的电压施加到晶体管栅极,则晶体管可“断开”或“去激活”。131.本文中结合附图阐述的描述内容描述了实例配置,且并不表示可以实施的或在权利要求书的范围内的所有实例。本文所用的术语“示范性”意指“充当实例、例子或说明”,且不比其它实例“优选”或“有利”。具体实施方式包含提供对所描述的技术的理解的特定细节。然而,可以在没有这些具体细节的情况下实践这些技术。在一些情况下,以框图形式展示众所周知的结构及装置以免混淆所描述实例的概念。132.在附图中,类似组件或特征可具有相同的参考标记。另外,可通过在参考标记之后跟着短横及在类似组件之间进行区分的第二标记来区分相同类型的各种组件。如果在说明书中仅使用第一参考标记,则描述适用于具有相同第一参考标记而与第二参考标记无关的类似组件中的任一者。133.本文中所描述的功能可以硬件、由处理器执行的软件、固件或其任何组合实施。如果以由处理器执行的软件实施,那么可将功能作为一或多个指令或代码存储于计算机可读媒体上或经由计算机可读媒体发射。其它实例及实施方案在本公开及所附权利要求书的范围内。举例来说,归因于软件的性质,上文所描述的功能可使用由处理器、硬件、固件、硬连线或这些中的任何者的组合执行的软件实施。实施功能的特征也可物理上位于各个位置处,包含经分布以使得功能的各部分在不同物理位置处实施。134.举例来说,结合本文中的公开内容描述的各种说明性块和组件可使用经设计以执行本文中所描述的功能的通用处理器、dsp、asic、fpga或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行。通用处理器可为微处理器,但在替代方案中,处理器可为任何处理器、控制器、微控制器或状态机。处理器可实施为计算装置的组合(例如,dsp和微处理器的组合、多个微处理器、结合dsp核心的一或多个微处理器,或任何其它此类配置)。135.如本文中所使用,包含在权利要求书中,项目的列表(例如,以例如“中的至少一者”或“中的一或多者”的短语开始的项目的列表)中所使用的“或”指示包含性列表,使得例如a、b或c中的至少一者的列表意指a或b或c或ab或ac或bc或abc(即,a和b和c)。并且,如本文中所使用,短语“基于”不应解释为对封闭条件集的参考。例如,在不脱离本公开的范围的情况下,描述为“基于条件a”的示范性步骤可基于条件a和条件b两者。换句话说,如本文所用,短语“基于”应同样地解释为短语“至少部分地基于”。136.计算机可读媒体包含非暂时性计算机存储媒体和通信媒体两者,通信媒体包含有助于将计算机程序从一处传送到另一处的任何媒体。非暂时性存储媒体可以是可由通用或专用计算机存取的任何可用媒体。借助于实例而非限制,非暂时性计算机可读媒体可包括ram、rom、电可擦除可编程只读存储器(eeprom)、光盘(cd)rom或其它光盘存储装置、磁盘存储装置或其它磁性存储装置,或可用于携载或存储呈指令或数据结构形式的所要程序代码构件且可由通用或专用计算机或者通用或专用处理器存取的任何其它非暂时性媒体。并且,适当地将任何连接称作计算机可读媒体。举例来说,如果使用同轴电缆、光纤电缆、双绞线、数字订户线(dsl)或例如红外线、无线电及微波等无线技术从网站、服务器或其它远程源传输软件,那么所述同轴电缆、光纤电缆、双绞线、dsl或例如红外线、无线电及微波等无线技术包含于媒体的定义中。如本文所使用的磁盘及光盘包含cd、激光光盘、光学光盘、数字多功能光盘(dvd)、软盘及蓝光光盘,其中磁盘通常是以磁性方式再现数据,而光盘是用激光以光学方式再现数据。以上各项的组合也包含在计算机可读媒体的范围内。137.提供本文描述以使得所属领域的技术人员能够制造或使用本公开。所属领域的技术人员将清楚对本公开的各种修改,且可在不脱离本公开的范围的情况下将本文所定义的一般原理应用于其它变化形式。因此,本公开不限于本文中所描述的实例和设计,而是被赋予与本文公开的原理和新颖特征一致的最宽范围。当前第1页12当前第1页12
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献