一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种数字化多通道脉冲处理器和脉冲信号处理方法与流程

2022-12-03 02:31:48 来源:中国专利 TAG:


1.本发明涉及核探测技术领域,具体涉及一种数字化多通道脉冲处理器和脉冲信号处理方法。


背景技术:

2.在核探测领域,多通道脉冲分析技术是获取核信息的主要方法之一,随着数字信号处理技术和半导体技术的发展,数字化多道脉冲分析器以其灵敏度高,准确性好等优点被广泛应用到多个领域。
3.现有的数字化多道脉冲分析器抗干扰能力较差、分辨率较低,且不能对物质含量进行定量分析。


技术实现要素:

4.有鉴于此,本发明实施例提供了涉及一种数字化多通道脉冲处理器和脉冲信号处理方法,以解决现有技术中数字化多道脉冲分析器抗干扰能力较差、分辨率较低,且不能对物质含量进行定量分析的技术问题。
5.本发明提出的技术方案如下:
6.第一方面,本发明实施例提供一种数字化多通道脉冲处理器,与探头连接;所述数字化多通道脉冲处理器包括:探头、pc5供电板和信号处理电路;所述pc5供电板与所述信号处理电路连接,用于为所述信号处理电路供电;所述信号处理电路获取目标梯形成形算法和预设算法,所述目标梯形成形算法为根据所述信号处理电路的特性和初始梯形成形算法得到;所述信号处理电路用于接收所述探头对应的三角波信号,并利用所述目标梯形成形算法和预设算法对所述三角波信号进行分析处理,得到能谱,所述能谱为所述三角波信号的脉冲幅度随能量变化的分布曲线。
7.结合第一方面,在第一方面的一种可能的实现方式中,所述pc5供电板包括探测器、前置放大器和积分电路;所述探测器,用于获取所述探头的脉冲光子信号;所述前置放大器,用于接收所述脉冲光子信号并对所述脉冲光子信号进行放大处理,以及将放大处理后的所述脉冲光子信号发送至所述积分电路;所述积分电路,用于接收所述前置放大器发送的所述脉冲光子信号,并将所述脉冲光子信号转换为三角波信号,以及将所述三角波信号发送至所述信号处理电路。
8.结合第一方面,在第一方面的另一种可能的实现方式中,所述探头内部设置帕尔贴;所述pc5供电板还包括探头恒温控制模块;所述探头恒温控制模块与所述探头内的所述帕尔贴相连接,用于监测探头温度,并通过对所述帕尔贴施加电压来控制所述探头的温度。
9.结合第一方面,在第一方面的又一种可能的实现方式中,所述pc5供电板还包括探头偏压控制模块;所述探头偏压控制模块与所述探头连接,用于通过给所述探头施加电场并迁移探头内部电子来控制所述探头的电压。
10.结合第一方面,在第一方面的又一种可能的实现方式中,所述信号处理电路包括:
放大器电路和adc转换电路;所述放大器电路,用于接收所述三角波信号,并对所述三角波信号进行放大处理,以及将放大处理后的所述三角波信号发送至所述adc转换电路;所述adc转换电路,用于接收所述放大器电路发送的所述三角波信号,并将所述三角波信号转换为数字信号。
11.结合第一方面,在第一方面的又一种可能的实现方式中,所述信号处理电路还包括:fpga分析电路和usb传输电路,所述fpga分析电路包括adc数据接收模块、数据处理模块和usb数据传输模块;所述adc数据接收模块用于接收所述数字信号,以及将所述数字信号发送至所述数据处理模块;所述数据处理模块用于利用所述目标梯形成形算法和预设算法对所述数字信号进行分析处理,得到能谱;所述usb数据传输模块用于接收所述数据处理模块发送的所述能谱;所述usb数据传输模块用于接收所述数据处理模块发送的所述能谱;所述usb传输电路用于接收所述fpga分析电路中所述usb数据传输模块发送的所述能谱。
12.结合第一方面,在第一方面的又一种可能的实现方式中,所述信号处理电路还包括:电源电路,用于给所述adc转换电路、所述fpga分析电路和所述usb传输电路供电。
13.结合第一方面,在第一方面的又一种可能的实现方式中,所述数字化多通道脉冲处理器还与上位机连接,所述上位机用于接收所述usb传输电路发送的所述能谱,并下发将操作命令至所述usb传输电路,以及利用所述usb传输电路将所述操作命令发送至所述fpga分析电路,使得所述fpga分析电路根据所述操作命令,以及利用所述目标梯形成形算法和预设算法对所述数字信号进行分析处理。
14.结合第一方面,在第一方面的又一种可能的实现方式中,所述fpga分析电路还包括:时钟模块,用于为所述adc数据接收模块、所述数据处理模块和所述usb数据传输模块提供工作时钟。
15.第二方面,本发明实施例提供一种数字化多通道脉冲信号处理方法,所述方法应用于如本发明实施例第一方面及第一方面任一项所述的数字化多通道脉冲处理器,所述数字化多通道脉冲处理器与探头连接,包括探头、pc5供电板和信号处理电路;该数字化多通道脉冲信号处理方法包括:所述信号处理电路获取目标梯形成形算法和预设算法,所述目标梯形成形算法为根据所述信号处理电路的特性和初始梯形成形算法得到,所述算法包括基线自适应算法、快慢道算法和谱型存储算法;当所述pc5供电板正常供电,所述信号处理电路接收所述探头对应的三角波信号;所述信号处理电路利用所述基线自适应算法和所述目标梯形成形算法对所述三角波信号进行处理,得到所述三角波信号对应的目标等腰梯形;所述信号处理电路利用所述快慢道算法对所述目标等腰梯形进行堆积判别和峰值提取处理,并利用所述谱型存储算法生成对应的能谱,所述能谱为所述三角波信号的脉冲幅度随能量变化的分布曲线。
16.第三方面,本发明实施例提供一种数字化多通道脉冲信号处理装置,所述装置应用于如本发明实施例第一方面及第一方面任一项所述的数字化多通道脉冲处理器,所述数字化多通道脉冲处理器与探头连接,包括探头、pc5供电板和信号处理电路;该数字化多通道脉冲信号处理装置包括:获取模块,用于所述信号处理电路获取目标梯形成形算法和预设算法,所述目标梯形成形算法为根据所述信号处理电路的特性和初始梯形成形算法得到,所述算法包括基线自适应算法、快慢道算法和谱型存储算法;接收模块,用于当所述pc5供电板正常供电,所述信号处理电路接收所述探头对应的三角波信号;处理模块,用于所述
信号处理电路利用所述基线自适应算法和所述目标梯形成形算法对所述三角波信号进行处理,得到所述三角波信号对应的目标等腰梯形;生成模块,用于所述信号处理电路利用所述快慢道算法对所述目标等腰梯形进行堆积判别和峰值提取处理,并利用所述谱型存储算法生成对应的能谱,所述能谱为所述三角波信号的脉冲幅度随能量变化的分布曲线。
17.第四方面,本发明实施例提供一种计算机可读存储介质,所述计算机可读存储介质存储有计算机指令,所述计算机指令用于使所述计算机执行如本发明实施例第二方面及第二方面任一项所述的数字化多通道脉冲信号处理方法。
18.第五方面,本发明实施例提供一种电子设备,包括:存储器和处理器,所述存储器和所述处理器之间互相通信连接,所述存储器存储有计算机指令,所述处理器通过执行所述计算机指令,从而执行如本发明实施例第二方面及第二方面任一项所述的数字化多通道脉冲信号处理方法。
19.本发明提供的技术方案,具有如下效果:
20.本发明实施例提供的数字化多通道脉冲处理器,通过在信号处理电路中利用改进后得到的目标梯形成形算法和预设算法对探头的三角波信号进行处理得到能谱。因此,通过实施本发明得到的数字化多通道脉冲处理器,抗干扰能力强,分辨率比较高,能够定量进行物质含量分析且基线比较稳定,能够长时间运行。
附图说明
21.为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
22.图1是根据本发明实施例提供的一种数字化多通道脉冲处理器的结构框图;
23.图2是根据本发明实施例提供的多通道幅度谱图;
24.图3是根据本发明实施例提供的一种数字化多通道脉冲处理器的功能图;
25.图4是根据本发明实施例提供的fpga分析电路内部算法结构图;
26.图5是根据本发明实施例提供的一种数字化多通道脉冲信号处理方法的流程图;
27.图6是根据本发明实施例提供的一种数字化多通道脉冲信号处理装置的结构框图;
28.图7是根据本发明实施例提供的计算机可读存储介质的结构示意图;
29.图8是根据本发明实施例提供的一种电子设备的结构示意图。
具体实施方式
30.为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
31.本发明实施例提供一种数字化多通道脉冲处理器,如图1所示,该数字化多通道脉冲处理器1与探头2连接,包括:pc5供电板11和信号处理电路12。
32.其中,pc5表示直连通信接口,pc5供电板表示5相供电主板。
33.将pc5供电板11与信号处理电路12连接,用于给该信号处理电路12供电。
34.信号处理电路12获取目标梯形成形算法和预设算法,即在该信号处理电路12中集成有目标梯形成形算法和预设算法。
35.其中,预设算法包括基线自适应算法、快慢道算法和谱型存储算法;基线自适应算法可以为卡尔曼滤波算法和滑动滤波算法。
36.目标梯形成形算法为根据信号处理电路的特性和初始梯形成形算法得到。
37.具体地,梯形成形滤波器是将输入的下降沿衰减的指数信号成形为梯形脉冲信号输出,当只考虑电压和电流噪声,探测器收集电荷的时间不为零时,梯形成形滤波器是最优滤波器,并且非常适合用数字方法实现,即初始梯形成形算法具体为:
38.设前置放大器输出为理想指数信号,时域表达式为:
39.ui(t)=u
max
*e
-t/tao
*μ(t)
ꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(1)
40.其中,u
max
表示脉冲幅值;tao表示前端放大器的时间常数;μ(t)表示标准单位阶跃函数,以ts为周期对输入信号进行采样,可以得到脉冲序列的表达式:
[0041][0042]
另e
-nts/tao
=q,对公式(2)进行z变换得到:
[0043]
ui(t)=u
max
*z/(z-d)
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(3)
[0044]
理想梯形函数的分段函数表示如下:
[0045]
u0(t)=y1(t) y2(t) y3(t) y4(t)
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
(4)
[0046]
其中,
[0047]
y1(t)=(u
max
/ta)/t
[0048]
y2(t)=-y1(t-ta)
[0049]
y3(t)=-y1(t-tb)
[0050]
y4(t)=y1(t-tc)
[0051]
其中,ta、tb、tc分别表示梯形的上升沿、平顶、下降沿的宽度;
[0052]
另ta=nats、tb=nbts、tc=ncts,理想梯形函数的分段函数经过单边的z变换可表示为:
[0053][0054]
从而可得梯形成形算法的传递函数:
[0055][0056]
取h2(z)=1-q*z
-1
、h3(z)=1/(1-z
-1
)2、h5(z)=z/na;
[0057]
根据信号处理电路的特性,该信号处理电路12更适合进行并行流水线功能,又该数字化多通道脉冲处理器1是一个时不变系统,因此,对上述h1(z)、h2(z)、h3(z)、h4(z)和h5(z)进行变换得到时域表达式为:
[0058]
y(n)=x(n)-x(n-na)
[0059]
y(n)=x(n)-q*x(n-1)
[0060]
y(n)=2*y(n-1)-y(n-2)
[0061]
y(n)=x(n)-x(n-nb)
[0062]
y(n)=x(n-1)/na[0063]
通过变换,上述式子可以通过流水线方式在信号处理电路内实现。
[0064]
因此,通过该目标梯形成形算法和预设算法。信号处理电路12可以对接收到的探头对应的三角波信号进行分析处理,得到能谱。
[0065]
其中,能谱为三角波信号的脉冲幅度随能量变化的分布曲线。
[0066]
具体地,在多通道脉冲处理中,产生的基线是浮动的,处理不好就会产生能道谱偏移,通过卡尔曼滤波算法和滑动滤波算法,可以精准地处理基线,使得基线比较稳定,并能够长时间运行。
[0067]
快道即梯形成型的上升和平顶时间比较短,不易堆积,但得到幅值误差较大,慢道上升和平顶时间比较长,幅值计算较准确,但容易堆积;因此,在信号处理电路中使用快慢道结合方式,即利用快慢道算法进行处理。其中,快道用于表征脉冲信号到来,快道前后峰间距用于反映慢道有没有堆积。
[0068]
多通道脉冲处理器实际是一个统计概念,因此在信号处理电路中通过谱型存储算法可以得到一段时间内每个脉冲幅值道的个数。如图2所示,横坐标代表能量道,纵坐标代表统计个数。
[0069]
本发明实施例提供的数字化多通道脉冲处理器,通过在信号处理电路中利用改进后得到的目标梯形成形算法和预设算法对探头的三角波信号进行处理得到能谱。因此,通过实施本发明得到的数字化多通道脉冲处理器,抗干扰能力强,分辨率比较高,能够定量进行物质含量分析且基线比较稳定,能够长时间运行。
[0070]
作为本发明实施例一种可选的实施方式,pc5供电板11包括探测器111、前置放大器112和积分电路113;
[0071]
其中,探测器111用于获取探头的脉冲光子信号;前置放大器112用于接收脉冲光子信号并对脉冲光子信号进行放大处理,以及将放大处理后的脉冲光子信号发送至积分电路113;积分电路113用于接收前置放大器发送的脉冲光子信号,并将脉冲光子信号转换为三角波信号,以及将三角波信号发送至信号处理电路12。
[0072]
具体地,探测器表示观察、记录粒子的装置。在本发明实施例中,通过探测器111可以探测得到探头的脉冲光子信号。
[0073]
前置放大器置于信源与放大器级之间的电路或电子设备,是专为接受来自信源的微弱电压信号而设计的装置。
[0074]
由于探测器不能具备独立功能,且探测器得到的信号太弱或参数分布的原因,不适合远传,因此,将前置放大器112和探测器111共同构成功能性电路来使用。
[0075]
一种可选的实施方式中,通过将探测器111得到的脉冲光子信号经过前置放大器112进行放大处理,并利用外部电源4供电。其中,前置放大电路可以包含rc微分单元,线性放大单元,差分放大等。电路中采用的运放如ad4841、ad829、ad8005art等低偏移电路。
[0076]
积分电路主要用于波形变换、放大电路失调电压的消除及反馈控制中的积分补偿
等场合,在本发明实施例中,利用该积分电路113可以将前置放大器112发送的脉冲光子信号解约调制成三角波信号,并将该三角波信号发送至信号处理电路12进行分析处理。其中,三角波信号的斜率代表光子幅值。
[0077]
作为本发明实施例一种可选的实施方式,在探头2内部设置有帕尔贴21;该pc5供电板11还包括探头恒温控制模块114;
[0078]
其中,帕尔贴为一种半导体器件;探头恒温控制模块13与帕尔贴21连接形成硬件pi控制电路,用于监测探头温度,并通过对帕尔贴21施加电压来控制探头2的温度。
[0079]
作为本发明实施例一种可选的实施方式,pc5供电板11还包括探头偏压控制模块115;
[0080]
其中,探头偏压控制模块14与探头2连接形成硬件pid架构,可以包括pid单元,脉冲推挽,倍压电路,电压反馈电路等。
[0081]
探头偏压控制模块14可以通过给探头2施加电场并迁移探头2内部电子来控制探头2的电压。
[0082]
作为本发明实施例一种可选的实施方式,信号处理电路12包括:放大器电路121和adc转换电路122;
[0083]
其中,放大器电路121用于接收所述三角波信号,并对三角波信号进行放大处理,以及将放大处理后的三角波信号发送至adc转换电路122;本发明实施例中利用外部电源4对该放大器电路121供电。
[0084]
adc(模数转换器,analog-to-digital converter)是指一个将模拟信号转变为数字信号的电子元件。
[0085]
在本发明实施例中,利用adc转换电路122将接收到的放大器电路121发送的三角波信号转换为数字信号。
[0086]
作为本发明实施例一种可选的实施方式,信号处理电路12还包括:fpga(field programmable gate array)分析电路123和usb传输电路124;
[0087]
其中,fpga是在pal(可编程阵列逻辑)、gal(通用阵列逻辑)等可编程器件的基础上进一步发展的产物。
[0088]
在本发明实施例中,fpga分析电路123包括adc数据接收模块1231、数据处理模块1232和usb数据传输模块1233;
[0089]
具体地,adc数据接收模块1231接收数字信号,并将该数字信号发送至数据处理模块1232;
[0090]
数据处理模块1232内集成有目标梯形成形算法和预设算法,利用该目标梯形成形算法和预设算法对该数字信号进行分析处理,得到能谱。
[0091]
首先,数字信号经过滤波处理,滤除部分杂波;然后通过目标梯形成形算法将数字信号转化成斜边和平顶可调的等腰梯形,并利用快慢道算法对梯形进行堆积判别,将没有用的堆积脉冲信号丢弃;最后利用快慢道算法进行峰值提取,同时利用谱型存储算法生成对应的能谱。
[0092]
usb数据传输模块1233接收数据处理模块1232发送的能谱并将该能谱发送至usb传输电路124中。
[0093]
作为本发明实施例一种可选的实施方式,fpga分析电路123还包括:时钟模块
1234。
[0094]
具体地,在数字化系统中,时钟相当于算法的心跳,所有的操作都是基于时钟触发的,如果时钟停止振动或者出现错误,那么算法也将停止工作或者出现错误.因此,在本发明实施例中,利用该时钟模块1234可以分别为adc数据接收模块1231、数据处理模块1232和usb数据传输模块1233提供工作时钟。
[0095]
作为本发明实施例一种可选的实施方式,信号处理电路12还包括:电源电路125。该电源电路125可以分别为adc转换电路122、fpga分析电路123和usb传输电路124供电。其中,本发明实施例中利用外部电源4对该电源电路125供电。
[0096]
作为本发明实施例一种可选的实施方式,数字化多通道脉冲处理器1还与上位机3连接。
[0097]
其中,上位机3用于接收usb传输电路124发送的能谱,并下发将操作命令至usb传输电路124,以及利用usb传输电路124将操作命令发送至fpga分析电路123,使得fpga分析电路123根据操作命令,以及利用目标梯形成形算法和预设算法对数字信号进行分析处理。
[0098]
具体地,fpga分析电路123等待上位机3的操作指令,并根据指令的内容对数字信号进行不同的分析处理,然后通过usb数据传输电路124将处理结果传送到上位机3中。
[0099]
在一实例中,数字化多通道脉冲处理器的功能图如图3所示,fpga分析电路内部算法结构图如图4所示。
[0100]
本发明实施例还提供一种数字化多通道脉冲信号处理方法,应用于如本发明实施例所述的数字化多通道脉冲处理器1,如图5所示,该方法包括如下步骤:
[0101]
步骤101:所述信号处理电路获取目标梯形成形算法和预设算法,所述目标梯形成形算法为根据所述信号处理电路的特性和初始梯形成形算法得到,所述算法包括基线自适应算法、快慢道算法和谱型存储算法。
[0102]
具体的过程及算法参考数字化多通道脉冲处理器1中对信号处理电路12的描述,此处不再赘述。
[0103]
步骤102:当所述pc5供电板正常供电,所述信号处理电路接收所述探头对应的三角波信号。
[0104]
具体地,pc5供电板用于为信号处理电路供电,因此,当pc5供电板正常供电时,信号处理电路可以接收到探头对应的三角波信号。
[0105]
步骤103:所述信号处理电路利用所述基线自适应算法和所述目标梯形成形算法对所述三角波信号进行处理,得到所述三角波信号对应的目标等腰梯形。
[0106]
具体的过程参考对信号处理电路12中数据处理模块1232的功能描述,此处不再赘述。
[0107]
步骤104:所述信号处理电路利用所述快慢道算法对所述目标等腰梯形进行堆积判别和峰值提取处理,并利用所述谱型存储算法生成对应的能谱,所述能谱为所述三角波信号的脉冲幅度随能量变化的分布曲线。
[0108]
具体的过程参考对信号处理电路12中数据处理模块1232的功能描述,此处不再赘述。
[0109]
本发明实施例提供的数字化多通道脉冲信号处理方法,通过在信号处理电路中利用改进后得到的目标梯形成形算法和预设算法对探头的三角波信号进行处理得到能谱,使
得得到的极限稳定性好且能够长时间运行。
[0110]
本发明实施例还提供一种数字化多通道脉冲信号处理装置,应用于如本发明实施例所述的数字化多通道脉冲处理器1,如图6所示,该装置包括:
[0111]
获取模块201,用于所述信号处理电路获取目标梯形成形算法和预设算法,所述目标梯形成形算法为根据所述信号处理电路的特性和初始梯形成形算法得到,所述算法包括基线自适应算法、快慢道算法和谱型存储算法;详细内容参见上述方法实施例中步骤101的相关描述。
[0112]
接收模块202,用于当所述pc5供电板正常供电,所述信号处理电路接收所述探头对应的三角波信号;详细内容参见上述方法实施例中步骤102的相关描述。
[0113]
处理模块203,用于所述信号处理电路利用所述基线自适应算法和所述目标梯形成形算法对所述三角波信号进行处理,得到所述三角波信号对应的目标等腰梯形;详细内容参见上述方法实施例中步骤103的相关描述。
[0114]
生成模块204,用于所述信号处理电路利用所述快慢道算法对所述目标等腰梯形进行堆积判别和峰值提取处理,并利用所述谱型存储算法生成对应的能谱,所述能谱为所述三角波信号的脉冲幅度随能量变化的分布曲线;详细内容参见上述方法实施例中步骤104的相关描述。
[0115]
本发明实施例提供的数字化多通道脉冲信号处理装置,通过在信号处理电路中利用改进后得到的目标梯形成形算法和预设算法对探头的三角波信号进行处理得到能谱,使得得到的极限稳定性好且能够长时间运行。
[0116]
本发明实施例提供的数字化多通道脉冲信号处理装置的功能描述详细参见上述实施例中数字化多通道脉冲信号处理方法描述。
[0117]
本发明实施例还提供一种存储介质,如图7所示,其上存储有计算机程序301,该指令被处理器执行时实现上述实施例中数字化多通道脉冲信号处理方法的步骤。其中,存储介质可为磁碟、光盘、只读存储记忆体(read-only memory,rom)、随机存储记忆体(random access memory,ram)、快闪存储器(flash memory)、硬盘(hard disk drive,hdd)或固态硬盘(solid-state drive,ssd)等;所述存储介质还可以包括上述种类的存储器的组合。
[0118]
本领域技术人员可以理解,实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,所述存储介质可为磁碟、光盘、只读存储记忆体(read-only memory,rom)、随机存储记忆体(randomaccessmemory,ram)、快闪存储器(flashmemory)、硬盘(hard disk drive,hdd)或固态硬盘(solid-state drive,ssd)等;所述存储介质还可以包括上述种类的存储器的组合。
[0119]
本发明实施例还提供了一种电子设备,如图8所示,该电子设备可以包括处理器41和存储器42,其中处理器41和存储器42可以通过总线或者其他方式连接,图8中以通过总线连接为例。
[0120]
处理器41可以为中央处理器(central processing unit,cpu)。处理器41还可以为其他通用处理器、数字信号处理器(digital signal processor,dsp)、专用集成电路(application specific integrated circuit,asic)、现场可编程门阵列(field-programmable gate array,fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、
分立硬件组件等芯片,或者上述各类芯片的组合。
[0121]
存储器42作为一种非暂态计算机可读存储介质,可用于存储非暂态软件程序、非暂态计算机可执行程序以及模块,如本发明实施例中的对应的程序指令/模块。处理器41通过运行存储在存储器42中的非暂态软件程序、指令以及模块,从而执行处理器的各种功能应用以及数据处理,即实现上述方法实施例中的数字化多通道脉冲信号处理方法。
[0122]
存储器42可以包括存储程序区和存储数据区,其中,存储程序区可存储操作装置、至少一个功能所需要的应用程序;存储数据区可存储处理器41所创建的数据等。此外,存储器42可以包括高速随机存取存储器,还可以包括非暂态存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态固态存储器件。在一些实施例中,存储器42可选包括相对于处理器41远程设置的存储器,这些远程存储器可以通过网络连接至处理器41。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
[0123]
所述一个或者多个模块存储在所述存储器42中,当被所述处理器41执行时,执行如图5所示实施例中的数字化多通道脉冲信号处理方法。
[0124]
上述电子设备具体细节可以对应参阅图5所示的实施例中对应的相关描述和效果进行理解,此处不再赘述。
[0125]
虽然结合附图描述了本发明的实施例,但是本领域技术人员可以在不脱离本发明的精神和范围的情况下做出各种修改和变型,这样的修改和变型均落入由所附权利要求所限定的范围之内。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献