技术新讯 > 微观装置的制造及其处理技术 > 一种通过转移释放获取高密度纳米线阵列的方法与流程  >  正文

一种通过转移释放获取高密度纳米线阵列的方法与流程

  • 国知局
  • 2024-07-27 12:12:47

本发明涉及半导体纳米线领域,尤其涉及一种通过转移释放获取高密度纳米线阵列的方法。

背景技术:

晶硅或相关半导体纳米线(nanowire)是开发新一代高性能微纳电子逻辑、传感和显示应用的关键构建单元。基于自上而下的电子束直写(ebl)技术制备直径在10~100nm范围的纳米线结构,已经验证各种新型纳米线功能器件的优异特性,但由于其制备成本及其昂贵、产量低等因素,一直以来都难以得到规模化应用。相比之下,通过纳米金属液滴催化的自下而上的自组装(self-assembly)纳米线生长,可以大批量制备直径在百纳米以下的晶态硅、锗和各种合金半导体纳米线。然而,通常采用的气-液-固(vls)生长模式所制备的纳米线多为竖直随机阵列,难以直接在目前的平面电子工艺中实现可靠且低成本的定位集成。

技术实现要素:

发明目的:针对上述问题,本发明提出了一种利用转移释放工艺,将生长于光刻定义的台阶边缘的纳米线阵列。

技术方案:

一种通过转移释放获取高密度纳米线阵列的方法,包括步骤:

1)采用晶硅、玻璃、聚合物或者介质层覆盖的金属薄膜作为衬底,利用薄膜淀积技术,在其上淀积介质层;

2)利用光刻、电子束刻蚀或者掩模板技术定义引导台阶,再用刻蚀技术刻蚀介质层形成引导沟道;

3)利用金属淀积工艺在引导沟道一端淀积金属催化层,作为纳米线的生长起点位置;在还原性气体等离子体作用下,在高于金属熔点的温度进行处理,使所述金属催化层转变成为分离的金属纳米颗粒;

4)将温度降低到金属催化颗粒熔点以下,通过pecvd,cvd或者pvd沉积技术,在经过所述步骤3)处理的样品表面覆盖若干层与所需要生长纳米线成分相对应的非晶薄膜前驱体层;

5)将温度提高到300-500度,使得所述金属纳米颗粒重新熔化,并开始在前端吸收所述非晶薄膜前驱体层的非晶硅,而在后端生长淀积出晶态的硅纳米线结构,所述硅纳米线平行生长于所述引导沟道的坡面之上,获得平行排布生长于引导沟道的硅纳米线阵列;

6)在pecvd腔体中选择性刻蚀去除剩余的非晶硅层;

7)在生长硅纳米线阵列的基底上直接旋涂高分子聚合物树脂胶体材料或直接覆盖固化后的高分子聚合物树脂胶体材料,将所述硅纳米线阵列转移至所述胶体材料上;

8)利用胶体材料将所述硅纳米线阵列转移至预拉伸的柔性衬底上,释放预拉伸柔性衬底,衬底回缩恢复至原始状态,重复本步骤,获得所需硅纳米线间距的高密度硅纳米线阵列。

所述步骤2)中,在刻蚀过程中使用c4f8、cf4、sf6或其混合气体进行刻蚀。

所述金属催化层的厚度为20~60nm。

所述步骤3)中,所述金属催化层的材料为铟、锡、镓、铋、金、铜、镍、钛、银、铅或其合金。

所述步骤3)中,所述金属纳米颗粒的直径在10~1000nm范围内。

所述步骤3)中,将所述金属催化层的材料为铟,将样品装入pecvd腔体,在250度条件下进行氢气等离子体处理,使覆盖在所述引导沟道一端的催化金属层转变成为分离铟纳米颗粒,所述分离铟纳米颗粒直径为200nm。

所述步骤4)中,前驱体层为非晶硅a-si、非晶锗a-ge、非晶碳a-c、或者其中的非晶合金层、或者其中的异质叠层。

所述步骤4)中,将温度降低到100~160度,在pecvd腔体中表面覆盖一层厚度为20~100nm的非晶硅薄膜前驱体层。

所述步骤5)中,相邻的硅纳米线的间距由所述引导沟道的间隔决定。

所述步骤7)中,所述高分子聚合物树脂胶体材料为聚甲基丙烯酸甲酯、聚氯乙烯或聚乙烯醇。

有益效果:1)解决了平面固液固(ipsls)台阶引导生长半导体纳米线沟道集成密度不高(及其带来的器件应用中驱动电流受限)的关键问题;2)利用转移技术将纳米线阵列转移至预拉伸柔性衬底,回缩预拉伸柔性衬底可以将纳米线的集成密度大幅提高,并且此技术完全兼容大面积薄膜电子器件的基本工艺,不必引入额外的高精度光刻技术。3)与此同时,由于纳米线可以高密度集成定位于任意平面衬底,为开拓新一代的集成柔性微纳电子器件提供了一种关键的实现技术,并且实现工艺可扩展、低成本;4)高密度的平面纳米线阵列制备器件可以获得非常高的沟道电流驱动能力,这对于实现平板显示所需要的高性能薄膜晶体管(tft)尤为重要。基于此技术,纳米线阵列有望在更小的tft器件空间内满足实现新型amoled显示所需要的驱动电流。这对于建立新一代平面纳米线tft平板显示技术,既以高世代非晶硅技术为基础实现高性能(迁移率、稳定特性和开口率等)驱动电流,意义尤其重大。5)另外,此技术还有望帮助实现集成度更高的大面积逻辑电路,开发或优化新一代显示、传感和信息器件应用。

附图说明

图1是本发明流程图。

图2是本发明通过转移释放实现高密度纳米线阵列的方法的制备流程示意图。

具体实施方式

下面结合附图和具体实施例,进一步阐明本发明。

如图1所示,本发明通过转移释放实现高密度纳米线阵列的方法利用胶体材料将沟道侧壁生长的纳米线阵列转移至预拉伸柔性衬底,释放衬底回缩使纳米线间距减小,可用于将制备的高密度纳米线阵列转移至任意衬底制备器件,其制备过程可包括以下步骤:

1)采用晶硅、玻璃、聚合物或者介质层覆盖的金属薄膜作为衬底,利用一种或多种薄膜淀积技术,在其上淀积介质层(如非晶氧化硅sio2,氮化硅sinx等);

2)利用光刻、电子束刻蚀或者掩模板技术定义引导沟道位置,再用电感耦合等离子体(icp)刻蚀或者反应离子体刻蚀(rie)技术刻蚀介质层形成引导沟道;刻蚀过程中可使用c4f8、cf4、sf6(或其混合气体)等具有不同陡直特性和表面钝化特性的反应气体进行刻蚀,以形成坡面侧壁;

3)利用光刻定位、蒸发或者溅射工艺等金属淀积工艺,在引导沟道一端淀积金属催化层(厚度20~60nm),作为纳米线的生长起点位置;在本发明中,所述金属催化层的材料为铟、锡、镓、铋、金、铜、镍、钛、银、铅或其合金。在还原性气体(氢气等)等离子体作用下,在高于金属熔点的温度进行处理,使覆盖在侧壁坡面引导沟道上的催化金属层转变成为分离的金属纳米颗粒;且通过控制其处理时间、温度、功率和气压参数,将坡面上的金属纳米颗粒的直径控制在10~1000nm范围内;

在本发明中,样品装入pecvd腔体,在在250度进行氢气等离子体处理,使覆盖在侧壁坡面引导沟道上的催化金属层转变成为分离铟纳米颗粒,直径在200nm左右;

4)将温度降低到金属催化颗粒熔点以下,通过pecvd,cvd或者pvd沉积技术,在表面覆盖一层或多层,与所需要生长纳米线成分相对应的非晶薄膜前驱体层;前驱体层可以为非晶硅a-si、非晶锗a-ge、非晶碳a-c或者其中的非晶合金层,以及异质叠层(如a-ge/a-si)结构;在本发明中,将温度降低到100~160度,在pecvd系统中表面覆盖一层非晶硅薄膜(20~100nm)前驱体层;

5)将温度提高到300-500度,以使得纳米铟颗粒重新熔化,并开始在前端吸收非晶硅,而在后端生长淀积出晶态的硅纳米线结构,借助坡面侧壁上形成的多级台阶结构作为引导沟道,纳米线将平行生长与坡面之上,顺延引导坡面整体走向,可以获得平行排布生长于引导沟道侧壁的纳米线阵列;在本发明中,相邻纳米线的间距由台阶间隔决定,可利用叠层膜厚精确调控在几纳米到几百纳米之间;

6)通过氢气等离子体或者相应的icp、rie在pecvd腔体中进行选择性刻蚀去除剩余的非晶硅层;

7)在生长纳米线的基底上直接旋涂高分子聚合物树脂胶体材料,例如聚甲基丙烯酸甲酯(pmma)或聚氯乙烯(pvc)或聚乙烯醇(pva),或直接覆盖固化后的高分子聚合物树脂胶体材料,可将纳米线转移至胶体材料上。

8)利用胶体材料将纳米线阵列转移至预拉伸的柔性衬底(如聚二甲基硅氧烷pdms)上,并保证衬底的预拉伸方向与纳米线生长方向垂直,释放预拉伸柔性衬底,衬底回缩恢复至原始状态,其上的纳米线阵列间距也随之缩小;通过多次重复此步骤,可将纳米线阵列间距不断缩小,获得所需纳米线间距的高密度硅纳米线阵列,最后通过压印技术将高密度纳米线阵列直接转移至有氧化层的硅衬底,制备平面高密度纳米线阵列场效应晶体管。在本发明中,将衬底拉伸50%,回缩后纳米线间距将缩短一半。初始纳米线间距为2微米,也就是重复一次衬底拉伸50%-放置纳米线-回缩衬底的完整步骤,纳米线间距将缩短至1微米。将这个间距变成1微米的纳米线阵列再转移到另一个预拉伸了50%的衬底上,那么衬底回缩后,纳米线间距将减小到500纳米,所以如果要得到间距20纳米的阵列的话,理论上是重复8次。

以上详细描述了本发明的优选实施方式,但是本发明并不限于上述实施方式中的具体细节,在本发明的技术构思范围内,可以对本发明的技术方案进行多种等同变换(如数量、形状、位置等),这些等同变换均属于本发明的保护。

本文地址:https://www.jishuxx.com/zhuanli/20240726/121154.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。