一种定时器的制作方法
- 国知局
- 2024-07-30 10:25:09
本技术具体涉及一种定时器。
背景技术:
1、定时器的电源电路大多较为复杂,如中国专利cn 202394140 u公开了一种时基电路温控定时器,其电源电路需要设置多个电解电容,对其进行滤波,同时还需要设置rc电路来实现阻容降压的作用,但是由于其依赖于电阻与电容来进行降压,而且需要将电压从220v降压至5-24v,因此其对电容的耐压值要求较高,故普通的贴片电容不适用于该款电源电路,而需要采用涤纶电容,而涤纶电容成本及体积均超过贴片电容的成本和体积,且其还需要设置电解电容进行滤波,且电解电容的成本和体积也较大,故该电源电路会占用线路板的较大位置,对于一些追求小体积的定时器而言,其占用过大的尺寸,会影响定时器的体积,较难满足小体积的定时器的设计需求。
技术实现思路
1、针对现有技术存在的不足,本实用新型的目的在于提供一种定时器。
2、为实现上述目的,本实用新型提供了如下技术方案:
3、一种定时器,其包括:
4、计时芯片;
5、操作电路,与计时芯片相连,并用于开启或关闭定时功能,且在开启状态时输出对应脉冲信号;
6、驱动电路,根据接收的脉冲信号实现通断状态的切换;
7、电源电路,其包括一路与火线电连接的电源端及与零线电连接的接地端,所述电源端包括至少两个串联的电阻,串联后的两个电阻的一端分成两路,一路与计时芯片电连接作为过零检测点,另一路与二极管d1相连,作为电压vcc输出端,且作vcc输出端还通过二极管d2与接地端相连。
8、其还设有指示电路。
9、所述指示电路为两路并联的led指示电路,且其一端分别与计时芯片的两个引脚相连,其另一端接电压vcc。
10、所述电压vcc输出端通过电容c1与接地端连接。
11、两个串联的电阻为贴片电阻。
12、所述计时芯片的电源脚与接地脚之间并联电容c2。
13、所述电容c2为贴片电容。
14、串联后的电阻的一端与计时芯片之间串联电阻r4。
15、所述驱动电路包括可控硅,所述可控硅的控制极串联电阻r6与计时芯片的输出脚连接,可控硅的一端接地,另一端与接口连接。
16、本实用新型的有益效果:利用由两个贴片电阻构成的降压电路,即可实现将电源从220v降至所需的低电压,并利用半波整流电路实现电压vcc的输出,其电路结构简单,达到可以利用较小或较少的元器件实现定时功能,以降低成本。
技术特征:1.一种定时器,其特征在于:其包括:
2.根据权利要求1所述的一种定时器,其特征在于:其还设有指示电路。
3.根据权利要求2所述的一种定时器,其特征在于:所述指示电路为两路并联的led指示电路,且其一端分别与计时芯片的两个引脚相连,其另一端接电压vcc。
4.根据权利要求1所述的一种定时器,其特征在于:所述电压vcc输出端通过电容c1与接地端连接。
5.根据权利要求1所述的一种定时器,其特征在于:两个串联的电阻为贴片电阻。
6.根据权利要求1所述的一种定时器,其特征在于:所述计时芯片的电源脚与接地脚之间并联电容c2。
7.根据权利要求6所述的一种定时器,其特征在于:所述电容c2为贴片电容。
8.根据权利要求1所述的一种定时器,其特征在于:串联后的电阻的一端与计时芯片之间串联电阻r4。
9.根据权利要求1所述的一种定时器,其特征在于:所述驱动电路包括可控硅,所述可控硅的控制极串联电阻r6与计时芯片的输出脚连接,可控硅的一端接地,另一端与接口连接。
技术总结本技术公开了一种定时器,其特征在于:其包括:计时芯片;操作电路,与计时芯片相连,并用于开启或关闭定时功能,且在开启状态时输出对应脉冲信号;驱动电路,根据接收的脉冲信号实现通断状态的切换;电源电路,其包括一路与火线电连接的电源端及与零线电连接的接地端,所述电源端包括至少两个串联的电阻,串联后的两个电阻的一端分成两路,一路与计时芯片电连接作为过零检测点,另一路与二极管D1相连,作为电压VCC输出端,且作VCC输出端还通过二极管D2与接地端相连。利用由两个贴片电阻构成的降压电路,即可实现将电源从220V降至所需的低电压,并利用半波整流电路实现电压VCC的输出,其电路结构简单,达到可以利用较小或较少的元器件实现定时功能,以降低成本。技术研发人员:朱华明受保护的技术使用者:江西巨实电器有限公司技术研发日:20230607技术公布日:2024/1/15本文地址:https://www.jishuxx.com/zhuanli/20240730/152784.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表