技术新讯 > 测时钟表制品的制造及其维修技术 > 一种电子模块控制端时钟校准方法与流程  >  正文

一种电子模块控制端时钟校准方法与流程

  • 国知局
  • 2024-07-30 10:33:34

本发明涉及电子雷管时钟校准领域,具体是一种电子模块控制端时钟校准方法。

背景技术:

1、电子雷管又称数码电子雷管,其主要由雷管、编码器、时钟芯片和起爆器组成,时钟芯片用于计时,用于电子雷管的延时起爆。

2、目前现有技术中,电子雷管在使用时,其在组网起爆过程中,电子雷管需要根据制定的延时方案进行延时起爆,在起爆过程中,电子雷管精准起爆有利于提升爆破效果,电子雷管要实现精准起爆需要各电子雷管内部延时模块同步读秒,由于电子雷管内部延时模块本身存在时钟差异,电子雷管在同步收到起爆信号时,时钟差异会导致整个组网倒计时存在差异,从而导致爆破效果不能达到最佳效果,为了可以有效的保障爆破方案的实施,电子雷管起爆延时精度对爆破方案精准制定有着不可或缺的作用,目前解决电子雷管时钟精度的方案,其是采用电子雷管控制终端上输出一个固定频率的波形即校准波形在总线上,电子雷管识别总线上的校准波形并完成内部时钟误差补偿,确保所有模块的延时精度、同步精度。

3、但是目前现有技术中,电子雷管控制终端在输出标准波形时,其校准波形稳定和一致性较差,进而对电子雷管时钟校准精度造成影响;因此,针对上述问题提出一种电子模块控制端时钟校准方法。

技术实现思路

1、为了弥补现有技术的不足,解决背景技术中所提出的至少一个技术问题,本发明提出一种电子模块控制端时钟校准方法。

2、本发明解决其技术问题所采用的技术方案是:本发明所述的一种电子模块控制端时钟校准方法,该时钟校准方法包括以下步骤:

3、s1:电子雷管控制终端通过内部定时器通道在电子雷管通信总线上输出校准方波;

4、s2:电子雷管在电子雷管通信总线上识别校准方波;

5、s3:电子雷管内部的时钟芯片根据识别的校准波形进行内部时钟误差补偿;

6、本发明中,依靠电子雷管控制终端采用硬件方式输出校准波形,解决输出校准波形受到系统运行或中断导致波形不稳定问题,保证校准方波的波形稳定。

7、优选的,s1中在输出校准方波时,电子雷管控制终端采用中间对齐模式。

8、本发明的有益之处在于:

9、1.本发明中,电子雷管控制终端通过采用内部定时器通道输出标准波形,以此保证校准方波的精度高,使得每个独立波形一致性好,保障电子雷管端高度同步,从而解决一致性较差,导致对电子雷管时钟校准精度造成影响的问题;

10、2.本发明中,电子雷管控制端采用硬件方式输出校准波形,其可以解决输出校准波形受到系统运行或中断导致波形不稳定问题,保证了校准方波的稳定性;

11、3.本发明通过采用定时器硬件方式输出校准方波,释放系统资源,提高系统性能,提高电子模块控制系统运行效率,释放电子模块控制系统资源,同步执行其它功能。

技术特征:

1.一种电子模块控制端时钟校准方法,其特征在于:该时钟校准方法包括以下步骤:

2.根据权利要求1所述的一种电子模块控制端时钟校准方法,其特征在于:s1中在输出校准方波时,电子雷管控制终端采用中间对齐模式。

技术总结本发明属于电子雷管时钟校准领域,具体的说是一种电子模块控制端时钟校准方法,S1:电子雷管控制终端通过内部定时器通道在电子雷管通信总线上输出校准方波;S2:电子雷管在电子雷管通信总线上识别校准方波;S3:电子雷管内部的时钟芯片根据识别的校准波形进行内部时钟误差补偿;本发明中,电子雷管控制终端通过采用内部定时器通道输出标准波形,以此保证校准方波的精度高,使得每个独立波形一致性好,保障电子雷管端高度同步,从而解决一致性较差,导致对电子雷管时钟校准精度造成影响的问题。技术研发人员:章鑫,李强,赖流奇,杨莹莹,李红毅受保护的技术使用者:重庆云铭科技股份有限公司技术研发日:技术公布日:2024/5/29

本文地址:https://www.jishuxx.com/zhuanli/20240730/153409.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。