一种基于CX3芯片的图像传感器测试装置、测试系统的制作方法
- 国知局
- 2024-08-02 13:55:53
本申请属于传感器,尤其涉及一种图像传感器测试装置、测试系统。
背景技术:
1、现有的图像传感器测试装置中,大多采用可编程阵列逻辑芯片(fieldprogrammable gate array,fpga)与fx3芯片组合的设计方案,fx3芯片的内核为arm926,可以通过fpga来接收解析cmos图像传感器输出的mipi信号(差分信号)或dvp信号(并口信号),再通过fx3芯片将接收到的图像数据传输到上位机进行数据分析和互补金属氧化物半导体(complementary metal oxide semiconductor,cmos)传感器的性能测试。
2、然而,目前fpga+fx3的设计方案中,fpga通过传感器连接器(sensor connector)接口与cmos图像传感器进行数据交互,对mipi信号进行解码,并缓存到fpga的双倍速率同步动态随机存储器(ddr)中,fx3通过32位的通用可编程接口(gpif)接收来自fpga发出的图像帧数据,内部通过直接存储器访问(direct memory access,dma)缓存和通用串行总线(universal serial bus,usb)端点向上位机(例如个人测试系统或者电脑主机)提交图像帧数据。该方案存在制造成本高,开发难度较大,维护成本高,且需要额外支付fpga开发过程中带来的开发成本等问题。
技术实现思路
1、为了解决上述技术问题,本申请实施例提供一种图像传感器测试装置以及图像传感器,旨在提升解决现有的图像传感器的测试系统存在的开发难度大、维护成本高等问题。
2、为了解决上述技术问题,本申请实施例第一方面提供了一种基于cx3芯片的图像传感器测试装置,与待测传感器连接,所述图像传感器测试装置包括:
3、usb接口模块,连接于上位机与cx3芯片之间,用于为所述上位机与所述cx3芯片之间提供数据上行通道和数据下行通道;
4、cx3主控模块,设于所述cx3芯片内,并与所述usb接口模块连接,用于接收所述上位机下发的配置数据,并根据所述配置数据生成初始化指令、测试指令;
5、传感器接口模块,与所述cx3芯片和所述待测传感器连接,用于为所述待测传感器与所述cx3芯片之间提供数据上行通道和数据下行通道;
6、csi解码模块,设于所述cx3芯片内,并与所述传感器接口模块和所述cx3主控模块连接,用于根据所述初始化指令进行初始化配置,根据所述测试指令配置调整所述待测传感器的工作状态,并对所述待测传感器输出的传感器数据进行解码处理生成并行数据;
7、存储器缓存模块,设于所述cx3芯片内,并与所述csi解码模块和所述usb接口模块连接,用于缓存所述并行数据,并通过所述usb接口模块将所述并行数据上传至所述上位机。
8、在一个实施例中,所述cx3主控模块还用于根据所述配置数据生成电源管理指令;
9、所述图像传感器测试装置还包括:
10、电源管理模块,与所述cx3主控模块和所述传感器接口模块连接,用于接收所述电源管理指令,并根据所述电源管理指令生成传感器供电信号输出至所述传感器接口模块,以对所述待测传感器供电。
11、在一个实施例中,所述电源管理模块包括:
12、i/o扩展器,与所述cx3主控模块连接,用于根据所述电源管理指令生成电源调节信号;
13、稳压器,与所述i/o扩展器和所述传感器接口模块连接,用于根据所述电源调节信号生成三路供电信号输出至所述传感器接口模块,以适配所述待测传感器的供电电压。
14、在一个实施例中,所述csi解码模块还用于根据所述测试指令生成主时钟信号输出至所述传感器接口模块,以为所述待测传感器提供主时钟信号。
15、在一个实施例中,所述csi解码模块还用于根据所述测试指令配置测试参数,以适配所述待测传感器的型号。
16、在一个实施例中,所述待测传感器为输出dvp信号的待测芯片;
17、所述传感器接口模块为串行解串模组,所述串行解串模组包括串行器和解串器,所述串行器用于将所述待测传感器的多路低速并行信号转换成高速串行差分信号,所述解串器用于将所述高速串行差分信号进行解码处理后发送至所述cx3芯片。
18、在一个实施例中,所述待测传感器为车载摄像头模组,所述车载摄像头模组包括待测传感器以及串行器;
19、所述传感器接口模块为解串器。
20、在一个实施例中,所述cx3主控模块具体用于根据所述配置数据中的预设字段识别所述csi解码模块的地址,并通过i2c总线对所述csi解码模块进行参数配置。
21、在一个实施例中,所述usb接口模块分别连接所述cx3芯片的数据上行端点和数据下行端点;
22、其中,所述cx3芯片的数据上行端点连接所述存储器缓存模块,以将所述并行数据上传至所述上位机,所述cx3芯片的数据下行端点连接所述cx3主控模块,用于将所述配置数据下传至所述cx3主控模块。
23、本申请实施例第二方面还提供了一种测试系统,包括如上述任一项实施例中所述的图像传感器测试装置。
24、本申请实施例提供了一种基于cx3芯片的图像传感器测试装置,由usb接口模块为上位机和cx3芯片之间提供数据上行通道和数据下行通道,由传感器接口模块为cx3芯片和待测传感器之间提供数据上行通道和数据下行通道,通过cx3芯片内的cx3主控模块接收上位机下发的配置数据,基于该配置数据生成初始化指令和测试指令,并由cx3芯片内的csi解码模块基于初始化指令进行初始化配置,基于测试指令配置待测传感器的工作状态,以将待测传感器输出的传感器数据进行解码处理生成并行数据,由cx3芯片内的存储器缓存模块缓存并行数据后将并行数据上传至上位机,从而无需fpga开发即可实现图像传感器的测试,大大降低了图像传感器测试系统的制备成本和维护成本。
技术特征:1.一种基于cx3芯片的图像传感器测试装置,与待测传感器连接,其特征在于,所述图像传感器测试装置包括:
2.如权利要求1所述的图像传感器测试装置,其特征在于,所述cx3主控模块还用于根据所述配置数据生成电源管理指令;
3.如权利要求2所述的图像传感器测试装置,其特征在于,所述电源管理模块包括:
4.如权利要求1所述的图像传感器测试装置,其特征在于,所述csi解码模块还用于根据所述测试指令生成主时钟信号输出至所述传感器接口模块,以为所述待测传感器提供主时钟信号。
5.如权利要求1所述的图像传感器测试装置,其特征在于,所述csi主控模块还用于根据所述测试指令配置测试参数,以适配所述待测传感器的型号。
6.如权利要求1所述的图像传感器测试装置,其特征在于,所述待测传感器为输出dvp信号的待测芯片;
7.如权利要求1所述的图像传感器测试装置,其特征在于,所述待测传感器为车载摄像头模组,所述车载摄像头模组包括待测传感器以及串行器;
8.如权利要求1所述的图像传感器测试装置,其特征在于,所述cx3主控模块具体用于根据所述配置数据中的预设字段识别所述csi解码模块的地址,并通过i2c总线对所述csi解码模块进行参数配置。
9.如权利要求1所述的图像传感器测试装置,其特征在于,所述usb接口模块分别连接所述cx3芯片的数据上行端点和数据下行端点;
10.一种测试系统,其特征在于,包括待测传感器;以及如权利要求1-9任一项所述的图像传感器测试装置。
技术总结本申请属于传感器技术领域,提供了一种基于CX3芯片的图像传感器测试装置,由USB接口模块为上位机和CX3芯片之间提供数据上行通道和数据下行通道,由传感器接口模块为CX3芯片和待测传感器之间提供数据上行通道和数据下行通道,通过CX3主控模块接收上位机下发的配置数据,基于该配置数据生成初始化指令和测试指令,并由CSI解码模块基于初始化指令进行初始化配置,基于测试指令配置待测传感器的工作状态,以将待测传感器输出的传感器数据进行解码处理生成并行数据后由存储器缓存模块将并行数据上传至上位机,从而无需FPGA开发即可实现图像传感器的测试,大大降低了图像传感器测试系统的制备成本和维护成本。技术研发人员:沈小其,彭佩红,邵科,詹昌俊受保护的技术使用者:思特威(上海)电子科技股份有限公司技术研发日:技术公布日:2024/7/18本文地址:https://www.jishuxx.com/zhuanli/20240801/241130.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
上一篇
一种摄像模组的制作方法
下一篇
返回列表