显示面板的驱动方法及显示装置与流程
- 国知局
- 2024-06-21 13:36:58
本申请涉及显示,具体涉及一种显示面板的驱动方法及显示装置。
背景技术:
1、在当前tft-lcd驱动系统中,通常会在电平转换器上设计一个用于接收来自时序控制电路的控制信号的输入引脚,以在每帧复位信号来临前根据该控制信号清除掉冗余的时钟信号。但输入引脚对电平转换器的封装效果有着严重影响,随着市场对更电平转换器封装要求的提升,如何在不引入用于接收来自时序控制电路的控制信号的输入引脚的前提下保证电平转换器及时清除冗余的时钟信号成为需要解决的问题。
技术实现思路
1、本申请的实施例提供一种显示面板的驱动方法及显示装置,以在不引入用于接收来自时序控制电路的控制信号的输入引脚的前提下保证电平转换器及时清除冗余的时钟信号。
2、为了解决上述技术问题,本申请的实施例公开了如下技术方案:
3、第一方面,提供了一种显示面板的驱动方法,所述驱动方法包括:
4、接收时序控制电路输出的时钟基准信号;
5、根据所述时钟基准信号生成多个时钟信号,并向所述显示面板的栅极驱动电路输出多个所述时钟信号,其中,在时间上先后生成的两个所述时钟信号相差一个所述时钟基准信号的周期;
6、对所述时钟基准信号进行计数;
7、根据所述时钟基准信号的数量判断是否所有所述时钟信号的周期总数均大于或等于预设周期数;
8、在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平。
9、在一些实现方式中,所述驱动方法还包括:在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,控制所述时序控制电路将所述时钟基准信号的电平调整为低电平。
10、在一些实现方式中,所述根据所述时钟基准信号的数量判断是否所有所述时钟信号的周期总数均大于或等于预设周期数包括:根据所述时钟基准信号的数量判断是否符合多个所述时钟信号中的第一时钟信号的周期总数等于预设周期数而多个所述时钟信号中的第二时钟信号的周期总数小于所述预设周期数的情况,其中,所述第一时钟信号为多个所述时钟信号中的最先生成的一者,所述第二时钟信号为多个所述时钟信号中的最后生成的一者;在所述第一时钟信号的周期总数等于预设周期数而所述第二时钟信号的周期总数小于所述预设周期数的情况下,判断所述第一时钟信号是否包括冗余信号部分;
11、在所述第一时钟信号包括冗余信号部分的情况下,所述驱动方法还包括:监测所述冗余信号的周期总数;
12、所述在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平包括:在所述冗余信号的周期总数等于所述第二时钟信号的周期总数与所述第一时钟信号的周期总数之差的情况下,将所有所述时钟信号的电平调整为低电平。
13、在一些实现方式中,所述在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平包括:在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,在所述冗余信号部分的最后一个下降沿开始时将所有所述时钟信号的电平调整为低电平。
14、在一些实现方式中,所述在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平包括:在所述第一时钟信号不包括所述冗余信号部分的情况下,将所有所述时钟信号的电平调整为低电平。
15、在一些实现方式中,所述在所述第一时钟信号不包括所述冗余信号部分的情况下,将所有所述时钟信号的电平调整为低电平包括:在所述第一时钟信号不包括所述冗余信号部分的情况下,在所述第二时钟信号的最后一个下降沿开始时将所有所述时钟信号的电平调整为低电平。
16、第二方面,提供了一种显示装置,所述显示装置包括显示面板、与所述显示面板电连接的驱动电路以及与所述驱动电路电连接的时序控制电路;
17、所述驱动电路包括时钟基准信号接收模块、时钟信号生成模块、计数模块以及判断模块;
18、所述信号接收模块用于接收时序控制电路输出的时钟基准信号;
19、所述时钟信号生成模块用于根据所述时钟基准信号生成多个时钟信号,并向所述显示面板的栅极驱动电路输出多个所述时钟信号,其中,在时间上先后生成的两个所述时钟信号相差一个所述时钟基准信号的周期;
20、所述计数模块用于对所述时钟基准信号进行计数;
21、所述判断模块用于根据所述时钟基准信号的数量判断是否所有所述时钟信号的周期总数均大于或等于预设周期数;
22、所述时钟信号生成模块还用于在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平。
23、在一些实现方式中,所述判断模块用于根据所述时钟基准信号的数量判断是否符合多个所述时钟信号中的第一时钟信号的周期总数等于预设周期数而多个所述时钟信号中的第二时钟信号的周期总数小于所述预设周期数的情况,以及用于在所述第一时钟信号的周期总数等于预设周期数而所述第二时钟信号的周期总数小于所述预设周期数的情况下,判断所述第一时钟信号是否包括冗余信号部分,其中,所述第一时钟信号为多个所述时钟信号中的最先生成的一者,所述第二时钟信号为多个所述时钟信号中的最后生成的一者;
24、所述计数模块还用于在所述第一时钟信号包括冗余信号部分的情况下监测所述冗余信号的周期总数;
25、所述时钟信号生成模块用于在所述冗余信号的周期总数等于所述第二时钟信号的周期总数与所述第一时钟信号的周期总数之差的情况下,将所有所述时钟信号的电平调整为低电平。
26、在一些实现方式中,所述时钟信号生成模块用于在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,在所述冗余信号部分的最后一个下降沿开始时将所有所述时钟信号的电平调整为低电平。
27、在一些实现方式中,所述时钟信号生成模块用于在所述第一时钟信号不包括所述冗余信号部分的情况下,将所有所述时钟信号的电平调整为低电平。
28、上述技术方案中的一个技术方案具有如下优点或有益效果:
29、本申请提出一种显示面板的驱动方法,通过先接收时序控制电路输出的时钟基准信号并根据所述时钟基准信号生成多个时钟信号,然后对所述时钟基准信号进行计数,并根据所述时钟基准信号的数量判断是否所有所述时钟信号的周期总数均大于或等于预设周期数;最后在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平。能够在电平转换器内部完成对冗余时钟信号的清除,不需要电平转换器设置专门用于清除冗余时钟信号的输入引脚,从而极大的提升电平转换器的封装效果。
技术特征:1.一种显示面板的驱动方法,其特征在于,所述驱动方法包括:
2.根据权利要求1所述的驱动方法,其特征在于,所述驱动方法还包括:
3.根据权利要求1所述的驱动方法,其特征在于,所述根据所述时钟基准信号的数量判断是否所有所述时钟信号的周期总数均大于或等于预设周期数包括:
4.根据权利要求3所述的驱动方法,其特征在于,所述在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平包括:
5.根据权利要求3所述的驱动方法,其特征在于,所述在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平包括:
6.根据权利要求5所述的驱动方法,其特征在于,所述在所述第一时钟信号不包括所述冗余信号部分的情况下,将所有所述时钟信号的电平调整为低电平包括:
7.一种显示装置,其特征在于,所述显示装置包括显示面板、与所述显示面板电连接的驱动电路以及与所述驱动电路电连接的时序控制电路;
8.根据权利要求7所述的显示装置,其特征在于,所述判断模块用于根据所述时钟基准信号的数量判断是否符合多个所述时钟信号中的第一时钟信号的周期总数等于预设周期数而多个所述时钟信号中的第二时钟信号的周期总数小于所述预设周期数的情况,以及用于在所述第一时钟信号的周期总数等于预设周期数而所述第二时钟信号的周期总数小于所述预设周期数的情况下,判断所述第一时钟信号是否包括冗余信号部分,其中,所述第一时钟信号为多个所述时钟信号中的最先生成的一者,所述第二时钟信号为多个所述时钟信号中的最后生成的一者;
9.根据权利要求8所述的显示装置,其特征在于,所述时钟信号生成模块用于在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,在所述冗余信号部分的最后一个下降沿开始时将所有所述时钟信号的电平调整为低电平。
10.根据权利要求8所述的显示装置,其特征在于,所述时钟信号生成模块用于在所述第一时钟信号不包括所述冗余信号部分的情况下,将所有所述时钟信号的电平调整为低电平。
技术总结本申请公开了一种显示面板的驱动方法及显示装置,所述驱动方法包括:接收时序控制电路输出的时钟基准信号;根据所述时钟基准信号生成多个时钟信号,并向所述显示面板的栅极驱动电路输出多个所述时钟信号,其中,在时间上先后生成的两个所述时钟信号相差一个所述时钟基准信号的周期;对所述时钟基准信号进行计数;根据所述时钟基准信号的数量判断是否所有所述时钟信号的周期总数均大于或等于预设周期数;在所有所述时钟信号的周期总数均大于或等于所述预设周期数的情况下,将所有所述时钟信号的电平调整为低电平。技术研发人员:王丽娜受保护的技术使用者:广州华星光电半导体显示技术有限公司技术研发日:技术公布日:2024/5/8本文地址:https://www.jishuxx.com/zhuanli/20240618/33462.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表