技术新讯 > 微观装置的制造及其处理技术 > 一种集成MEMS热电堆红外探测器芯片以及芯片制作方法与流程  >  正文

一种集成MEMS热电堆红外探测器芯片以及芯片制作方法与流程

  • 国知局
  • 2024-07-27 12:41:45

一种集成mems热电堆红外探测器芯片以及芯片制作方法技术领域1.本技术涉及一种mems(微机电系统)技术领域,特别地涉及一种集成mems热电堆红外探测器芯片以及芯片制作方法。背景技术:2.随着近年来技术的飞速发展,微机电技术通过采用先进的半导体制造工艺,实现微机电系统器件的批量制造,成为了一种主流的高新技术。此外,和传统制造技术相比,微机电技术制备的器件在体积、功耗、价格及重量等方面都有着显著的优势,因此采用先进的微机电系统制作器件是未来技术发展的主要方向。3.微机电系统器件一般包括至少一种敏感的活动部件,因此在制造过程中需要利用封装等技术对敏感部件进行保护。此外,微机电系统器件中除了敏感部件,还要与集成电路电连接以形成一个完整的系统。因此在制作工艺中,如何实现系统的集成化是个重要的问题。目前常见的集成方案包括将独立的微机电器件和集成电路封装在同一管壳内进行多芯片集成化,但在封装过程中,多芯片集成化封装需要先将独立的微机电器件和集成电路芯片相邻安装在同一基板上,再通过引线将两部分电连接,最后用管壳封装完成集成。两个独立器件之间较长的引线会对器件整体引入较大的干扰,从而影响器件的整体性能。4.在微机电器件中,红外热电堆传感器是最为常用的传感器件之一。红外热电堆传感器是一种利用热电堆接收红外辐射,将红外信号转化为电信号的非接触型热传感器。其红外接收膜即热电堆就是一种敏感部件,在制造红外热电堆芯片的过程中需要格外注意规避影响热电堆的性能的工艺。目前传统的微机电红外热电堆封装一般采用金属管壳封装,红外热电堆芯片置于管座上,分立的用于过滤有效红外辐射的光学系统置于管帽上。但这种封装结构使得器件的整体体积较大,可应用场景受到限制,滤光光学系统也增加了器件的成本。光学系统分立在对准也会影响外界红外辐射到达热电堆器件敏感部件的有效性,从而降低器件的灵敏度与准确性。5.除了上述在封装的设计过程中出现的问题,传统的半导体封装设备不能直接用于微机电器件的封装,且与现有的半导体封装测试设备不能很好兼容带来成本高昂的问题;传统封装工艺的真空密闭性较差同时会对敏感部件的保护造成影响。除此之外还有器件封装体积大、打线工艺造成封装形式占用空间大等问题。6.微型化、集成化和低成本已经成为微机电器件封装的必然发展趋势,因此,如何解决现有技术的缺点并且实现小型化低成本集成化方案已成为亟待解决的课题。技术实现要素:7.针对现有技术中存在的技术问题,本技术提出了一种集成mems热电堆红外探测器芯片,包括彼此电气键合的第一芯片和第二芯片;其中所述第一芯片为微机电系统红外热电堆传感器芯片,所述第二芯片为集成电路芯片;位于所述第一芯片上的第一电气键合点与位于所述第二芯片上的第二电气键合点彼此键合形成电连接;位于所述第一芯片上的第一封装环和位于所述第二芯片上第二封装环彼此键合形成空腔;以及所述第一芯片包括红外热电堆,并且至少部分所述红外热电堆在所述第一芯片表面的投影位于所述空腔内。8.特别的,所述空腔为密闭空腔。9.特别的,所述第一电气键合点比所述第一封装环更靠近所述红外热电堆。10.特别的,所述第一芯片的第一表面上形成有光学系统,所述第一芯片的第一表面为远离所述第一电气键合点的表面。11.特别的,所述光学系统包括,在所述第一芯片的第一表面上形成的光栅。12.特别的,所述光学系统包括,经刻蚀所述第一芯片衬底形成的位于其第一表面的光栅。13.特别的,所述光学系统包括,形成于所述第一芯片第一表面上的镜片。14.特别的,所述第二芯片包括衬底和集成电路结构,所述集成电路结构的一端通过所述第二电气键合点与所述第一芯片电连接,所述集成电路结构的另一端通过贯穿所述衬底的导电通孔中的导电材料与外部电路电连接。15.本技术还提出了一种制备集成mems热电堆红外探测器芯片的方法,包括制备第一芯片,所述第一芯片为微机电系统红外热电堆传感器芯片;制备第二芯片,所述第二芯片为集成电路芯片;利用电气键合方式键合第一芯片和第二芯片,在所述第一和第二芯片之间通过位于所述第一芯片上的第一封装环和位于所述第二芯片上的第二封装环彼此键合形成空腔;其中所述第一芯片包括红外热电堆,并且至少部分所述红外热电堆在所述第一芯片表面的投影位于所述第一芯片和第二芯片之间的空腔内。16.特别的,制备所述第一芯片包括,在所述第一芯片的第一表面淀积金属层,所述第一芯片的第一表面是远离所述第一电气键合点的表面;图形化所述金属层,形成光栅。17.特别的,制备所述第一芯片包括,对所述第一芯片的第一表面所在的衬底进行刻蚀形成光栅。18.特别的,制备所述第一芯片包括,在所述第一芯片的第一表面形成镜片。19.特别的,制备所述第二芯片包括在所述第二芯片的衬底中形成导电通孔,并且在其中填充导电材料,其中所述导电通孔开口于所述第二芯片的第一表面;所述第二芯片的第一表面上形成集成电路结构,所述导电通孔的第一端与所述集成电路结构电连接。20.特别的,制备所述第二芯片包括对所述第二芯片的衬底自第二表面进行减薄,露出所述导电通孔的第二端,其中所述第二芯片衬底的第二表面是与其第一表面相反的表面;形成与所述导电通孔第二端电连接的引出电极。21.采用本技术的方案,可以大幅节省集成热电堆红外探测器的占用空间,缩小热电堆红外探测器的体积,同时减少打线工艺连接电路对芯片造成的影响。同时由于光学系统的直接集成,降低了封装光学系统的成本,减少了热电堆红外探测器的制造工序,同时有效避免了封装光学系统造成的光学系统无法对准敏感部件造成的传感器灵敏度低的问题。此外,本技术采用的集成热电堆红外探测器芯片设计还可以缩短外界有效辐射射入热电堆红外探测器芯片到达敏感部件的距离,改善红外信号射入热电堆红外探测器芯片被储存过程中的反射、辐射或衰减等问题,提高芯片对红外的吸收效率,提高热电堆红外探测器的准确度。附图说明22.下面,将结合附图对本技术的优选实施方式进行进一步详细的说明,其中:23.图1是根据本技术一个实施例的集成mems热电堆红外探测器芯片的剖面示意图;24.图2a至c是根据本技术不同实施例的集成mems热电堆红外探测器芯片中第一芯片的剖面示意图;25.图3是根据本技术一个实施例的集成mems热电堆红外探测器芯片中第二芯片的剖面示意图;26.图4a至k是根据本技术一个实施例的集成mems热电堆红外探测器芯片部分制造流程图;以及27.图5a至d是根据本技术一个实施例的制备集成mems热电堆红外探测器芯片制造方法流程图。具体实施方式28.为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。29.在以下的详细描述中,可以参看作为本技术一部分用来说明本技术的特定实施例的各个说明书附图。在附图中,相似的附图标记在不同图式中描述大体上类似的组件。本技术的各个特定实施例在以下进行了足够详细的描述,使得具备本领域相关知识和技术的普通技术人员能够实施本技术的技术方案。应当理解,还可以利用其它实施例或者对本技术的实施例进行结构、逻辑或者电性的改变。在本文中“上方”可表示彼此接触或不接触的上下相对位置关系。30.图1是根据本技术一个实施例的集成mems热电堆红外探测器芯片的剖面示意图。如图1所示,集成mems热电堆红外探测器芯片包括彼此电气键合连接的第一芯片10a和第二芯片10b,第一芯片10a和第二芯片10b之间通过键合形成空腔。31.根据一个实施例,第一芯片10a可以为微机电系统红外热电堆传感器芯片,可以用于感知外部温度的变化量,其至少包括红外热电堆112和第一电气连接层,其中第一电气连接层可以用于和第二芯片10b进行电连接。根据一个实施例,第一电气连接层可以包括第一电气键合点14和第一封装环15。32.根据一个实施例,第二芯片10b可以为集成电路芯片,其可以分别与第一芯片和外部电路电连接,配置为接收第一芯片10a的检测结果并进行信号处理,并将根据温度变化转化而成的电信号输出给外部电路。第二芯片10b至少包括集成电路结构181和第二电气连接层,第二电气连接层可以包括第二电气键合点16和第二封装环17。33.根据本技术的一个实施例,可以通过第一封装环15和第二封装环17的键合在第一芯片10a与第二芯片10b之间形成空腔12。根据一个实施例,至少部分红外热电堆112在第一芯片10a靠近空腔12的表面的投影位于所述空腔12内,可对第一芯片10a尤其红外热电堆112起到保护作用,避免外界环境对第一芯片10a的干扰。另一方面,可以利用第一电气键合点14和第二电气键合点16的电气键合建立第一芯片10a与第二芯片10b的电连接,将第一芯片的红外热电堆112产生的信号传递给集成电路结构181,进行相应的处理。34.根据本技术的一个实施例,第一芯片10a与第二芯片10b之间形成的空腔12可以是密闭的。密闭的空腔12可对第一芯片10a尤其是红外热电堆112起到更好地避免外界干扰的作用。35.根据本技术的一个实施例,如图1所示,第一电气键合点14可以比第一封装环15更靠近红外热电堆112。36.根据本技术的一个实施例,第二芯片10b的第二电气键合点16和第二封装环17的制备材料选择与第一芯片10a的第一电气键合点14和第一封装环15的制备材料相关。当第一电气键合点14和第一封装环15的材料包括锗时,第二电气键合点16和第二封装环17的材料可以包括铝;当第一电气键合点14和第一封装环15的材料包括金时,第二电气键合点16和第二封装环17的材料可以包括多晶硅。这样的组合可以使得电气键合点和封装环的厚度最薄,从而减少集成mems热电堆红外探测器芯片的整体体积。37.图2a至2c所示为根据本技术不同实施例的集成mems热电堆红外探测器芯片中第一芯片的剖面示意图。38.如图2a所示,第一芯片210a可以包括衬底例如硅衬底2111,衬底2111中可以包括腔体2113、位于衬底2111和腔体2113上方的支撑部214、位于支撑部214上方的热电堆(其中,热电堆可以包括彼此电连接的第一导电层212b和第二导电层212a)、位于支撑部214和热电堆第一导电层212b上方的绝缘层215、位于绝缘层215和热电堆第二导电层212a上方的钝化层216,以及位于钝化层216上方的第一电气连接层。39.根据一个实施例,第一导电层212b和第二导电层212a的材料为两种不同的电导体或半导体,如多晶硅、金属铝等。根据一个实施例,如图2a所示,第一导电层212b与第二导电层212a靠近腔体2113的一端可以作为热电堆的热端;第一导电层212b与第二导电层212a远离腔体2113的一侧作为热电堆冷端。40.根据一个实施例,第一芯片210a的第一电气连接层可以包括第一电气键合点24和第一封装环25。第一导电层212b与第二导电层212a例如可以分别通过第一电气键合点24与第二芯片电连接进行信号传输。根据一个实施例,第一电气键合点24的材料可以是锗或者金。根据其他实施例,第一封装环25的材料可与第一电气键合点24相同或不同。41.根据一个实施例,如图2a所示,光学系统2102可直接集成在第一芯片210a的远离第一电气键合点的第一表面2121,用于接收并过滤外界的有效红外辐射。根据本技术的其他实施例,集成在第一芯片210a第一表面2121的光学系统可以为可实现滤光和接收有效辐射的其他光学结构。42.如图2a所示,可以在第一芯片210a的衬底2111第一表面2121上沉积一层光栅材料2101,并对其进行图案化形成光栅2102。根据本技术的一个实施例,光栅材料2101可以为金属例如铝,也可以为非金属材料。43.根据另一个实施例,如图2b所示,第一芯片220a的衬底2211第一表面2221的光学系统可以为利用刻蚀工艺对衬底2211进一步刻蚀以后制成的光栅结构2202。44.根据又一个实施例,如图2c所示,还可以对第一芯片230a的衬底2311的第一表面2321进行加工,形成镜片例如fresnel镜片2302,如图2c所示。45.图2a至c中所示的光学结构作用原理相同,如图2a所示,光学结构2102可以将入射红外线聚焦到第一芯片210a的红外热电堆及腔体2113中,同时第一表面2121上沉积的金属层2101对第一表面2121有效红外吸收区的场视角进行限制,将照射到非透光区即金属层2101的入射光反射回大气中,将入射光限制在有效透光区,从而进一步增强红外吸收率,从而提高所述mems热电堆红外探测器的测试精确度与效率。46.图3是根据本技术一个实施例的集成mems热电堆红外探测器芯片中第二芯片的剖面示意图。如图3所示,第二芯片30b可以包括衬底382,以及衬底382下方的集成电路结构381。根据一个实施例,衬底382的下表面作为第二芯片30b的第一表面323,集成电路结构381的上表面与第一表面323耦合固定,衬底382的上表面作为第二芯片的第二表面324。47.根据一个实施例,第二芯片30b还可以包括贯穿衬底382的导电通孔330,其开口于衬底第二表面324,另一端与集成电路结构381耦合。根据一个实施例,导电通孔330中可以填充有导电材料331和设置在导电通孔330侧壁与导电材料331之间的绝缘层332(如:氧化硅)。导电材料331的一端与集成电路结构381电连接。48.根据一个实施例,第二芯片30b还可以包括位于第二表面324上方的掩膜层383,掩膜层383可以覆盖第二表面324用于保护芯片,同时经过图形化后在导电通孔330上方设有开口,用于实现导电材料331与外部电路的电连接。49.根据一个实施例,第二芯片30b还可以包括位于掩膜层383上方的经图形化的金属导电层384,与导电通孔330中的导电材料331电连接。50.根据一个实施例,第二芯片30b还可以包括位于金属导电层384上方的钝化层385,钝化层385在金属导电层384上方设有开口。根据一个实施例,可选择的第二芯片30b还可以包括与金属导电层384电连接的在钝化层385的开口中形成的金属球386,金属球386可用于与外部电路电连接。根据一个实施例,金属导电层或金属球可以作为第二芯片的引出电极。51.根据一个实施例,第二芯片30b还可以包括进行键合的第二电气连接层,第二电气连接层可以包括第二电气键合点36和第二封装环37。52.图4a至k是根据本技术一个实施例的集成mems热电堆红外探测器芯片部分制造流程图。图5a至d为根据本技术一个实施例的制备集成mems热电堆红外探测器芯片制造方法流程图。以下只是一种方法的实施例,本领域技术人员知晓的,该方法中的各操作或步骤的前后顺序并不是完全固定不变的,而是可以根据需要调整的。53.在步骤510,制备第一芯片,所述第一芯片为微机电系统红外热电堆传感器芯片。54.根据一个实施例,如图5b所示,制备第一芯片可以包括:(形成mems热电堆红外探测器芯片的现有工艺在此不再赘述)55.在步骤511,在第一芯片的第一表面淀积光栅材料,第一芯片的第一表面是远离第一电气键合点的表面。56.在步骤512,在第一芯片的第一表面利用淀积的光栅材料形成光学系统,例如光栅或者镜片。根据不同的实施例,光栅可以是通过对光栅材料的图形化形成的,或者可以是通过对第一芯片的衬底刻蚀形成的。57.步骤513,在第一芯片靠近红外热电堆的第二表面形成第一电气键合点和第一封装环,用于电连接和键合。其中,第一电气键合点与红外热电堆电连接。58.在步骤520,制备第二芯片,所述第二芯片为集成电路芯片。如图5c所示,制备第二芯片可以包括:59.在步骤521,如图4a所示,在衬底422的第一表面401形成可以作为导电通孔430的凹槽。60.在步骤522,如图4b所示,在导电通孔430中形成绝缘层432,并且在导电通孔430开口以外的衬底422的第一表面401上形成绝缘材料。61.在步骤523,使用导电材料431填平导电通孔430。62.在步骤524,如图4d所示,在衬底422的第一表面401上形成集成电路结构421。导电材料431与集成电路结构421电连接。63.在步骤525,根据图4e所示,在集成电路结构421远离导电通孔的表面形成金属层,并对其进行图形化形成第二电气键合点416和第二封装环417,用于电连接和键合。第二电气键合点416与集成电路结构421的输出位置电连接。64.在步骤530,如图4f所示,键合第一芯片40a与第二芯片40b。其中第一电气键合点414与第二电气键合点416电气键合,第一封装环415和第二封装环417键合。65.可选择的,在完成第一芯片40a和第二芯片40b的键合后,在步骤540,可以对第二芯片的第二表面进行处理,包括:66.在步骤541,如图4g所示,对第二表面402进行减薄,使衬底422的第二表面402可以露出导电通孔430,导电通孔430位于第二表面402的开口处没有绝缘层覆盖。根据一个实施例,可以通过cmp(chemical mechanical polishing,化学机械抛光)的减薄方式来实现。根据一个实施例,可以在键合前或后对第二芯片进行减薄。67.在步骤542,根据图4h,对减薄后的衬底422第二表面402进行氧化,形成一层氧化硅绝缘层423作为掩膜,并图形化掩膜423露出导电通孔430。向导电通孔430继续填充导电材料,使其位于第二表面402的开口与掩膜层423平齐。68.在步骤543,如图4i所示,在掩膜层423上方淀积一层金属导电层424与导电通孔430电连接,金属导电层424覆盖导电通孔430位于第二表面402上的开口,形成电连接。图形化金属导电层424,使连接各导电通孔430的金属导电层424彼此断开。上述淀积工艺可以采用多种工艺,如低压化学气相沉积(lpcvd)、等离子体化学气相沉积(pecvd)或者热氧化等常见工艺。69.在步骤544,如图4j所示,在金属导电层424之上淀积一层钝化层425用于保护第二芯片40b的表面,钝化层材料可以为氧化硅或氮化硅,起到对金属导电层424表面的屏蔽外界干扰的作用,以防止金属导电层424因腐蚀、氧化、老化等作用遭到破坏。根据一个实施例,对钝化层425进行光刻,在第二表面402上形成多个开口,使多个彼此断开的金属导电层424在钝化层425的开口中露出,用于与外部电路电连接。70.在步骤545,如图4k所示,在光刻后的钝化层425开口中裸露出的金属导电层424上种植金属球426,用于与外部电路电连接,最终键合后的集成mems热电堆红外探测器芯片结构如图1所示。71.采用本技术的方案,可以大幅节省集成mems芯片的占用空间,缩小mems芯片的体积,同时减少打线工艺连接电路对mems芯片造成的影响。同时由于光学系统的直接集成,降低了封装光学系统的成本,减少了mems芯片的制造工序,同时有效避免了封装光学系统造成的光学系统无法对准敏感部件造成的传感器灵敏度低的问题。此外,本技术采用的集成mems芯片设计还可以缩短外界有效辐射射入mems芯片到达敏感部件的距离,改善红外信号射入mems芯片被储存过程中的反射、辐射或衰减等问题,提高芯片对红外的吸收效率,提高mems芯片的准确度。72.上述实施例仅供说明本技术之用,而并非是对本技术的限制,有关技术领域的普通技术人员,在不脱离本技术范围的情况下,还可以做出各种变化和变型,因此,所有等同的技术方案也应属于本技术公开的范畴。

本文地址:https://www.jishuxx.com/zhuanli/20240726/123073.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。