显示装置的制作方法
- 国知局
- 2024-06-21 13:37:18
本申请涉及显示,具体涉及一种显示装置。
背景技术:
1、在显示装置中,由于连接时序控制器和源极驱动芯片的传输线路长短不一以及源极驱动芯片之间存在差异,不同源极驱动芯片中的锁频锁相模块锁定频率和对齐相位的时间不同,进而导致不同源极驱动芯片之间连接状态时间不同步,当该时间的差异过大时,则会出现频率锁定错误的情况,如果没有重新进行锁频和锁相以对齐时间,则会导致显示装置出现黑屏的问题。
技术实现思路
1、本申请提供一种显示装置,以解决显示装置中因连接时序控制器和源极驱动芯片的传输线路长短不一以及源极驱动芯片之间存在差异而导致的黑屏的问题。
2、第一方面,本申请提供一种显示装置,包括:显示面板、时序控制器、多个源极驱动器、多条第一信号线、多条第二信号线和多条第三信号线,所述显示面板通过多条所述第一信号线与多个所述源极驱动器电性连接,所述时序控制器通过多条所述第二信号线与多个所述源极驱动器电性连接,多个所述源极驱动器通过多条所述第三信号线电性连接且通过多条所述第三信号线与所述时序控制器电性连接;
3、其中,多个所述源极驱动器中的第i个所述源极驱动器包括:
4、锁频锁相模块,用于接收所述时序控制器提供的时钟对齐信号,并用于根据所述时钟对齐信号进行锁频和锁相;
5、处理模块,用于在所述锁频锁相模块锁频和锁相后生成高电位的第一同步信号,并判断是否从所述第三信号线接收到多个所述源极驱动器中的第j个所述源极驱动器所发送的高电位的第二同步信号,以及在接收到高电位的所述第二同步信号的情况下判断从预设起始时间起至接收到所述时序控制器提供的数据包中的配置指令时为止的时间间隔是否大于预设时长,并在所述时间间隔小于或等于所述预设时长的情况下生成接收显示数据的控制指令,其中,i和j均为正整数;以及
6、锁存模块,用于根据所述控制指令从所述时序控制器接收所述显示数据。
7、在本申请提供的显示装置中,所述处理模块包括:
8、逻辑单元,用于在接收到高电位的所述第二同步信号后生成第一触发信号;
9、计时单元,用于根据所述第一触发信号计时,并输出计时信号;以及
10、判断单元,用于从所述锁存模块读取所接收到的所述配置指令,并根据所述计时信号判断接收到所述配置指令的时间间隔是否大于所述预设时长,并在所述时间间隔小于或等于所述预设时长的情况下生成所述控制指令。
11、在本申请提供的显示装置中,所述处理模块还包括:
12、同步信号生成单元,用于在所述锁频锁相模块锁频和锁相后生成高电平的所述第一同步信号;
13、所述逻辑单元用于在接收到所述第一同步信号后判断是否接收到高电平的所述第二同步信号,并在接收到高电平的所述第二同步信号后生成所述触发信号。
14、在本申请提供的显示装置中,所述同步信号生成单元包括:
15、与门电路,所述与门电路的输入端与所述锁频锁相模块电性连接,所述与门电路的输出端与所述逻辑单元电性连接,所述与门电路用于根据所述锁频锁相模块所输出的锁频锁相信号生成所述第一同步信号。
16、在本申请提供的显示装置中,所述逻辑单元包括:
17、同步节点,所述同步节点与所述第三信号线电性连接;
18、第一三极管开关,所述第一三极管开关的控制端与所述与门电路的输出端电性连接,所述第一三极管开关的输入端、输出端中的一者与所述同步节点电性连接,所述第一三极管开关的输入端、输出端中的另一者与所述源极驱动器的接地线电性连接;
19、第一电阻,所述第一电阻的一端与所述源极驱动器的电源输入端电性连接,所述第一电阻的另一端与所述同步节点电性连接;
20、第二三极管开关,所述第一三极管开关的控制端与所述同步节点电性连接,所述第二三极管开关的输入端、输出端中的一者与所述电源输入端电性连接;
21、第二电阻,所述第二电阻的一端与所述第二三极管开关的输入端、输出端中的另一者电性连接,所述第二电阻的另一端与所述接地线之间;以及
22、二极管,所述二极管的正极与所述接地线电性连接,所述二极管的负极与所述同步节点电性连接。
23、在本申请提供的显示装置中,所述判断单元还用于在所述时间间隔大于所述预设时长的情况下,控制所述锁频锁相模块重新进行锁频和锁相。
24、在本申请提供的显示装置中,所述判断单元还用于在没有接收到所述配置指令的情况下,控制所述锁频锁相模块重新进行锁频和锁相。
25、在本申请提供的显示装置中,所述逻辑单元还用于在接收到低电位的所述第二同步信号后生成第二触发信号;
26、所述判断单元还用于根据所述第二触发信号控制所述锁频锁相模块重新进行锁频和锁相。
27、在本申请提供的显示装置中,所述配置指令包括选片指令和启动指令。
28、在本申请提供的显示装置中,所述预设起始时间为所述处理模块接收到高电位的所述第二同步信号的时间。
29、本申请的有益效果在于:本申请提供的显示装置,通过增加处理模块同步检测外部连接状态信号,等待所有源极驱动芯片的连接状态信号拉高后再进行判断,可满足各种产品需求,避免显示装置中因连接时序控制器和源极驱动芯片的传输线路长短不一以及源极驱动芯片之间存在差异而导致的黑屏问题。
技术特征:1.一种显示装置,其特征在于,包括:
2.根据权利要求1所述的显示装置,其特征在于,所述处理模块包括:
3.根据权利要求2所述的显示装置,其特征在于,所述处理模块还包括:
4.根据权利要求3所述的显示装置,其特征在于,所述同步信号生成单元包括:
5.根据权利要求4所述的显示装置,其特征在于,所述逻辑单元包括:
6.根据权利要求2所述的显示装置,其特征在于,所述判断单元还用于在所述时间间隔大于所述预设时长的情况下,控制所述锁频锁相模块重新进行锁频和锁相。
7.根据权利要求2所述的显示装置,其特征在于,所述判断单元还用于在没有接收到所述配置指令的情况下,控制所述锁频锁相模块重新进行锁频和锁相。
8.根据权利要求2所述的显示装置,其特征在于,所述逻辑单元还用于在接收到低电位的所述第二同步信号后生成第二触发信号;
9.根据权利要求1所述的显示装置,其特征在于,所述配置指令包括选片指令和启动指令。
10.根据权利要求1所述的显示装置,其特征在于,所述预设起始时间为所述处理模块接收到高电位的所述第二同步信号的时间。
技术总结本申请提供一种显示装置,包括显示面板、时序控制器、多个源极驱动器、多条第一信号线、多条第二信号线和多条第三信号线;源极驱动器包括:锁频锁相模块,用于接收时钟对齐信号进行锁频锁相;处理模块,用于在锁频锁相后生成高电位的第一同步信号,然后在接收到其他源极驱动器所发送的高电位的第二同步信号后,判断从预设起始时间至接收到时序控制器提供的数据包中的配置指令时为止的时间是否超时,没有则生成接收显示数据的控制指令;锁存模块,用于根据控制指令从时序控制器接收显示数据。本申请的显示装置等待所有源极驱动器的连接状态信号都被拉高后再进行计时,解决了显示装置中传输线路长短不一以及源极驱动芯片之间存在差异而导致的黑屏。技术研发人员:林仕敏,刘凯愉受保护的技术使用者:TCL华星光电技术有限公司技术研发日:技术公布日:2024/5/8本文地址:https://www.jishuxx.com/zhuanli/20240618/33498.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表