一种设置升压模块的像素驱动电路的制作方法
- 国知局
- 2024-06-21 13:56:24
本发明涉及像素驱动,具体涉及一种设置升压模块的像素驱动电路。
背景技术:
1、在液晶面板的现有技术中,为了使data信号线到达每一个像素时每条走线的阻抗基本一致,通常采用一段蛇形走线来实现,data信号线会经过一段蛇形的绕线再连接到像素区域,根据data信号线的材质和长度使得每条data信号线的阻抗基本一致。这样,当扫描线打开某一行像素时,数据驱动ic的所有输出通道同时输出,此时每一行的data信号线的阻抗均一致,因此,给同一行的每个像素充电的时间都一致,这样画面的均匀性会好。
2、而该种像素驱动电路虽然保证了画面的均匀性,但是受ddic(data driver ic)source通道电流大小(即,ic驱动能力)的限制以及data信号线阻抗的增加的影响,会使得驱动时序中将data信号线充电时间设置为较长,影响每一帧内的显示时间占比。
3、综上所述,传统的像素驱动电路存在的data线充电时间长的问题。
技术实现思路
1、有鉴于此,本发明提供一种设置升压模块的像素驱动电路,通过改进电路结构,解决了传统的像素驱动电路存在的data线充电时间长的问题。
2、为解决以上问题,本发明的技术方案为采用一种设置像素电极升压模块的像素驱动电路,包括:第一晶体管、保持电容和像素电容,其特征在于, 所述第一晶体管的第一源漏极耦接至数据信号线,栅极耦接至控制信号线,第二源漏极耦接至保持电容的一端以及像素电容的一端的同时,第二源漏极还与像素电极升压模块耦接,所述预存储电容和所述像素电容远离所述第一晶体管的一端耦接至公共电极线,其中,所述像素电极升压模块包括第二晶体管和第一全局信号线,所述第一晶体管的第二源漏极耦接至所述第二晶体管的栅极,所述二晶体管的第一源漏极和第二源漏极均耦接至所述第一全局信号线。
3、可选地,在当前帧的背光关闭时间内,基于控制信号控制所述第一晶体管打开,所述第一晶体管基于数据信号对像素电容进行充电。
4、可选地,在所述驱动电路中的全部像素电容充电完成后,第一全局信号跳变为高电位,将所述第二晶体管的工作状态改变为截止区,从而将存储于所述第二晶体管内的电荷转移至所述像素电容,在像素电容上形成液晶翻转目标角度所需的电压。
5、可选地,在所述驱动电路中的全部像素电容上形成液晶翻转目标角度所需的电压后,所述第一全局信号线跳变回低电位,背光开启。
6、可选地,在所述驱动电路不包含所述像素电极升压模块的情况下,所述驱动电路被配置为:所述第一晶体管的第一源漏极耦接至数据信号线,栅极耦接至控制信号线,第二源漏极耦接至保持电容的一端以及像素电容的一端,所述数据信号线还与第三晶体管及数据线升压模块耦接。
7、可选地,所述数据线升压模块包括第二晶体管、第一全局信号线及第二全局信号线,所述数据信号线耦接至所述第二晶体管的栅极,所述二晶体管的第一源漏极和第二源漏极均耦接至所述第一全局信号线,所述第二全局信号线耦接至所述第三晶体管的栅极,所述第三晶体管的第一源漏极与source线耦接,第二源漏极与所述数据信号线耦接。
8、可选地,在当前帧的背光关闭时间内,基于第二全局信号控制所述第三晶体管打开,所述第三晶体管将source线信号转移至所述数据信号线后,第二全局信号跳变为低电位,所述第三晶体管关断。
9、可选地,所述第三晶体管关断后,第一全局信号跳变为高电位,将所述第二晶体管的工作状态改变为截止区,从而将存储于所述第二晶体管内的电荷转移至所述数据信号线,完成数据信号的拉高。
10、本发明的首要改进之处为提供的一种设置升压模块的像素驱动电路,通过像素电极升压模块或数据线升压模块,将像素电极电压(像素电容电压)等比例放大或数据线电压等比例放大,避免了ddic source通道的大压差负载工作状态,解决了像素驱动电路存在的data线充电时间长的问题。同时,在像素电路设置数据线升压模块时,由于每根data信号线仅需与数据线升压模块的两个tft配合,未对单一像素的开口率产生影响,保证了整体像素驱动电路的开口率,未对透光率产生影响。
技术特征:1.一种设置升压模块的lcd驱动电路,包括:第一晶体管(m1)、保持电容(cst)和像素电容(clc),其特征在于,
2.根据权利要求1所述的驱动电路,其特征在于,在当前帧的背光关闭时间内,基于控制信号控制所述第一晶体管(m1)打开,所述第一晶体管(m1)基于数据信号对像素电容(clc)进行充电。
3.根据权利要求2所述的驱动电路,其特征在于,在所述驱动电路中的全部像素电容(clc)充电完成后,第一全局信号跳变为高电位,将所述第二晶体管(m2)的工作状态改变为截止区,从而将存储于所述第二晶体管(m2)内的电荷转移至所述像素电容(clc),在像素电容(clc)上形成液晶翻转目标角度所需的电压。
4.根据权利要求3所述的驱动电路,其特征在于,在所述驱动电路中的全部像素电容(clc)上形成液晶翻转目标角度所需的电压后,所述第一全局信号线(pump)跳变回低电位,背光开启。
5.根据权利要求1所述的驱动电路,其特征在于,在所述驱动电路不包含所述像素电极升压模块的情况下,所述驱动电路被配置为:
6.根据权利要求5所述的驱动电路,其特征在于,所述数据线升压模块包括第二晶体管(m2)、第一全局信号线(pump)及第二全局信号线(pump),
7.根据权利要求6所述的驱动电路,其特征在于,在当前帧的背光关闭时间内,基于第二全局信号控制所述第三晶体管(m3)打开,所述第三晶体管(m3)将source线信号转移至所述数据信号线(data)后,第二全局信号跳变为低电位,所述第三晶体管(m3)关断。
8.根据权利要求7所述的驱动电路,其特征在于,所述第三晶体管(m3)关断后,第一全局信号跳变为高电位,将所述第二晶体管(m2)的工作状态改变为截止区,从而将存储于所述第二晶体管(m2)内的电荷转移至所述数据信号线(data),完成数据信号的拉高。
技术总结本发明公开了一种设置升压模块的LCD驱动电路,包括:第一晶体管、保持电容和像素电容,所述第一晶体管的第一源漏极耦接至数据信号线,栅极耦接至控制信号线,第二源漏极耦接至保持电容的一端以及像素电容的一端的同时,第二源漏极还与像素电极升压模块耦接,所述预存储电容和所述像素电容远离所述第一晶体管的一端耦接至公共电极线,其中,所述像素电极升压模块包括第二晶体管和第一全局信号线,所述第一晶体管的第二源漏极耦接至所述第二晶体管的栅极,所述二晶体管的第一源漏极和第二源漏极均耦接至所述第一全局信号线。技术研发人员:张锦,胡铖,张元波,沈翰宁受保护的技术使用者:成都九天画芯科技有限公司技术研发日:技术公布日:2024/5/29本文地址:https://www.jishuxx.com/zhuanli/20240618/35224.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表