一种交替显示的场序像素驱动电路的制作方法
- 国知局
- 2024-06-21 13:59:15
本发明涉及像素驱动,具体涉及一种交替显示的场序像素驱动电路。
背景技术:
1、在场序(field sequential)或者色序法(color sequential)显示技术中,需在所有画面液晶偏转到稳定状态后才可开启背光,以免有画面混乱的现象发生,因此如何加快液晶驱动时间,增加背光开启时间,是本领域亟待解决的问题。
2、传统色序显示技术的lcd的像素驱动电路,在一帧内,首先按顺序分别对各行像素电极进行充电,然后等待所有液晶偏转到稳定位置,最后再打开背光,如果不等待液晶稳定,而是在最后一行像素充电完成后,马上打开背光,则由于靠后充电的像素对应液晶还未稳定,会导致上下亮度、颜色发生差异,进而出现画面混乱的问题。因此在像素驱动电路中,一帧内留给背光开启的时间非常短,很难实现高亮度,高频率显示,同时对背光亮度规格和寿命均会有较高要求,提高了产品成本。
3、综上所述,传统的像素驱动电路存在背光开启时间短的问题。
技术实现思路
1、有鉴于此,本发明提供一种交替显示的场序像素驱动电路,通过改进电路结构及驱动时序,解决了传统的像素驱动电路存在背光开启时间短的问题。
2、为解决以上问题,本发明的技术方案为采用一种交替显示的场序像素驱动电路,包括:第一子驱动电路和第二子驱动电路, 所述第一子驱动电路和所述第二子驱动电路均包括第一晶体管、第二晶体管、第三晶体管、像素电极、参考电极、存储电容和液晶元件,其中,所述第一子驱动电路的第一晶体管的栅极与第一控制信号线耦接,所述第一子驱动电路的第二晶体管的栅极与第二全局信号线耦接,所述第一子驱动电路的第三晶体管的栅极与第一全局信号线耦接;所述第二子驱动电路的第一晶体管的栅极与第二控制信号线耦接,所述第二子驱动电路的第二晶体管的栅极与第一全局信号线,所述第二子驱动电路的第三晶体管的栅极与第二全局信号线耦接。
3、可选地,所述第一子驱动电路被配置为:所述第一子驱动电路的第一晶体管的第一源漏极与数据信号线耦接,栅极与第一控制信号线耦接,第二源漏极与像素电极耦接;所述第一子驱动电路的第二晶体管的第一源漏极与像素电极耦接,栅极与第二全局信号线耦接,第二源漏极耦接至参考电极;所述第一子驱动电路的第三晶体管的第一源漏极与参考电极耦接,栅极与第一全局信号线耦接,第二源漏极与公共电极线耦接;所述第一子驱动电路的存储电容的一端与公共电极线耦接,另一端与像素电极耦接;所述第一子驱动电路的液晶元件的一端与像素电极耦接,另一端与参考电极耦接。
4、可选地,所述第二子驱动电路被配置为:所述第二子驱动电路的第一晶体管的第一源漏极与数据信号线耦接,栅极与第二控制信号线耦接,第二源漏极与像素电极耦接;所述第二子驱动电路的第二晶体管的第一源漏极与像素电极耦接,栅极与第一全局信号线耦接,第二源漏极耦接至参考电极;所述第二子驱动电路的第三晶体管的第一源漏极与参考电极耦接,栅极与第二全局信号线耦接,第二源漏极与公共电极线耦接;所述第二子驱动电路的存储电容的一端与公共电极线耦接,另一端与像素电极耦接;所述第二子驱动电路的液晶元件的一端与像素电极耦接,另一端与参考电极耦接。
5、可选地,所述场序像素驱动电路的驱动时序被配置为,在第n帧时,第一全局信号线保持低电平,第二全局信号线跳变为高电平并保持,此时:所述第一子驱动电路的第二晶体管在第二全局信号的控制下开启且第三晶体管保持关断,像素电极与参考电极之间为导通状态,液晶元件的两端电压为0,在第一控制信号线跳变为高电位后,所述第一子驱动电路的第一晶体管打开并基于数据信号将数据信号电压写入像素电极和参考电极;同时,所述第二子驱动电路的第三晶体管在第二全局信号的控制下开启且第二晶体管保持关断,像素电极与参考电极之间为关断状态,且参考电极与公共电极线导通,因此,所述第二子驱动电路的液晶元件的两端根据第n-1帧写入至像素电极的数据信号电压产生压差。
6、可选地,在第n+1帧时,第二全局信号线跳变为低电平,第一全局信号线跳变为高电平并保持,此时:所述第一子驱动电路的第三晶体管在第二全局信号的控制下开启且第二晶体管保持关断,像素电极与参考电极之间为关断状态,且参考电极与公共电极线导通,因此,所述第一子驱动电路的液晶元件的两端根据第n帧写入至像素电极的数据信号电压产生压差;同时,所述第二子驱动电路的第二晶体管在第二全局信号的控制下开启且第三晶体管保持关断,像素电极与参考电极之间为导通状态,液晶元件的两端电压为0,在第一控制信号线跳变为高电位后,所述第二子驱动电路的第一晶体管打开并基于数据信号将数据信号电压写入像素电极和参考电极。
7、可选地,当进入第n帧时,背光关闭,直至所述第二子驱动电路的液晶元件的两端根据第n-1帧写入至像素电极的数据信号电压产生的压差驱动液晶完成翻转后,背光开启。
8、可选地,当进入第n+1帧时,背光关闭,直至所述第一子驱动电路的液晶元件的两端根据第n帧写入至像素电极的数据信号电压产生的压差驱动液晶完成翻转后,背光开启。
9、可选地,所述第一晶体管、所述第二晶体管和所述第三晶体管均被配置为n型薄膜场效应晶体管。
10、可选地,所述像素电极和所述参考电极均为由透明导电材料形成的电极板。
11、可选地,所述液晶元件被配置为常黑模式。
12、本发明的首要改进之处为提供的交替显示的场序像素驱动电路,通过设置第一子驱动电路和第二子驱动电路,可以确保在每一帧时间,都有一个子驱动电路对应的子像素处于正常发光状态,而另一个子驱动电路对应的子像素可以同步进行下一帧所需像素电压信号的写入,且由于其像素电极和参考电极处于导通状态,因此该子像素液晶元件不会透光,不会显示错误的灰阶。通过上述驱动电路和对应信号时序控制实现了子像素按帧交替发光的功能,可以实现数据信号电压的写入和发光同步进行,从而在实现场序显示的同时,可以大幅增加发光时间,提高显示器件亮度,或者降低背光单元的功耗,同时数据信号电压写入时间也可以大幅增加,有利于高分辨率高刷新率显示器件的实现。
技术特征:1.一种交替显示的场序像素驱动电路,其特征在于,包括:第一子驱动电路和第二子驱动电路,
2.根据权利要求1所述的场序像素驱动电路,其特征在于,所述第一子驱动电路被配置为:
3.根据权利要求2所述的场序像素驱动电路,其特征在于,所述第二子驱动电路被配置为:
4.根据权利要求3所述的场序像素驱动电路,其特征在于,所述场序像素驱动电路的驱动时序被配置为,在第n帧时,第一全局信号线(en10)保持低电平,第二全局信号线(en20)跳变为高电平并保持,此时:
5.根据权利要求4所述的场序像素驱动电路,其特征在于,在第n+1帧时,第二全局信号线(en20)跳变为低电平,第一全局信号线(en10)跳变为高电平并保持,此时:
6.根据权利要求4所述的场序像素驱动电路,其特征在于,当进入第n帧时,背光关闭,直至所述第二子驱动电路的液晶元件(clc)的两端根据第n-1帧写入至像素电极的数据信号电压产生的压差驱动液晶完成翻转后,背光开启。
7.根据权利要求5所述的场序像素驱动电路,其特征在于,当进入第n+1帧时,背光关闭,直至所述第一子驱动电路的液晶元件(clc)的两端根据第n帧写入至像素电极的数据信号电压产生的压差驱动液晶完成翻转后,背光开启。
8.根据权利要求1所述的场序像素驱动电路,其特征在于,所述第一晶体管(t11)、所述第二晶体管(t12)和所述第三晶体管(t13)均被配置为n型薄膜场效应晶体管。
9.根据权利要求1所述的场序像素驱动电路,其特征在于,所述像素电极和所述参考电极(vref)均为由透明导电材料形成的电极板。
10.根据权利要求1所述的场序像素驱动电路,其特征在于,所述液晶元件(clc)被配置为常黑模式。
技术总结本发明公开了一种交替显示的场序像素驱动电路,包括:第一子驱动电路和第二子驱动电路,所述第一子驱动电路和所述第二子驱动电路均包括第一晶体管、第二晶体管、第三晶体管、像素电极、参考电极、存储电容和液晶元件,其中,所述第一子驱动电路的第一晶体管的栅极与第一控制信号线耦接,所述第一子驱动电路的第二晶体管的栅极与第二全局信号线耦接,所述第一子驱动电路的第三晶体管的栅极与第一全局信号线耦接;所述第二子驱动电路的第一晶体管的栅极与第二控制信号线耦接,所述第二子驱动电路的第二晶体管的栅极与第一全局信号线,所述第二子驱动电路的第三晶体管的栅极与第二全局信号线耦接。技术研发人员:张锦,张元波,胡铖,沈翰宁受保护的技术使用者:成都九天画芯科技有限公司技术研发日:技术公布日:2024/5/29本文地址:https://www.jishuxx.com/zhuanli/20240618/35358.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表