技术新讯 > 微观装置的制造及其处理技术 > 集成电路封装和支撑基板的制作方法  >  正文

集成电路封装和支撑基板的制作方法

  • 国知局
  • 2024-07-27 12:51:47

1.本文的实施例涉及集成电路封装和支撑基板,特别是控制安装有集成电路裸片的集成电路封装的层压基板的翘曲。背景技术:2.图1示出集成电路封装10的一部分的横截面。封装10包括层压基板12。层压基板12由多个层的层压形成,这些层包括:绝缘(例如,fr4-阻燃剂4)芯层14;在芯层14的每个相对表面上的导电(铜)层18a、18b;在每个铜层18a、18b上的预浸料层16a、16b;在每个预浸料层16a、16b上的导电(铜)层18c、18d;以及在每个铜层18c、18d上的阻焊层20a、20b。层压基板12还可以包括电镀过孔(未明确示出),其将铜层18a、18c的一部分电连接到铜层18b、18d的一部分。层压基板12可以采用印刷电路板pcb的形式。3.集成电路裸片30安装至层压基板12的上表面。集成电路裸片30包括背面32和正面34。在正面34上提供多个集成电路电连接垫36。使用粘合材料38(例如裸片附接胶水或胶带),在层压基板12上表面处,将集成电路裸片30的背面32附接至阻焊层20a。4.在阻焊层20a中选择性地制成开口40,以露出提供层压基板12的连接垫42的铜层18c的相应部分。键合线43在电连接垫36到相应的连接垫42之间电连接。5.在阻焊层20b中选择性地制成开口44,以露出提供层压基板12的连接垫46的铜层18d的相应部分。将焊球48安装至连接垫46。6.罩体(或盖子)50附接至层压基板12以包封集成电路裸片30。可选地,包封体可以在层压基板12上被二次注模以包封集成电路芯片30。7.集成电路裸片30的硅材料与层压基板12之间的热膨胀系数cte存在已知的不匹配。例如,硅的cte约为2.8ppm/℃,塑料基板的cte约为15ppm/℃。cte中的这种不匹配可能导致设备翘曲的风险,这会产生许多问题,诸如难以附接罩体50;损坏集成电路裸片30的硅材料或粘合材料38;以及修改集成电路裸片30的电子电路的操作(例如,操作参数漂移)。8.本领域需要解决设备翘曲的问题。技术实现要素:9.根据本实用新型,可以克服上述技术问题,有助于实现以下优点:控制安装有集成电路裸片的集成电路封装的层压基板的翘曲。10.在一个实施例中,集成电路封装包括:由绝缘芯层、绝缘芯层之上的导电层和导电层之上的阻焊层形成的支撑基板,其中支撑基板包括裸片附接位置和第一连接垫;集成电路芯片,具有带第二连接垫的正面和背面,其中背面在裸片附接位置处安装至支撑基板的上表面;其中支撑基板的上表面包括位于裸片附接位置内的腔体,所述腔体延伸到集成电路芯片的背面之下,所述腔体包括一个其中不存在阻焊层和导电层的至少一部分的区域;以及第一和第二连接垫之间的键合线。11.根据某些实施例,集成电路芯片的外围部分的下方存在所述腔体,所述第二连接垫位于所述外围部分。12.根据某些实施例,集成电路芯片的外围部分的下方不存在所述腔体,所述第二连接垫位于所述外围部分。13.根据某些实施例,导电层的不存在的所述部分是所述腔体内所述导电层厚度的一部分。14.根据某些实施例,导电层的不存在的所述部分是所述腔体内所述导电层的整个厚度。15.根据某些实施例,绝缘芯层是fr4材料层。16.根据某些实施例,导电层是铜层。17.根据某些实施例,成电路封装还包括粘合层,所述粘合层用于将所述集成电路芯片的所述背面附接至所述支撑基板的所述上表面。18.根据某些实施例,腔体延伸到所述裸片附接位置之外。19.根据某些实施例,腔体延伸到所述集成电路芯片的外边缘之外。20.根据某些实施例,集成电路封装还包括安装至支撑基板的罩体,并且所述罩体被配置为包封所述集成电路芯片。21.根据某些实施例,在所述裸片附接位置内存在的所述阻焊层的剩余部分和所述导电层的剩余部分形成基座,其中所述集成电路芯片的所述背面安装至所述基座。22.根据某些实施例,腔体完全包围所述基座。23.根据某些实施例,腔体部分地包围所述基座。24.在一个实施例中,一种支撑基板用于集成电路封装,该支撑基板包括:绝缘芯层;在绝缘芯层之上的导电层;在导电层之上的阻焊层;以及在用于所述支撑基板的裸片附接位置处,在支撑基板上的表面中的腔体,该腔体包括其中不存在阻焊层和导电层的至少一部分的区域。25.根据某些实施例,竖直地在安装至所述裸片附接位置的集成电路芯片的正面上的连接垫将被定位的位置之下,在所述裸片附接位置处在所述支撑基板的所述上表面中不存在所述腔体。26.根据某些实施例,导电层的不存在的所述部分是所述腔体内所述导电层厚度的一部分。导电层的不存在的所述部分是所述腔体内所述导电层的整个厚度。绝缘芯层是fr4材料层。27.根据某些实施例,导电层是铜层。28.根据某些实施例,腔体延伸到所述裸片附接位置之外。29.根据某些实施例,在所述裸片附接位置内存在的所述阻焊层的剩余部分和所述导电层的剩余部分形成基座,其中所述集成电路芯片的背面安装至基座。30.根据某些实施例,腔体完全包围所述基座。31.根据某些实施例,腔体部分地包围所述基座。附图说明32.为了更好地理解实施例,现在仅通过示例参考附图,其中:33.图1是集成电路封装一部分的横截面;34.图2是一部分集成电路封装的横截面;35.图3a-图3b是替代实施例的横截面;36.图4a-图4d是示出用于提供腔体的各种布置的简化的横截面图;以及37.图5a-图5b是示出腔体与裸片附接位置和安装的集成电路芯片之间关系的俯视图。具体实施方式38.要注意的是,图纸不一定按比例呈现,为了便于理解所示结构,已经对尺寸、形状、厚度等进行了一些夸大。39.图2示出了集成电路封装60的一部分的横截面。封装60包括层压(支撑)基板62。层压基板62由多个层的层压形成,这些层包括:绝缘(例如,fr4–阻燃剂4)芯层64;导电(铜)层68a;在芯层64的每个相对表面上的68b;在每个铜层68a、68b上的预浸料层66a、66b;在每个预浸料层66a、66b上的导电(铜)层68c、68d;以及在每个铜层68c、68d上的阻焊层70a、70b。层压基板62还可以包括电镀过孔(未明确示出),其将铜层68a、68b的一部分电连接到铜层68c、68d的一部分。层压基板62可以采用印刷电路板pcb的形式。40.此处的图示为四层铜型基板,但这仅为示例,此处的实施例同样适用于其他类型的基板,这些基板包括两层铜型基板,其省略了铜层68a、68b和预浸料层66a、66b,其中铜层68c、68d位于芯层64的每个相对表面上。41.进一步处理层压基板62的上表面,以选择性地移除(例如,使用蚀刻)阻焊层70a和铜层68c的一些部分,以在用于集成电路裸片的裸片附接位置76处形成腔体74。腔体74例如可以形成在裸片附接位置76的外围区域中。在所示示例中,腔体74达到四层铜基板的预浸料层66a;而在两层铜基板的情况下,腔体将达到芯64。42.集成电路芯片80在裸片附接位置76处被安装至层压基板62的上表面。集成电路芯片80包括背面82和正面84。在正面84上提供多个集成电路电连接垫86。使用粘合材料88(例如裸片附接胶水或胶带)将集成电路裸片80的背面32附接至层压基板62上表面处的阻焊层70a。要注意的是,由于腔体74的存在,集成电路裸片80的外围部分将悬臂悬挂在腔体之上。因此,在空腔74的位置处存在集成电路裸片80的背面82的一些部分,这些部分与层压基板62分离,相应地减少了cte失配和翘曲或变形的风险。43.在实施例中,集成电路裸片80是微型机电系统(mems)设备。mems设备可以是腔型设备(诸如具有压力传感器、陀螺仪或加速计)。44.在阻焊层70a中选择性地制成开口90,以露出提供层压基板62的连接垫92的铜层68c的相应部分。键合线93将电连接垫86电连接到相应的连接垫92。45.在阻焊层70b中选择性地制成开口94,以露出提供层压基板62的连接垫96的铜层68d的相应部分。将焊球98安装至连接垫96。连接垫96可以被布置为形成球栅阵列式布局。46.罩体(或盖子)100附接至层压基板62以包封集成电路裸片80。可选地,包封体可以在层压基板62上被二次注模以包封集成电路裸片80。47.图3a-图3b示出替代实施例。图2和图3中的相似参考标号涉及相似或类似的组件。注意,在集成电路裸片80的背面82的一些部分的下方提供与电连接垫86的位置竖直对齐(如图2所示)的腔体74,可能会在安装键合线的过程中出现断裂问题。图3a示出腔体74在这些位置被省略。图3b示出,在腔体74被提供的位置处,没有相应的竖直对齐的电气连接垫86。48.图2和图3a-图3b的实施例示出在腔体74中的铜层68c被完全移除。然而,可以理解的是,这只是作为示例,在一些实现中,在腔74中的铜层68c的厚度只是仅仅减少(参见图4d)。在这方面,铜层68c在腔体74的位置处的厚度减小仍然有利于将集成电路裸片80的背面82的部分与层压基板62分离。49.在将集成电路裸片80附接至层压基板62期间,必须小心,以使在存在腔体74的位置处并不施加裸片附接力。裸片附接力应被限制仅在裸片附接位置76的一些部分处应用,在这些部分中,铜层68c和阻焊层70a保持在适当位置。50.图4a-图4d是示出用于提供腔体74的各种布置的简化横截面图。图4a-图4c示出,腔体74的区域与集成电路裸片80的背面82的、其中铜层68c和阻焊层70a保持在适当位置的区域之比可以在1:3到1:1到3:1之间变化。图4d示出腔体74在有相应的键合线连接的位置处不存在,而在没有键合线附接的其他位置处存在。图4d进一步示出一种实施,其中形成腔体并不引起移除铜层68a的整个厚度,而是部分地使该铜层68c减薄。铜层68c的减薄(即开槽或移除)的量取决于用于形成腔体的蚀刻参数。在图4a-图4d中,在形成腔体74后留在裸片附接位置内的阻焊层70a和铜层68ca的剩余部分形成支撑集成电路裸片80背面82的安装基座78。安装基座78可以全部或部分地被腔体74包围。当将集成电路裸片80安装至裸片附接位置76时,安装力最好朝向并通常垂直于基座78的上表面。51.现在参考图5a-图5b,其示出封装的俯视图(减去罩体100)。俯视图示出了腔体74与裸片附接位置76的关系。集成电路裸片80在裸片附接位置76处被安装至层压基板62的阻焊层70a上。腔体74通过移除阻焊层70a和铜层68c来形成,以露出预浸料层66a(在四铜层型基板的情况下)或芯64(在双铜层型基板的情况下)。腔体74延伸到集成电路芯片80的外围区域下方,并进一步延伸到集成电路芯片80的外边缘之外。图5a示出在集成电路芯片80的整个外围区域之下提供腔体74的实施方式(横截面对应于图2和图3b,以及图4a-图4c)。另一方面,图5b示出一实现方式,其中腔体74被提供在集成电路芯片80的、其中没有电连接垫86的相应竖直对齐位置的外围区域之下(横截面对应于图3a和图3b以及图4d)。52.上述描述通过本实用新型的示例性实施例的完整和信息性描述的示例性和非限制性示例的方式提供。然而,当结合附图和所附权利要求书阅读时,鉴于前述描述,各种修改和改编对于相关领域的技术人员来说可能变得显而易见。然而,本实用新型教导的所有此类和类似的修改将仍然在所附权利要求中定义的本实用新型的范围内。

本文地址:https://www.jishuxx.com/zhuanli/20240726/123816.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。