技术新讯 > 办公文教,装订,广告设备的制造及其产品制作工艺 > 显示控制模块、显示装置以及驱动方法与流程  >  正文

显示控制模块、显示装置以及驱动方法与流程

  • 国知局
  • 2024-10-21 14:46:55

本发明涉及显示,尤其涉及一种显示控制模块、显示装置以及驱动方法。

背景技术:

1、显示装置一般包括系统级芯片以及时序控制器,系统级芯片生成第一脉冲信号,时序控制器生成第二脉冲信号并根据第一脉冲信号以及第二脉冲信号生成若干控制信号控制显示面板的显示。

2、但系统级芯片以及时序控制器因自身的晶振以及电容等元器件的精度衰减等问题,会出现系统级芯片以及时序控制器之间存在频差或者出现系统级芯片的第一脉冲信号以及时序控制器的第二脉冲信号与显示面板的预设刷新率之间出现频差。

技术实现思路

1、本申请的目的在于提供一种能够输出稳定帧率的显示控制模块、显示装置以及驱动方法。

2、本申请公开了一种显示控制模块,其包括:

3、系统级芯片,所述系统级芯片包括第一脉冲单元,所述第一脉冲单元生成具有第一帧率的第一脉冲信号;

4、时序控制器,所述时序控制器包括:

5、第二脉冲单元,所述第二脉冲单元生成具有第二帧率的第二脉冲信号;缓存单元,被配置为接收所述第一脉冲信号以及所述第二脉冲信号,当所述第一脉冲信号和/或所述第二脉冲信号与预设帧率不同时,所述缓存单元将所述第一脉冲信号和/或所述第二脉冲信号缓冲至预设帧率,所述预设帧率为显示面板的刷新率。

6、可选地,所述显示控制模块还包括:

7、视频处理单元,被配置为接收缓冲后的所述第一脉冲信号以及所述第二脉冲信号,并根据所述第一脉冲信号以及所述第二脉冲信号生成若干控制信号;

8、若干所述控制信号包括:

9、发光控制信号,所述发光控制信号根据所述第二脉冲信号生成,所述发光控制信号控制像素电路中发光单元阳极的电流通断;

10、复位信号,所述复位信号根据所述第二脉冲信号生成,所述复位信号控制所述发光单元阳极的复位;

11、数据控制信号,所述数据控制信号根据所述第一脉冲信号生成,所述数据控制信号控制数据信号写入所述像素电路。

12、可选地,所述发光控制信号在一帧内有a个发光控制脉冲,a大于0;所述数据控制信号在一帧内有一个数据控制脉冲。

13、可选地,所述复位信号在一帧内有a个复位脉冲,且所述复位信号的脉冲跟随所述发光控制信号的脉冲。

14、可选地,所述显示控制模块还包括:

15、判断单元,被配置为判断所述缓存单元缓冲的数据量是否达到设定值。

16、可选地,当所述第一帧率始终小于所述预设帧率时,所述缓存单元被配置为将所述第一帧率的每一帧的余量缓冲至下一帧,直至所述第一帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

17、可选地,当所述第一帧率始终大于所述预设帧率时,所述缓存单元被配置为使所述第一帧率的每一帧补足上一帧,直至所述第一帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

18、可选地,当所述第一脉冲信号的部分帧中所述第一帧率大于所述预设帧率,部分帧中所述第一帧率小于所述预设帧率时,所述缓存单元使所述第一脉冲信号中宽度较小的帧由下一帧补足,宽度较大的帧将多余部分缓冲至下一帧,当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

19、可选地,当所述第二帧率小于所述预设帧率时,所述缓存单元被配置为将所述第二帧率的每一帧的余量缓冲至下一帧,直至所述第二帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

20、可选地,当所述第二帧率大于所述预设帧率时,所述缓存单元被配置为使所述第二帧率的每一帧补足上一帧,直至所述第二帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

21、可选地,当所述第二脉冲信号的部分帧中所述第二帧率大于所述预设帧率,部分帧中所述第二帧率小于所述预设帧率时,所述缓存单元使所述第二脉冲信号中宽度较小的帧由下一帧补足,宽度较大的帧将多余部分缓冲至下一帧,当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

22、本申请还公开了一种显示装置,所述显示装置包括显示面板以及上述的显示控制模块,所述显示面板与所述显示控制模块连接。

23、本申请还公开了一种驱动方法,所述驱动方法应用于显示控制模块,所述显示控制模块包括系统级芯片以及时序控制器,所述系统级芯片包括第一脉冲单元,所述时序控制器包括第二脉冲单元与缓存单元;

24、所述方法包括:

25、所述第一脉冲单元生成具有第一帧率的第一脉冲信号;

26、所述第二脉冲单元生成具有第二帧率的第二脉冲信号;

27、所述缓存单元接收所述第一脉冲信号以及所述第二脉冲信号,当所述第一脉冲信号和/或所述第二脉冲信号与预设帧率不同时,所述缓存单元将所述第一脉冲信号和/或所述第二脉冲信号缓冲至预设帧率,所述预设帧率为显示面板的刷新率。

28、与相关技术相比,本申请通过在时序控制器中设置缓存单元,通过缓存单元将第一脉冲信号以及第二脉冲信号缓冲至显示面板的刷新率,避免了第一脉冲信号以及第二脉冲信号与显示面板的刷新率之间存在频差,从而避免了显示面板的画面撕裂等现象。

29、应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本说明书。

技术特征:

1.一种显示控制模块,其特征在于,包括:

2.根据权利要求1所述的显示控制模块,其特征在于,所述显示控制模块还包括:

3.根据权利要求2所述的显示控制模块,其特征在于,所述发光控制信号在一帧内有a个发光控制脉冲,a大于0;所述数据控制信号在一帧内有一个数据控制脉冲。

4.根据权利要求3所述的显示控制模块,其特征在于,所述复位信号在一帧内有a个复位脉冲,且所述复位信号的脉冲跟随所述发光控制信号的脉冲。

5.根据权利要求4所述的显示控制模块,其特征在于,所述显示控制模块还包括:

6.根据权利要求5所述的显示控制模块,其特征在于,当所述第一帧率始终小于所述预设帧率时,所述缓存单元被配置为将所述第一帧率的每一帧的余量缓冲至下一帧,直至所述第一帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

7.根据权利要求5所述的显示控制模块,其特征在于,当所述第一帧率始终大于所述预设帧率时,所述缓存单元被配置为使所述第一帧率的每一帧补足上一帧,直至所述第一帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

8.根据权利要求5所述的显示控制模块,其特征在于,当所述第一脉冲信号的部分帧中所述第一帧率大于所述预设帧率,部分帧中所述第一帧率小于所述预设帧率时,所述缓存单元使所述第一脉冲信号中宽度较小的帧由下一帧补足,宽度较大的帧将多余部分缓冲至下一帧,当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

9.根据权利要求5中任意一项所述的显示控制模块,其特征在于,当所述第二帧率小于所述预设帧率时,所述缓存单元被配置为将所述第二帧率的每一帧的余量缓冲至下一帧,直至所述第二帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

10.根据权利要求5所述的显示控制模块,其特征在于,当所述第二帧率大于所述预设帧率时,所述缓存单元被配置为使所述第二帧率的每一帧补足上一帧,直至所述第二帧率的每一帧等于所述预设帧率的每一帧;当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

11.根据权利要求5所述的显示控制模块,其特征在于,当所述第二脉冲信号的部分帧中所述第二帧率大于所述预设帧率,部分帧中所述第二帧率小于所述预设帧率时,所述缓存单元使所述第二脉冲信号中宽度较小的帧由下一帧补足,宽度较大的帧将多余部分缓冲至下一帧,当所述缓存单元的累计余量大于等于一个所述发光控制脉冲的宽度时,所述缓存单元输出缓存的信号,且所述缓存的信号的宽度等于一个所述发光控制脉冲的宽度。

12.一种显示装置,其特征在于,所述显示装置包括显示面板以及如权利要求1-11中任意一项所述的显示控制模块,所述显示面板与所述显示控制模块连接。

13.一种驱动方法,其特征在于,所述驱动方法应用于显示控制模块,所述显示控制模块包括系统级芯片以及时序控制器,所述系统级芯片包括第一脉冲单元,所述时序控制器包括第二脉冲单元与缓存单元;

技术总结本申请公开了一种显示控制模块、显示装置以及驱动方法。显示控制模块包括系统级芯片以及时序控制器。系统级芯片包括第一脉冲单元,第一脉冲单元生成具有第一帧率的第一脉冲信号。时序控制器包括第二脉冲单元以及缓存单元。第二脉冲单元生成具有第二帧率的第二脉冲信号。缓存单元被配置为接收第一脉冲信号以及第二脉冲信号,当第一脉冲信号和/或第二脉冲信号与预设帧率不同时,缓存单元将第一脉冲信号和/或第二脉冲信号缓冲至预设帧率,预设帧率为显示面板的刷新率。技术研发人员:李晓旭受保护的技术使用者:京东方科技集团股份有限公司技术研发日:技术公布日:2024/10/17

本文地址:https://www.jishuxx.com/zhuanli/20241021/319248.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。