一种驱动电路及其驱动方法、显示基板、显示面板与流程
- 国知局
- 2024-06-21 13:35:29
本技术涉及显示,尤其涉及一种驱动电路及其驱动方法、显示基板、显示面板。
背景技术:
1、显示面板中驱动电路的驱动性能对显示面板的使用性能具有较大的影响。在相关技术中,显示面板中的驱动电路(例如goa电路)与像素电路电连接,驱动电路的输出信号用于控制和驱动像素电路。目前,相关技术中的驱动电路的输出信号通常为ac(交流)信号,在实际应用中,ac信号叠加每一行的驱动电路和像素电路之后具有较大的负载(loading),很大程度上增大显示面板的功耗,且降低了输出信号的输出稳定性。
技术实现思路
1、本技术的实施例提供了一种驱动电路及其驱动方法、显示基板、显示面板,该驱动电路具有两个输出信号,且在相同的刷新率下,传输至像素电路中的输出信号为恒定电压信号,很大程度上提高了输出至像素电路中的信号的稳定性,降低了显示面板的功耗。
2、本技术的实施例采用如下技术方案:
3、第一方面,本技术的实施例提供了一种驱动电路,所述驱动电路包括级联设置的多个移位寄存器,第n级所述移位寄存器包括:
4、输入子电路,分别与输入端、第一时钟信号线和第一节点电连接,被配置为在所述第一时钟信号线输入的第一时钟信号的控制下将所述输入端的输入信号传输至所述第一节点;
5、第一输出子电路,分别与第四节点、第二时钟信号线和第一输出端电连接,被配置为在所述第四节点的电压的控制下将所述第二时钟信号线输入的第二时钟信号传输至所述第一输出端;
6、复位子电路,分别与第二节点、第一电源信号线和所述第一输出端电连接,被配置为在所述第二节点的电压的控制下将所述第一电源信号线输入的第一电源信号传输至所述第一输出端;
7、第二输出子电路,分别与所述第一输出端、所述第一电源信号线、第二电源信号线、功能信号线和第二输出端电连接,被配置为在所述第一输出端传输的第一输出信号的控制下从所述第二输出端输出第二输出信号;所述第一输出端与第n+1级所述移位寄存器电连接,所述第二输出端与像素电路电连接;n为正整数。
8、在本技术的实施例提供的至少一种驱动电路中,所述功能信号线包括第三电源信号线,和/或,掩蔽信号线。
9、在本技术的实施例提供的至少一种驱动电路中,所述第二输出子电路包括电连接的第一反相器和第二反相器,所述第一反相器的控制端和所述第一输出端电连接,所述第二反相器的控制端和所述第一反相器的输出端电连接,所述第二反相器的输出端和所述第二输出端电连接。
10、在本技术的实施例提供的至少一种驱动电路中,所述第一反相器包括第九晶体管和第十晶体管,所述第二反相器包括第十一晶体管和第十二晶体管;
11、所述第九晶体管的栅极和所述第十晶体管的栅极分别与所述第一输出端电连接,所述第九晶体管的第二极与第五节点电连接;所述第十晶体管的第一极与所述第五节点电连接,所述第十晶体管的第二极与所述第二电源信号线电连接;
12、所述第十一晶体管的栅极和所述第十二晶体管的栅极分别与所述第五节点电连接电连接,所述第十一晶体管的第一极与所述第一电源信号线电连接,所述第十一晶体管的第二极与所述第二输出端电连接;所述第十二晶体管的第一极与所述第二输出端电连接。
13、在本技术的实施例提供的至少一种驱动电路中,所述第九晶体管的第一极与所述第一电源信号线电连接,所述功能信号线包括掩蔽信号线,所述第十二晶体管的第二极与所述掩蔽信号线电连接。
14、在本技术的实施例提供的至少一种驱动电路中,所述功能信号线包括第三电源信号线和掩蔽信号线;所述第二输出子电路还包括第三电容器;
15、所述第九晶体管的第一极和所述第三电容器的第一电极分别与所述掩蔽信号线电连接,所述第三电容器的第二电极与所述第五节点电连接,所述第十二晶体管的第二极与所述第三电源信号线电连接。
16、在本技术的实施例提供的至少一种驱动电路中,所述第九晶体管的第一极与所述第一电源信号线电连接,所述功能信号线包括第三电源信号线,所述第十二晶体管的第二极与所述第三电源信号线电连接。
17、在本技术的实施例提供的至少一种驱动电路中,所述掩蔽信号线输入的掩蔽信号被配置为控制所述第二输出信号切换像素电路的刷新率。
18、在本技术的实施例提供的至少一种驱动电路中,第n级所述移位寄存器还包括第一控制子电路,所述第一控制子电路分别与所述第二节点、第四电源信号线、所述第一时钟信号线和所述第一节点电连接,所述第一控制子电路被配置为在所述第一时钟信号的控制下将所述第四电源信号线输入的第四电源信号传输至所述第二节点或在所述第一节点的电压的控制下将所述第一时钟信号传输至所述第二节点;
19、第n级所述移位寄存器还包括第二控制子电路,所述第二控制子电路分别与所述第一节点、所述第二节点、所述第二时钟信号线和所述第一电源信号线电连接,所述第二控制子电路被配置为在所述第二节点的电压和所述第二时钟信号的控制下将所述第一电源信号线输入的第一电源信号传输至所述第一节点;
20、第n级所述移位寄存器还包括稳压子电路,所述稳压子电路分别与所述第一节点和所述第四节点电连接,所述稳压子电路被配置为稳定所述第一节点和所述第四节点的电压。
21、在本技术的实施例提供的至少一种驱动电路中,所述输入子电路包括第一晶体管,所述第一晶体管的栅极与所述第一时钟信号线电连接,所述第一晶体管的第一极与所述输入端电连接,所述第一晶体管的第二极与所述第一节点电连接;
22、所述第一输出子电路包括第二电容器和第五晶体管,所述第二电容器的第一电极和所述第五晶体管的第一极分别与所述第一输出端电连接,所述第二电容器的第二电极和所述第五晶体管的栅极分别与所述第四节点电连接,所述第五晶体管的第二极与所述第二时钟信号线电连接;
23、所述复位子电路包括第一电容器和第四晶体管,所述第一电容器的第一电极和所述第四晶体管的第一极分别与所述第一电源信号线电连接,所述第一电容器的第二电极和所述第四晶体管的栅极分别与所述第二节点电连接,所述第四晶体管的第二极与所述第一输出端电连接。
24、在本技术的实施例提供的至少一种驱动电路中,所述第一控制子电路包括第二晶体管和第三晶体管,所述第二晶体管的栅极和所述第一节点电连接,所述第二晶体管的第一极和所述第二节点电连接,所述第二晶体管的第二极和所述第一时钟信号线电连接;所述第三晶体管的栅极和所述第一时钟信号线电连接,所述第三晶体管的第一极和所述第四电源信号线电连接,所述第三晶体管的第二极和所述第二节点电连接;
25、所述第二控制子电路包括第六晶体管和第七晶体管,所述第六晶体管的栅极与所述第二节点电连接,所述第六晶体管的第一极与所述第一电源信号线电连接,所述第六晶体管的第二极与所述第七晶体管的第一极电连接,所述第七晶体管的栅极与所述第二时钟信号线电连接,所述第七晶体管的第二极与所述第一节点电连接;
26、所述稳压子电路包括第八晶体管,所述第八晶体管的栅极与所述第四电源信号线电连接,所述第八晶体管的第一极和所述第一节点电连接,所述第八晶体管的第二极与所述第四节点电连接。
27、在本技术的实施例提供的至少一种驱动电路中,所述第十晶体管和所述第十二晶体管为氧化物晶体管,所述驱动电路中的其它晶体管为多晶硅晶体管。
28、在本技术的实施例提供的至少一种驱动电路中,所述第十晶体管和所述第十二晶体管为n型晶体管,所述驱动电路中的其它晶体管为p型晶体管。
29、第二方面,本技术的实施例提供了一种显示基板,包括像素电路以及如第一方面中任一项所述的驱动电路,所述驱动电路和所述像素电路电连接。
30、第三方面,本技术的实施例提供了一种显示面板,包括如第二方面中所述的显示基板,所述显示面板包括刷新率恒定的显示面板或者具有刷新率可切换功能的显示面板。
31、第四方面,本技术的实施例提供了一种驱动电路的驱动方法,用于驱动如第一方面中任一项所述的驱动电路,所述方法包括:
32、在第一阶段,向所述输入端输入低电平的输入信号,向所述第一时钟信号线输入低电平的第一时钟信号,向所述第二时钟信号线输入高电平的第二时钟信号,向所述第一电源信号线输入电压恒定的第一电源信号,向所述第二电源信号线输入电压恒定的第二电源信号,向第四电源信号线输入电压恒定的第四电源信号;
33、在第二阶段,向所述输入端输入高电平的输入信号,向所述第一时钟信号线输入高电平的第一时钟信号,向所述第二时钟信号线输入低电平的第二时钟信号,向所述第一电源信号线输入电压恒定的第一电源信号,向所述第二电源信号线输入电压恒定的第二电源信号,向第四电源信号线输入电压恒定的第四电源信号;
34、在第三阶段,向所述输入端输入高电平的输入信号,向所述第一时钟信号线输入低电平的第一时钟信号,向所述第二时钟信号线输入高电平的第二时钟信号,向所述第一电源信号线输入电压恒定的第一电源信号,向所述第二电源信号线输入电压恒定的第二电源信号,向第四电源信号线输入电压恒定的第四电源信号;
35、在第四阶段,向所述输入端输入高电平的输入信号,向所述第一时钟信号线输入高电平的第一时钟信号,向所述第二时钟信号线输入低电平的第二时钟信号,向所述第一电源信号线输入电压恒定的第一电源信号,向所述第二电源信号线输入电压恒定的第二电源信号,向第四电源信号线输入电压恒定的第四电源信号。
36、在本技术的实施例提供的至少一种驱动方法中,所述第九晶体管的第一极与所述第一电源信号线电连接,所述功能信号线包括掩蔽信号线,所述第十二晶体管的第二极与所述掩蔽信号线电连接;
37、所述方法还包括:
38、在第一刷新率期间,向所述掩蔽信号线输入高电平的掩蔽信号,所述高电平的掩蔽信号用于控制所述第二输出信号切换像素电路的刷新率为所述第一刷新率;
39、在第二刷新率期间,向所述掩蔽信号线输入低电平的掩蔽信号,所述低电平的掩蔽信号用于控制所述第二输出信号切换所述像素电路的刷新率为所述第二刷新率;其中,所述第一刷新率小于所述第二刷新率。
40、在本技术的实施例提供的至少一种驱动方法中,所述功能信号线包括第三电源信号线和掩蔽信号线;所述第二输出子电路还包括第三电容器;所述第九晶体管的第一极和所述第三电容器的第一电极分别与所述掩蔽信号线电连接,所述第三电容器的第二电极与所述第五节点电连接,所述第十二晶体管的第二极与所述第三电源信号线电连接;
41、所述方法还包括:
42、在第一刷新率期间,向所述掩蔽信号线输入低电平的掩蔽信号,所述低电平的掩蔽信号用于控制所述第二输出信号切换像素电路的刷新率为所述第一刷新率;
43、在第二刷新率期间,向所述掩蔽信号线输入高电平的掩蔽信号,所述高电平的掩蔽信号用于控制所述第二输出信号切换所述像素电路的刷新率为所述第二刷新率;其中,所述第一刷新率小于所述第二刷新率。
44、本技术的实施例提供了一种驱动电路及其驱动方法、显示基板、显示面板,所述驱动电路包括级联设置的多个移位寄存器,第n级所述移位寄存器包括:输入子电路、第一输出子电路、复位子电路、第二输出子电路;输入子电路分别与输入端、第一时钟信号线和第一节点电连接,被配置为在第一时钟信号线输入的第一时钟信号的控制下将输入端的输入信号传输至第一节点;第一输出子电路分别与第四节点、第二时钟信号线和第一输出端电连接,被配置为在第四节点的电压的控制下将第二时钟信号线输入的第二时钟信号传输至第一输出端;复位子电路分别与第二节点、第一电源信号线和第一输出端电连接,被配置为在第二节点的电压的控制下将第一电源信号线输入的第一电源信号传输至第一输出端;第二输出子电路分别与第一输出端、第一电源信号线、第二电源信号线、功能信号线和第二输出端电连接,被配置为在第一输出端传输的第一输出信号的控制下从第二输出端输出第二输出信号;第一输出端与第n+1级移位寄存器电连接,第二输出端与像素电路电连接;n为正整数;其中,在相同的刷新率下,第二输出信号为恒定电压信号。
45、这样,通过设置第二输出子电路,第一输出端与第n+1级移位寄存器电连接,第二输出端与像素电路电连接,在相同的刷新率下,第二输出信号为恒定电压信号,避免了相关技术中采用ac信号作为输出信号的大功耗和低稳定性问题,很大程度上提高了输出至像素电路中的信号的稳定性,降低了显示面板的功耗,从而提高了显示面板的使用性能。
46、上述说明仅是本技术技术方案的概述,为了能够更清楚了解本技术的技术手段,而可依照说明书的内容予以实施,并且为了让本技术的上述和其它目的、特征和优点能够更明显易懂,以下特举本技术的具体实施方式。
本文地址:https://www.jishuxx.com/zhuanli/20240618/33350.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表