源极驱动器集成电路及其驱动方法与流程
- 国知局
- 2024-06-21 14:05:41
本公开涉及显示装置,并且更特别地,涉及源极驱动器集成电路及其驱动方法。
背景技术:
1、随着信息社会的发展,对显示图像的显示装置的需求正在以各种形式增加。响应于这些需求,已经利用了包括常规液晶显示装置(lcd)和有机发光显示装置(oled)的各种类型的显示装置。
2、这样的显示装置具有用于向显示面板的数据线供应数据电压的源极驱动器集成电路(ic)、用于向显示面板的选通线(或扫描线)依次供应选通脉冲(或扫描脉冲)的选通驱动器ic、以及用于控制源极驱动器ic和选通驱动器ic的定时控制器。
3、一般的源极驱动器ic包括移位寄存器、采样锁存器、保持锁存器、电平移位器、数模转换器、输出缓冲器电路、以及向数据线输出数据电压的mux电路。
4、然而,在一般的源极驱动器ic的情况下,在通过输出缓冲器电路的数据电压的输出电平被改变之后,mosfet电路的开关器件接通,并且向显示面板的各个通道输出数据电压。结果,由mosfet电路的连接至输出缓冲器电路的输入端子与mosfet电路的连接至与各个通道相对应的数据线的输出端子之间的电压差所造成的噪声(即,功率噪声或接地噪声)增加。
5、另外,在一般的源极驱动器ic的情况下,由于mux电路中的开关器件在以驱动模式操作时总是在接通状态下操作,因此不能执行需要将mux电路中的开关器件断开的电荷共享(c/s),因此无法实现低功率功能。
技术实现思路
1、为解决上面所提及的问题而设计的本公开的目的是,提供一种能够根据数模转换器的噪声以及mux电路的噪声来改变锁存器使能信号的输出定时的源极驱动器集成电路(ic)以及用于驱动源极驱动器集成电路的方法。
2、本公开的另一目的是提供一种即使在驱动模式下也能够执行电荷共享的源极驱动器ic以及用于驱动源极驱动器ic的方法。
3、为了实现这些目的和其它优点,并且根据本公开的目的,如本文中具体实施和广泛描述的,通过了一种源极驱动器集成电路(ic),该源极驱动器ic可以包括:第一锁存器电路,其被配置为对图像数据进行采样;第二锁存器电路,其被配置为在锁存器使能信号的上升沿锁存所采样的图像数据并同时输出该图像数据;锁存器使能信号输出控制电路,其被配置为根据定时设定信号在第一定时或者在与该第一定时不同的第二定时,输出锁存器使能信号;数模转换器,其被配置为将从第二锁存器电路同时输出的图像数据转换成模拟数据电压;输出缓冲器电路,其被配置为与锁存器使能信号同步地放大并输出数据电压;以及复用器(mux)电路,其被配置为在源极输出使能信号的低电平的时段期间接通,以向多个通道中的各个通道输出从输出缓冲器电路输出的数据电压,其中,该第二定时可以是输出缓冲器电路在mux电路被接通的时间之后输出数据电压的时间。
4、在本公开的另一方面,一种用于驱动源极驱动器集成电路(ic)的方法,所述方法可以包括以下步骤:由接收电路接收图像数据和定时设定信号;由第一锁存器电路对图像数据进行采样;由锁存器使能信号输出控制电路在定时设定信号具有第一值时,在第一定时输出锁存器使能信号;或者在定时设定信号具有第二值时,在与第一定时不同的第二定时输出锁存器使能信号;由第二锁存器电路与在第一定时或第二定时输出的锁存器使能信号的上升沿同步地输出图像数据;由数模转换器将从第二锁存器电路输出的图像数据转换成模拟数据电压;由输出缓冲器电路与锁存器使能信号的上升沿同步地放大并输出数据电压;以及在源极输出使能信号的低电平的时段期间接通复用器(mux)电路,以向多个通道中的各个通道输出从输出缓冲器电路输出的数据电压,其中,该第二定时可以是输出缓冲器电路在mux电路被接通的时间之后输出数据电压的时间。
5、根据本公开,当数模转换器的噪声大于mux电路的功率噪声时,可以通过使锁存器使能信号的输出定时与源极输出使能信号的上升沿或者接收到前一水平线的最后一个图像数据时的时间同步来降低数模转换器的噪声。另外,当mux电路的功率噪声大于数模转换器的噪声时,可以通过使锁存器使能信号的输出定时与源极输出使能信号的下降沿同步来降低锁存器使能信号的功率噪声。
6、另外,根据本公开,当源极驱动器ic以arc驱动类型中的驱动模式操作时,可以在源极输出使能信号处于高电平时的时段期间断开mux电路,由此可以执行电荷共享,这可以启用低功率操作。
7、从本公开可获得的效果可以不受上面所提及的效果的限制。并且,本公开所属技术领域的普通技术人员可以从以下描述中清楚地理解其它未提及的效果。
技术特征:1.一种源极驱动器集成电路ic,所述源极驱动器ic包括:
2.根据权利要求1所述的源极驱动器ic,其中,所述第一定时是所述输出缓冲器电路在所述mux电路被接通时的时间之前输出所述数据电压的时间,
3.根据权利要求1所述的源极驱动器ic,其中,所述定时设定信号包括具有第一值或第二值中的一者的标志,
4.根据权利要求3所述的源极驱动器ic,其中,所述标志基于所述数模转换器的噪声与所述mux电路的噪声之间的比较而被设定成所述第一值或所述第二值中的一者。
5.根据权利要求4所述的源极驱动器ic,其中,基于所述数模转换器的噪声大于所述mux电路的噪声,将所述标志设定成所述第一值,并且
6.根据权利要求1所述的源极驱动器ic,其中,所述第一定时被包括在所述源极输出使能信号被维持在第二电平的时段中,并且
7.根据权利要求1所述的源极驱动器ic,其中,所述第一定时对应于所述源极输出使能信号的上升沿、或者对应于前一水平线的所述图像数据当中的最后一个图像数据的接收完成时的时间。
8.根据权利要求1所述的源极驱动器ic,其中,所述第二定时对应于所述源极输出使能信号的下降沿、或者对应于所述源极输出使能信号的所述下降沿与当前水平线的所述图像数据当中的第一图像数据的接收完成时的时间之间的时间。
9.根据权利要求1所述的源极驱动器ic,所述源极驱动器ic还包括:
10.一种用于驱动源极驱动器集成电路ic的方法,所述方法包括以下步骤:
技术总结本申请涉及源极驱动器集成电路及其驱动方法。本文公开了一种源极驱动器IC,其包括:第一锁存器电路,其被配置为对图像数据进行采样;第二锁存器电路,其被配置为在锁存器使能信号的上升沿锁存并输出所采样的图像数据;锁存器使能信号输出控制电路,其被配置为根据定时设定信号在第一定时或第二定时输出锁存器使能信号;数模转换器,其被配置为将图像数据转换成模拟数据电压;输出缓冲器电路,其被配置为与锁存器使能信号同步地放大并输出数据电压;以及Mux电路,其被配置为在源极输出使能信号的低电平的时段期间接通,以向各个通道输出数据电压,其中,第二定时是输出缓冲器电路在Mux电路的接通时间之后输出数据电压的时间。技术研发人员:吴雄镇,金容民,李侊俊受保护的技术使用者:LX半导体科技有限公司技术研发日:技术公布日:2024/6/5本文地址:https://www.jishuxx.com/zhuanli/20240618/35903.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。