技术新讯 > 办公文教,装订,广告设备的制造及其产品制作工艺 > 像素驱动电路及其驱动方法和显示面板与流程  >  正文

像素驱动电路及其驱动方法和显示面板与流程

  • 国知局
  • 2024-06-21 14:14:22

本技术涉及显示设备,尤其涉及一种像素驱动电路及其驱动方法和显示面板。

背景技术:

1、当显示面板在低频驱动时,一帧画面需要保持的时间长,需要大的存储电容cst来维持液晶的偏转状态。而当显示面板在高频驱动时,显示画面保持的时间短,像素单元需要在短时间内达到预定的电压,因此并不需要大的存储电容cst,存储电容cst过大反而会影响像素单元的充电率。

2、然后,目前,显示面板的像素驱动电路均只有一个固定电容值的存储电容,无法根据显示面板的驱动频率的变化调整存储电容的电容值,即无法与驱动频率的切换相适配,会影响显示面板在高低驱动频率切换显示时的显示效果。

技术实现思路

1、本技术实施例的主要目的在于提出一种像素驱动电路及其驱动方法和显示面板。旨在通过在像素驱动电路中的每一个亚像素驱动电路设置第一电容件,并对应在像素驱动电路中设置第一开关晶体管第二开关晶体管,能够根据驱动频率的不同,调整存储电容的电容值,从而能够使得存储电容的电容值与驱动频率的切换相适配,能够改善驱动频率切换显示时的显示效果。

2、为实现上述目的,本技术实施例的第一方面提出了一种像素驱动电路,包括:

3、数据线、扫描线和至少一个亚像素驱动电路;

4、所述亚像素驱动电路包括驱动晶体管、像素电极、公共电极和存储电容,所述驱动晶体管的控制端用于与扫描线连接,所述驱动晶体管的第一端用于与数据线连接,所述驱动晶体管的第二端与所述像素电极连接,所述公共电极与所述像素电极相对设置并用于与公共电压端连接,所述存储电容的一端与所述像素电极连接,所述存储电容的另一端用于与所述公共电压端连接;

5、所述亚像素驱动电路还包括第一电容件,所述第一电容件包括相对设置的第一电极和第二电极,所述像素驱动电路还包括至少一个第一开关晶体管和至少一个第二开关晶体管,所述第一电极与所述像素电极连接,所述第二电极与所述第一开关晶体管的第一端连接,所述第二电极还与所述第二开关晶体管的第一端连接;

6、所述第一开关晶体管的第二端与所述数据线连接,所述第一开关晶体管的第三端用于接入控制所述第一开关晶体管开关的第一信号;所述第二开关晶体管的第二端与所述公共电压端连接,所述第二开关晶体管的第三端用于接入控制所述第二开关晶体管开关的第二信号。

7、在本技术的一个实施例中,所述亚像素驱动电路还包括第三开关晶体管,所述第三开关晶体管的第一端与所述第二电极连接,所述第三开关晶体管的第二端用于连接所述第一开关晶体管的第一端和所述第二开关晶体管的第一端,所述第三开关晶体管的第三端用于连接所述扫描线。

8、在本技术的一个实施例中,所述亚像素驱动电路还包括二极管,所述二极管的第一端连接在所述第三开关晶体管的第一端与所述第二电极之间,所述二极管的第二端与所述像素电极连接。

9、在本技术的一个实施例中,所述像素驱动电路还包括第一信号线和第二信号线;

10、所述第一信号线与所述第二信号线均沿行方向排列,所述第一信号线用于接收由源极驱动模块发送的所述第一信号,所述第二信号线用于接收由源极驱动模块发送的所述第二信号;

11、所述第一开关晶体管的第三端用于连接所述第一信号线,以接收用于控制所述第一开关晶体管开关的所述第一信号;

12、所述第二开关晶体管的第三端用于连接所述第二信号线,以接收用于控制所述第二开关晶体管开关的所述第二信号。

13、在本技术的一个实施例中,所述亚像素驱动电路还包括第四开关晶体管,所述第四开关晶体管的第一端连接在所述第三开关晶体管的第一端与所述第二电极之间,所述第四开关晶体管的第二端与所述像素电极连接,所述第四开关晶体管的第三端接入控制所述第四开关晶体管开关的第三信号。

14、在本技术的一个实施例中,所述像素驱动电路还包括第三信号线,所述第三信号线沿行方向排列,所述第三信号线用于接收由源极驱动模块发送的所述第三信号;

15、所述第四开关晶体管的第三端与所述第三信号线连接,以接收用于控制所述第四开关晶体管开关的所述第三信号。

16、为实现上述目的,本技术实施例的第二方面提出了一种驱动方法,用于对本技术任一实施例提供的像素驱动电路进行驱动,所述方法包括:

17、通过侦测垂直空白间隙区域的长度,得到当前帧画面的驱动频率;

18、当所述驱动频率超过预设阈值,生成用于控制第一开关晶体管开启的第一信号和用于控制第二开关晶体管关闭的第二信号,并将所述第一信号输送至所述第一开关晶体管的第三端和将所述第二信号输送至所述第二开关晶体管的第三端,以使得第二电极与数据线之间导通;

19、当所述驱动频率不超过所述预设阈值,生成用于控制所述第一开关晶体管关闭的第一信号和用于控制所述第二开关晶体管开启的第二信号,并将所述第一信号输送至所述第一开关晶体管的第三端和将所述第二信号输送至所述第二开关晶体管的第三端,以使得所述第二电极与公共电压端之间导通。

20、在本技术的一个实施例中,在通过侦测垂直空白间隙区域的长度,得到当前帧画面的驱动频率之后,所述方法还包括:

21、当所述驱动频率超过所述预设阈值,还生成用于控制第四开关晶体管开启的第三信号,并将所述第三信号输送至所述第四开关晶体管的第三端,以使得所述像素电极通过所述第四开关晶体管与所述数据线导通;

22、当所述驱动频率不超过所述预设阈值,还生成用于控制所述第四开关晶体管关闭的第三信号,并将所述第三信号输送至所述第四开关晶体管的第三端,以使得所述像素电极不与所述数据线导通。

23、为实现上述目的,本技术实施例的第三方面提出了一种显示面板,所述显示面板包括栅极驱动电路和像素驱动电路,其中,

24、所述像素驱动电路为本技术任一实施例提供的像素驱动电路;和/或

25、所述栅极驱动电路包括多个移位寄存器,所述移位寄存器用于在所述显示面板的帧周期中分别且依序提供多个扫描信号至多个扫描线,每个所述移位寄存器包括预充电单元和上拉单元,所述预充电单元的输出端与控制节点电连接,用于对所述控制节点预充电,所述上拉单元包括第一晶体管和储能电容,所述第一晶体管的第一端连接所述控制节点,所述第一晶体管的第二端连接时钟信号输入端,所述第一晶体管的第三端连接扫描信号输出端,所述储能电容的第一端连接所述控制节点,所述储能电容的第二端连接所述扫描信号输出端;

26、所述栅极驱动电路还包括第二电容件、第五开关晶体管和第六开关晶体管,所述第二电容件包括相对设置的第三电极和第四电极,所述第三电极与所述控制节点连接,所述第四电极与所述第五开关晶体管的第一端连接,所述第四电极还与所述第六开关晶体管的第一端连接;

27、所述第五开关晶体管的第二端与所述控制节点连接,所述第五开关晶体管的第三端用于接入控制所述第五开关晶体管开关的第四信号;所述第六开关晶体管的第二端与所述扫描信号输出端连接,所述第六开关晶体管的第三端用于接入控制所述第六开关晶体管开关的第五信号。

28、在本技术的一个实施例中,所述帧周期包含多个显示阶段和多个触控感测阶段,所述显示阶段与所述触控感测阶段交替切换,基于所述栅极驱动电路包含第二电容件、第五开关晶体管、第六开关晶体管的情况,

29、在进入所述触控感测阶段之前,基于所述第四信号控制所述第五开关晶体管关闭,并基于所述第五信号控制所述第六开关晶体管开启,以使得所述第四电极与所述扫描信号输出端之间导通;

30、在所述触控感测阶段结束之后,基于所述第四信号控制所述第五开关晶体管开启,并基于所述第五信号控制所述第六开关晶体管关闭,以使得所述第四电极与所述控制节点之间导通。

31、在本技术实施例提供的技术方案中,像素驱动电路包括数据线、扫描线和至少一个亚像素驱动电路,其中,亚像素驱动电路包括第一电容件,第一电容件包括相对设置的第一电极和第二电极。对应地,像素驱动电路设置有第一开关晶体管第二开关晶体管,第一电极与像素电极连接,第二电极与第一开关晶体管的第一端连接,第二电极还与第二开关晶体管的第一端连接。第一开关晶体管的第二端与数据线连接,第一开关晶体管的第三端用于接入控制第一开关晶体管开关的第一信号;第二开关晶体管的第二端与公共电压端连接,第二开关晶体管的第三端用于接入控制第二开关晶体管开关的第二信号。即可在高频驱动时基于第一信号控制第二电极与数据线连接,在低频驱动时基于第二信号控制第二电极与公共电压端连接,从而可在高频驱动时不改变存储电容的电容值,在低频驱动时增大存储电容的电容值。能够使得存储电容的电容值与驱动频率的切换相适配,能够改善驱动频率切换显示时的显示效果。

本文地址:https://www.jishuxx.com/zhuanli/20240618/36806.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。