像素电路及其驱动方法、显示面板、显示装置与流程
- 国知局
- 2024-06-21 14:11:22
本公开涉及显示,尤其涉及一种像素电路及其驱动方法、显示面板、显示装置。
背景技术:
1、随着显示技术的飞速发展,显示装置已经逐渐遍及在人们的生活中。其中,有机发光二极管(organic light emitting diode,简称oled)由于具有自发光、低功耗、宽视角、响应速度快、高对比度以及柔性显示等优点,因而被广泛的应用于手机、电视、笔记本电脑等智能产品中。
2、相关技术中,显示面板在低频率(例如小于或等于60hz)显示时,人眼能够感知到显示画面出现闪烁。
技术实现思路
1、本公开的实施例的目的在于提供一种像素电路及其驱动方法、显示面板、显示装置,用于降低显示面板的闪烁值,改善人眼能够感知到显示画面出现闪烁的问题。
2、为达到上述目的,本公开的实施例提供了如下技术方案:
3、一方面,提供一种像素电路。所述像素电路包括第一复位阶段和数据写入阶段,所述第一复位阶段位于所述数据写入阶段之前。所述像素电路包括驱动子电路、数据写入子电路、第一复位子电路和第二复位子电路。
4、所述驱动子电路与第一节点、第二节点和第三节点连接。所述驱动子电路被配置为,在所述第一节点的电压的控制下,控制所述第二节点和所述第三节点之间的电路的导通与截止。所述数据写入子电路与第一扫描信号端、数据信号端和所述第二节点连接。所述数据写入子电路被配置为,在所述数据写入阶段,响应于所述第一扫描信号端处接收的第一扫描信号,将所述数据信号端处接收的数据信号传输至所述第二节点。
5、所述第一复位子电路与第一初始化信号端、第一复位信号端和所述第一节点连接。所述第一复位子电路被配置为,在所述第一复位阶段,响应于所述第一复位信号端处接收的第一复位信号,将所述第一初始换信号端处接收的第一初始化信号传输至所述第一节点。所述第二复位子电路与第二初始化信号端、第二复位信号端和所述第二节点连接。所述第二复位子电路被配置为,在所述第一复位阶段,响应于所述第二复位信号端处接收的第二复位信号,将所述第二初始换信号端处接收的第二初始化信号传输至所述第二节点。且,在所述第一复位阶段,所述第二初始化信号的电压大于所述第一初始化信号的电压。
6、本公开实施例的像素电路中,在数据写入阶段之前,第一复位阶段,第一复位子电路将第一初始换信号端处接收的第一初始化信号传输至第一节点,第二复位子电路将第二初始换信号端处接收的第二初始化信号传输至第二节点,且第二节点的电压大于第一节点的电压,使得驱动子电路处于强负偏压状态,可以改善驱动子电路的磁滞效应,从而改善残像表现,降低显示面板的闪烁值,改善人眼能够感知到显示画面出现闪烁的问题。
7、在一些实施例中,在所述第一复位阶段,所述第二初始化信号的电压,与所述第一初始化信号的电压的差值的绝对值为10v~13v。
8、在一些实施例中,所述像素电路还包括第二复位阶段和第一发光阶段,所述第二复位阶段位于所述数据写入阶段和所述第一发光阶段之间。所述第二复位子电路还被配置为,在所述第二复位阶段,响应于所述第二复位信号端处接收的第二复位信号,将所述第二初始换信号端处接收的第二初始化信号传输至所述第二节点。
9、在一些实施例中,所述像素电路具有第一刷新频率和第二刷新频率,所述第二刷新频率小于所述第一刷新频率。在所述第一刷新频率,一个帧包括一个刷新周期。在所述第二刷新频率,一个帧还包括至少一个保持周期,所述至少一个保持周期位于所述刷新周期之后。
10、且,所述保持周期包括至少一个第三复位阶段和第二发光阶段,所述至少一个第三复位阶段位于所述第二发光阶段之前。
11、所述像素电路还包括第三复位子电路和第一存储子电路。所述第三复位子电路与第四节点、第三复位信号端和第三初始化信号端连接。所述第四节点被配置为连接发光器件的阳极。所述第三复位子电路被配置为,在所述第一复位阶段以及所述第三复位阶段,响应于所述第三复位信号端处接收的第三复位信号,将所述第三初始化信号端处接收的第三初始化信号传输至所述第四节点。所述第一存储子电路与第一电压信号端和所述第四节点连接。所述第一存储子电路被配置为,在所述第一复位阶段以及所述第三复位阶段,响应于所述第一电压信号端处接收的第一电压信号,拉高或拉低所述第四节点的电压。
12、其中,所述第三复位信号和所述第一电压信号中,一者在所述刷新周期的电压大于在所述保持周期的电压,另一者在所述保持周期的电压大于在所述刷新周期的电压。
13、在一些实施例中,所述第一电压信号端和所述第二初始化信号端的信号相同。
14、在一些实施例中,所述第三复位信号端和所述第二复位信号端的信号相同。
15、在一些实施例中,所述第一存储子电路包括第一电容器,所述第一电容器的第一极板与所述第一电压信号端连接,所述第一电容器的第二极板与所述第四节点连接。
16、在一些实施例中,所述第一复位子电路包括串联的多个第一晶体管,所述第一晶体管的控制极与第一复位信号端连接。串联的多个第一晶体管中位于两端的两个第一晶体管,一者的第一极与所述第一初始化信号端连接,另一者第二极与所述第一节点连接。
17、所述第二复位子电路包括第二晶体管,所述第二晶体管的第一极与所述第二复位信号端连接,所述第二晶体管的第二极与所述第二节点连接,所述第二晶体管的控制极与所述第二复位信号端连接。
18、其中,所述第一晶体管和所述第二晶体管均为p型晶体管,所述第一复位信号端处接收的第一复位信号的非工作电压,小于所述第二复位信号端处接收的第二复位信号的非工作电压。
19、在一些实施例中,所述像素电路还包括补偿子电路,所述补偿子电路与所述第一节点、所述第三节点和第二扫描信号端连接;所述补偿子电路被配置为,在所述数据写入阶段,响应于所述第二扫描信号端处接收的第二扫描信号,将所述第三节点的电压传输至所述第一节点。
20、在一些实施例中,所述补偿子电路包括串联的多个第三晶体管,所述第三晶体管的控制极与所述第二扫描信号端连接。串联的多个第三晶体管中位于两端的两个第三晶体管,一者的第二极与所述第一节点连接,另一者的第一极与所述第三节点连接。
21、所述第二复位子电路包括第二晶体管,所述第二晶体管和所述第三晶体管均为p型晶体管,所述第二扫描信号端处接收的第二扫描信号的非工作电压,小于所述第二复位信号端处接收的第二复位信号的非工作电压。
22、在一些实施例中,一个帧包括发光阶段,所述像素电路还包括第一发光控制子电路和第二发光控制子电路。
23、所述第一发光控制子电路与所述第二节点、第一电源信号端和第一使能信号端连接。所述第一发光控制子电路被配置为,在所述发光阶段,响应于所述第一使能信号端处接收的第一使能信号,将所述第一电源信号端处的第一电源信号传输至所述第二节点。
24、所述第二发光控制子电路与所述第三节点、第四节点和第二使能信号端连接。所述第二发光控制子电路被配置为,在所述发光阶段,响应于所述第二使能信号端处接收的第二使能信号,将所述第三节点的电压传输至所述第四节点;所述第四节点被配置为连接发光器件的阳极。
25、其中,在所述发光阶段,所述第一使能信号的工作电压的开始时间,位于所述第二使能信号的工作电压的开始时间之前。
26、另一方面,提供一种显示面板。所述显示面板包括多个如上述任一实施例所述的像素电路,多个所述像素电路排列为m行n列,每行包括沿第一方向排列的n个像素电路,每列包括沿第二方向排列的m个像素电路,m>1,n>1,且m、n为整数。
27、在一些实施例中,所述像素电路包括补偿子电路,且,沿所述第二方向,从第一行像素电路到最后一行像素电路,m行像素电路分别为第1~第m行像素电路。
28、所述显示面板还包括第一栅极驱动电路,所述第一栅极驱动电路包括m+q个级联的第一移位寄存器,从第一级第一移位寄存器到最后一级第一移位寄存器,m+q个第一移位寄存器分别为第1~第m+q个第一移位寄存器。
29、其中,所述第一移位寄存器包括第一信号输出端,第p行像素电路的第一复位信号端与第p个第一移位寄存器的第一信号输出端连接。第p行像素电路的第二扫描信号端与第p+q个第一移位寄存器的第一信号输出端连接。p≤m,q>0,且p、q为整数。
30、在一些实施例中,所述像素电路包括第三复位子电路,且,沿所述第二方向,从第一行像素电路到最后一行像素电路,m行像素电路分别为第1~第m行像素电路。
31、所述显示面板还包括第二栅极驱动电路,所述第二栅极驱动电路包括m个级联的第二移位寄存器,从第一级第二移位寄存器到最后一级第二移位寄存器,m个第二移位寄存器分别为第1~第m个第二移位寄存器。其中,所述第二移位寄存器包括第二信号输出端。第p行像素电路的第二复位信号端、第三复位信号端与第p个第二移位寄存器的第二信号输出端连接,p≤m,且p为整数。
32、在一些实施例中,所述像素电路包括第一发光控制子电路和第二发光控制子电路,且,沿所述第二方向,从第一行像素电路到最后一行像素电路,m行像素电路分别为第1~第m行像素电路。
33、所述显示面板还包括第三栅极驱动电路和第四栅极驱动电路。所述第三栅极驱动电路包括m个级联的第三移位寄存器,从第一级第三移位寄存器到最后一级第三移位寄存器,m个第三移位寄存器分别为第1~第m个第三移位寄存器。其中,所述第三移位寄存器包括第三信号输出端,第p行像素电路的第一使能信号端与第p个第三移位寄存器的第三信号输出端连接,p≤m,且p为整数。所述第四栅极驱动电路包括m个级联的第四移位寄存器,从第一级第四移位寄存器到最后一级第四移位寄存器,m个第四移位寄存器分别为第1~第m个第四移位寄存器。其中,所述第四移位寄存器包括第四信号输出端,第p行像素电路的第二使能信号端与第p个第四移位寄存器的第四信号输出端连接,p≤m,且p为整数。
34、在一些实施例中,沿所述第二方向,从第一行像素电路到最后一行像素电路,m行像素电路分别为第1~第m行像素电路。
35、所述显示面板还包括第五栅极驱动电路,所述第五栅极驱动电路包括m个级联的第五移位寄存器,从第一级第五移位寄存器到最后一级第五移位寄存器,m个第五移位寄存器分别为第1~第m个第五移位寄存器。其中,所述第五移位寄存器包括第五信号输出端,第p行像素电路的第一扫描信号端与第p个第五移位寄存器的第五信号输出端连接,p≤m,且p为整数。
36、再一方面,提供一种显示装置。所述显示装置包括如上述任一实施例所述的显示面板。
37、又一方面,提供一种像素电路的驱动方法。所述像素电路的驱动方法用于驱动如上述任一实施例所述的像素电路。所述像素电路的驱动方法包括第一复位阶段和数据写入阶段,所述第一复位阶段位于所述数据写入阶段之前。所述第一复位阶段包括第一子段和第二子段,所述第一子段位于所述第二子段之前。或者,所述第一子段位于所述第二子段之后。或者,所述第一子段与所述第二子段至少部分重合。
38、在所述第一子段,所述第一复位子电路响应于所述第一复位信号端处接收的第一复位信号,将所述第一初始换信号端处接收的第一初始化信号传输至所述第一节点。在所述第二子段,所述第二复位子电路响应于所述第二复位信号端处接收的第二复位信号,将所述第二初始换信号端处接收的第二初始化信号传输至所述第二节点。
39、在一些实施例中,所述像素电路的驱动方法还包括第二复位阶段和第一发光阶段,所述第二复位阶段位于所述数据写入阶段和所述第一发光阶段之间。在所述第二复位阶段,所述第二复位子电路响应于所述第二复位信号端处接收的第二复位信号,将所述第二初始换信号端处接收的第二初始化信号传输至所述第二节点。
40、在一些实施例中,所述像素电路还包括第三复位子电路和第一存储子电路。所述像素电路具有第一刷新频率和第二刷新频率,所述第二刷新频率小于所述第一刷新频率。在所述第一刷新频率,一个帧包括一个所述刷新周期。在所述第二刷新频率,一个帧包括一个所述刷新周期和至少一个保持周期,所述至少一个保持周期位于所述刷新周期之后,且所述保持周期包括至少一个第三复位阶段和第二发光阶段,所述至少一个第三复位阶段位于所述第二发光阶段之前。
41、在所述第一复位阶段以及所述第三复位阶段,所述第三复位子电路响应于所述第三复位信号端处接收的第三复位信号,将所述第三初始化信号端处接收的第三初始化信号传输至所述第四节点。所述第一存储子电路响应于所述第一电压信号端处接收的第一电压信号,拉高或拉低所述第四节点的电压。其中,所述第一复位信号和所述第一电压信号中,一者在所述刷新周期的电压大于在所述保持周期的电压,另一者在所述保持周期的电压大于在所述刷新周期的电压。
42、在一些实施例中,所述像素电路包括第一发光控制子电路和第二发光控制子电路,一个帧包括发光阶段。在所述发光阶段,所述第一发光控制子电路,响应于第一使能信号端处接收的第一使能信号,将第一电源信号端处的第一电源信号传输至第二节点。所述第二发光控制子电路,响应于第二使能信号端处接收的第二使能信号,将第三节点的电压传输至第四节点。其中,所述第一使能信号的工作电压的开始时间,位于所述第二使能信号的工作电压的开始时间之前。
43、上述显示面板、显示装置和像素电路的驱动方法具有与上述一些实施例中提供的像素电路相同的结构和有益技术效果,在此不再赘述。
本文地址:https://www.jishuxx.com/zhuanli/20240618/36503.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表