嵌入式双列直插式内存模块的制作方法
- 国知局
- 2024-07-31 19:17:30
本技术有关于一种双列直插式内存模块(dimm,dual in-line memorymodule),尤其是指一种所包含的多个内存芯片全部以覆晶技艺来完成电性连接的嵌入式双列直插式内存模块(embedded dimm)。
背景技术:
1、窗型栅式阵列构装(window bga)技艺是现有的一种用于动态随机存取内存(dram,dynamic random access memory)的封装型式,供用以制造现有的双列直插式内存模块(dimm,dual in-line memory module);参考图7,现有的一种双列直插式内存模块2包含一印刷电路板2a、一表面2b、一线路2c、一芯片封装结构组2d、一只读存储器2f及一导电触片2g,该芯片封装结构组2d包含多个芯片封装结构2e,其中每一该芯片封装结构2e是利用窗型栅式阵列构装(window bga)技艺所制成,每一该芯片封装结构2e包含一载板2h、一芯片2i及一开窗结构2j,其中该芯片2i是利用打线接合(wire bonding)技艺所产生的金属线材通过该开窗结构2j而对应电性连接到该载板2h上(未图示);其中该芯片封装结构组2d是以覆晶(flip chip)技艺而电性连接地对应设于该印刷电路板2a的该表面2b上的该线路2c上。
2、由上可知,现有的双列直插式内存模块是利用打线接合(wire bonding)技艺先将多个芯片封装分别制作形成多个芯片封装结构体(可视为第一次封装制程),之后再将多个芯片封装结构体封装设置在印刷电路板上(可视为第二次封装制程),故具有以下缺点:
3、(1)现有的双列直插式内存模块是通过第一次及第二次封装制程实现的,因此结构中电性连接线路相对增长,导致电性表现相对不佳。
4、(2)现有的双列直插式内存模块在制造时是包含了第一次及第二次封装制程,因此相对增加制造端的制造成本,相对不符合现今追求节能的要求。
5、(3)由于制造现有的双列直插式内存模块的第一次封装是利用打线接合(wirebonding)技艺完成,因此所使用的金属线材(如金线)会相对增加制造端的材料成本。
6、此外,现有的双列直插式内存模块的印刷电路板及芯片封装结构体是以裸露的形式对外露出,使得印刷电路板及芯片封装结构体容易受损,而且长期外露亦容易造成金属材料氧化而缩短使用寿命。
技术实现思路
1、本实用新型的主要目的在于提供一种嵌入式双列直插式内存模块(embeddeddimm),该内存模块包含一印刷电路板、一第一内存芯片组及一第二内存芯片组;其中该第一内存芯片组的多个内存芯片是以覆晶(flip chip)技艺电性连接地对应设于该印刷电路板的一第一面上的一第一电路层上;其中该第二内存芯片组的多个内存芯片是以覆晶技艺电性连接地对应设于该印刷电路板的一第二面上的一第二电路层上;其中该内存模块上的每一该内存芯片是以覆晶技艺直接设于该印刷电路板上(wlcsp on dimm),因此该内存模块不具有任何经由打线接合(wire bonding)技艺所产生的供电性连接用的金属线材,有效地解决现有的双列直插式内存模块(dimm)需要改良的缺点。
2、为达成上述目的,本实用新型提供一种嵌入式双列直插式内存模块,该内存模块包含一印刷电路板、一第一内存芯片组及一第二内存芯片组;其中该印刷电路板包含有一第一面与相对的一第二面、一第一电路层、一第二电路层、及一导电触片,该第一电路层位于该第一面上,该第二电路层位于该第二面上,该导电触片是与外部电子装置的主板电性连接用;其中该第一内存芯片组包含多个内存芯片,每一该内存芯片是以覆晶(flip chip)技艺电性连接地对应设于该印刷电路板的该第一面上的该第一电路层上;其中该第二内存芯片组包含多个内存芯片,每一该内存芯片是以覆晶技艺电性连接地对应设于该印刷电路板的该第二面上的该第二电路层上;其中该内存模块上的每一该内存芯片是以覆晶技艺直接设于该印刷电路板上,该内存模块不具有任何经由打线接合(wire bonding)技艺所产生的供电性连接用的金属线材。
3、在本实用新型一较佳实施例中,该内存模块进一步包含一封膜层,该封膜层是以注塑技艺包覆住该内存模块但露出该内存模块上的该印刷电路板的该导电触片。
4、在本实用新型一较佳实施例中,该封膜层进一步具有一平整地第一表面及相对的一平整地第二表面;其中该第一表面位于该第一内存芯片组外部;其中该第二表面位于该第二内存芯片组外部。
技术特征:1.一种嵌入式双列直插式内存模块,其特征在于,包含:
2.如权利要求1所述的内存模块,其特征在于,该内存模块进一步包含一封膜层,该封膜层是以注塑技艺包覆住该内存模块但露出该内存模块上的该印刷电路板的该导电触片。
3.如权利要求2所述的内存模块,其特征在于,该封膜层进一步具有一平整地第一表面及相对的一平整地第二表面;其中该第一表面位于该第一内存芯片组外部;其中该第二表面位于该第二内存芯片组外部。
技术总结本技术公开一种嵌入式双列直插式内存模块,其包含一印刷电路板、一第一内存芯片组及一第二内存芯片组;其中该第一内存芯片组的多个内存芯片是以覆晶技艺电性连接地对应设于该印刷电路板的一第一电路层上;其中该第二内存芯片组的多个内存芯片是以覆晶技艺电性连接地对应设于该印刷电路板的一第二电路层上;其中该内存模块上的每一该内存芯片是以覆晶技艺直接设于该印刷电路板上,以此该内存模块得具有不设任何经由打线接合技艺所产生供电性连接用金属线材的附带条件,以利于降低制造端成本并增进电性表现。技术研发人员:于鸿祺,林俊荣,古瑞庭受保护的技术使用者:华东科技股份有限公司技术研发日:20230203技术公布日:2024/1/15本文地址:https://www.jishuxx.com/zhuanli/20240731/182205.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表