存储器及其修复方法、IO信号的移位电路、电子设备与流程
- 国知局
- 2024-07-31 19:40:18
本技术属于存储器领域,具体涉及一种存储器及其修复方法、io信号的移位电路、电子设备。
背景技术:
1、存储器生产过程中,总会由于工艺、制程等原因,导致部分存储列失效。为了保证芯片整体良率,在存储器设计中会预留部分冗余阵列,用做测试后修复使用。在存储器的测试中,会将测试出错的存储列,使用预留的冗余阵列替换掉。然而,当前在使用预留的冗余阵列(red)替换掉测试出错的存储列时,仅能修复连续的多个故障存储列,如果多个故障存储列不连续则无法修复。
技术实现思路
1、鉴于此,本技术的目的在于提供一种存储器及其修复方法、io信号的移位电路、电子设备,以改善现有存储器修复方法存在的修复效率较低以及修复能力较弱(如如果多个故障存储列不连续则无法修复)的问题。
2、本技术的实施例是这样实现的:
3、第一方面,本技术实施例提供了一种存储器的io信号的移位电路,包括:n个选择控制电路以及n个选择电路,每个选择控制电路被配置为输出选择控制信号,n为大于等于2的整数;所述n个选择电路与所述n个选择控制电路一一对应,每个选择电路的控制端与对应的选择控制电路连接,每个选择电路的第一端分别与存储器中存储阵列的三组io信号连接,每个选择电路的第二端与目标io电路连接,其中,所述目标io电路为所述三组io信号中处于中间位置的io信号对应的io电路;每个选择电路被配置为选择输出所述三组io信号中与所述选择控制信号相关的io信号。
4、本技术实施例中,由于每个选择电路的第一端分别与存储器中存储阵列的三组io信号连接,而每个选择电路的第二端与目标io电路连接,通过选择控制信号便可控制输出三组io信号中的哪一组io信号,从而能最大限度的利用冗余阵列,实现对错误阵列的修复,而且在修复时,可以同时从两侧进行修改,能提高修复效率,最简单的例子就是可以修复两个不相邻的错误阵列。
5、结合第一方面实施例的一种可能的实施方式,所述三组io信号包括左侧io信号、中间io信号、右侧io信号;每个选择控制电路被配置为根据左移位信号、右移位信号和io指示信号生成所述选择控制信号,其中,所述右移位信号用于指示所述选择电路是否选择左侧io信号输出,所述左移位信号用于指示所述选择电路是否选择右侧io信号输出,所述io指示信号用于指示所述中间io信号或所述目标io电路对应的存储阵列是否正常。
6、本技术实施例中,可以通过左移位信号、右移位信号和io指示信号来生成选择控制信号,这样便于对选择控制信号的控制,能更好的提高修复效率。
7、结合第一方面实施例的一种可能的实施方式,所述选择控制信号包括两位二进制数;所述选择控制电路包括:第一控制电路、第二控制电路;第一控制电路,被配置为根据所述左移位信号、所述右移位信号和所述io指示信号生成所述两位二进制数中的一位;第二控制电路,被配置为根据所述左移位信号、所述右移位信号和所述io指示信号生成所述两位二进制数中的另一位。
8、本技术实施例中,利用2个控制电路根据左移位信号、右移位信号和io指示信号生成包含两位二进制数的选择控制信号,通过不同的组合,实现对不同io信号的选择,灵活性更好。
9、结合第一方面实施例的一种可能的实施方式,所述第一控制电路包括:第一逻辑电路、第二逻辑电路以及第三逻辑电路;第一逻辑电路,被配置为根据所述左移位信号、所述右移位信号生成第一中间信号;第二逻辑电路,与所述第一逻辑电路连接,所述第二逻辑电路被配置为根据所述第一中间信号、所述右移位信号,生成第二中间信号;第三逻辑电路,与所述第二逻辑电路连接,所述第三逻辑电路被配置为根据所述第二中间信号、所述io指示信号,生成所述两位二进制数中的一位。
10、本技术实施例中,利用上述的三个逻辑电路来生成两位二进制数中的一位,采用成本低的逻辑器件来实现,可以在实现发明目的的同时,降低成本。
11、结合第一方面实施例的一种可能的实施方式,所述第二控制电路包括:第一逻辑电路、第二逻辑电路、第三逻辑电路;第一逻辑电路,被配置为根据所述左移位信号、所述右移位信号生成第一中间信号;第二逻辑电路,与所述第一逻辑电路连接,所述第二逻辑电路被配置为根据所述第一中间信号、所述左移位信号,生成第三中间信号;第三逻辑电路,与所述第二逻辑电路连接,所述第三逻辑电路被配置为根据所述第三中间信号、所述io指示信号,生成所述两位二进制数中的另一位。
12、本技术实施例中,利用上述的三个逻辑电路来生成两位二进制数中的另一位,采用成本低的逻辑器件来实现,可以在实现发明目的的同时,降低成本。
13、结合第一方面实施例的一种可能的实施方式,所述第一逻辑电路包括:第一反相器、第二反相器、与门;第一反相器,被配置为接收所述左移位信号;第二反相器,被配置为接收所述右移位信号与门,分别与所述第一反相器的输出端、所述第二反相器的输出端和所述第二逻辑电路连接。
14、本技术实施例中,第一逻辑电路可以利用第一反相器、第二反相器、与门来实现,在实现其发明目的的同时,可以进一步降低成本。
15、结合第一方面实施例的一种可能的实施方式,所述第二逻辑电路包括:或门,所述或门的第一输入端被配置为接收所述左移位信号或者所述右移位信号,所述或门的第二输入端与所述第一逻辑电路连接,所述或门的输出端与所述第三逻辑电路连接。
16、本技术实施例中,第二逻辑电路可以利用或门实现,这样实现其发明目的的同时,可以进一步降低成本。
17、结合第一方面实施例的一种可能的实施方式,所述第三逻辑电路包括:与非门,所述与非门的第一输入端被配置为接收所述io指示信号,所述与非门的第二输入端与所述第二逻辑电路连接。
18、本技术实施例中,第二逻辑电路可以利用与非门实现,这样实现其发明目的的同时,可以进一步降低成本。
19、结合第一方面实施例的一种可能的实施方式,所述移位电路还包括:串联的n个左移位信号传递电路以及串联的n个右移位信号传递电路,其中,每个左移位信号传递电路的输出端均与下一个左移位信号传递电路的第一输入端连接,每个左移位信号传递电路的第二输入端被配置为接收所述io指示信号,每个左移位信号传递电路的输出端与对应的选择控制电路连接,输入最后一个左移位信号传递电路的第一输入端的左移位信号可配置;其中,每个右移位信号传递电路的输出端均与下一个右移位信号传递电路的第一输入端连接,每个右移位信号传递电路的第二输入端被配置为接收所述io指示信号,每个右移位信号传递电路的输出端与对应的选择控制电路连接,输入第一个右移位信号传递电路的第一输入端的右移位信号可配置。
20、本技术实施例中,通过配置串联的n个左移位信号传递电路以及串联的n个右移位信号传递电路,使得仅需要配置输入最后一个左移位信号传递电路的第一输入端的左移位信号,输入第一个右移位信号传递电路的第一输入端的右移位信号,即可可以实现左移位信号以及右移位信号的自动传递,极大提高了效率。
21、第二方面,本技术实施例还提供了一种存储器,包括:与存储阵列相关的n+m组io信号、n个io电路和上述第一方面实施例和/或结合上述第一方面实施例的任一种可能的实施方式提供的所述的移位电路,n为大于等于2的整数,m为大于等于2的整数;所述移位电路中的每个选择电路的第一端分别与三组io信号连接,每个选择电路的第二端与目标io电路连接,所述目标io电路为所述三组io信号中处于中间位置的io信号对应的io电路。
22、第三方面,本技术实施例还提供了一种电子设备,包括:如上述第二方面实施例提供的所述的存储器。
23、第四方面,本技术实施例还提供了一种存储器修复方法,包括:获取待修复的第一存储列和第二存储列;利用第一冗余阵列来修复所述第一存储列,利用第二冗余阵列来修复所述第二存储列,其中,所述第一冗余阵列和所述第二冗余阵列位于所述第一存储列和所述第二存储器的左右两侧。
24、第五方面,本技术实施例还提供了一种利用第一冗余阵列来修复所述第一存储列,利用所述第二冗余阵列来修复所述第二存储列,包括:利用所述第一冗余阵列和如上述第一方面实施例和/或结合上述第一方面实施例的任一种可能的实施方式提供的存储器的io信号的移位电路,来修复所述第一存储列,以及利用所述第二冗余阵列和所述移位电路来修复所述第二存储列;其中,所述移位电路用于将所述第一冗余阵列至所述第一存储列前一个存储列的io信号,沿所述第一存储列的io电路的方向移位输出给对应的io电路;以及将所述第二冗余阵列至所述第二存储列前一个存储列的io信号,沿所述第二存储列的io电路的方向移位输出给对应的io电路。
25、本技术的其他特征和优点将在随后的说明书阐述。本技术的目的和其他优点可通过在所写的说明书以及附图中所特别指出的结构来实现和获得。
本文地址:https://www.jishuxx.com/zhuanli/20240731/183514.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表