读出放大器电路以及半导体存储装置的制作方法
- 国知局
- 2024-07-31 19:46:15
本发明的实施方式涉及读出放大器电路以及半导体存储装置。
背景技术:
1、近年来,作为读出存储于存储单元的数据等微小信号的电路,已知有读出放大器电路。在进行这样的读出放大器电路的互补输入的情况下,位线侧输入与参考电位侧输入的电容不同。
2、因此,读出放大器动作时在互补输入中产生非对称的耦合噪声,但参考电位侧输入为高阻抗,因此,如果耦合噪声导致的变动较大,那么到下次循环为止不再稳定化,成为误读出的原因。
3、为了解决这个问题,以往,提出了为了耦合噪声抑制而对于互补对(pair)追加稳定化电容,但导致由电容增加引起的读出速度的降低,并且,设置面积也增加。
4、此外,提出了为了抵消耦合噪声而追加噪声消除电路,但由于噪声消除电路自身的制造偏差而产生了读出放大器的偏置电压增加这一新的问题点。
技术实现思路
1、本发明要解决的技术问题在于提供一种读出放大器电路以及半导体存储装置,能够减少位线侧输入与参考电位侧输入的电容差的影响,增大读出裕度,进行可靠性高的动作。
2、实施方式的读出放大器电路是以从一对输入端子的各个输入端子向对应的栅极端子输入的方式将输入信号输入至读出放大器主体部的互补型且闩锁型的读出放大器电路,其中,具备:分离栅极,在读出放大器主体部有效地成为使能状态之前,将输入端子与对应的栅极端子电分离;以及电容元件,分别连接于栅极端子与电源之间,并且彼此电容相等。
技术特征:1.一种读出放大器电路,是以从一对输入端子的各个输入端子向对应的栅极端子输入的方式将输入信号输入至读出放大器主体部的互补型且闩锁型的读出放大器电路,其中,具备:
2.根据权利要求1所述的读出放大器电路,其中,
3.根据权利要求1所述的读出放大器电路,其中,
4.根据权利要求1所述的读出放大器电路,其中,
5.根据权利要求1所述的读出放大器电路,其中,
6.根据权利要求1所述的读出放大器电路,其中,
7.根据权利要求1所述的读出放大器电路,其中,
8.根据权利要求1所述的读出放大器电路,其中,
9.一种半导体存储装置,具备:
技术总结实施方式提供能够减少位线侧输入与参考电位侧输入的电容差的影响、增大读出裕度、进行可靠性高的动作的读出放大器电路以及半导体存储装置。实施方式的读出放大器电路是以从一对输入端子的各个输入端子向对应的栅极端子输入的方式将输入信号输入至读出放大器主体部的互补型且闩锁型的读出放大器电路,其中,具备:分离栅极,在读出放大器主体部有效地成为使能状态之前,将输入端子与对应的栅极端子电分离;以及电容元件,分别连接于栅极端子与电源之间,并且彼此电容相等。技术研发人员:平林修受保护的技术使用者:株式会社东芝技术研发日:技术公布日:2024/3/24本文地址:https://www.jishuxx.com/zhuanli/20240731/183966.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表