管道寄存器及包括管道寄存器的半导体设备的制作方法
- 国知局
- 2024-07-31 19:55:45
各种实施方式总体涉及半导体电路,并且更具体地,涉及管道寄存器及包括管道寄存器的半导体设备。
背景技术:
1、随着相关技术的发展,例如半导体存储器装置的半导体设备需要更快地操作,同时消耗更少的电力。
2、要求半导体存储器装置同时发送或接收多个数据,例如16位、32位或64位数据,以执行这样的高速操作。为了同时发送多个数据,半导体存储器装置可以包括用于在其内存储多个输出数据的管道寄存器,以提高数据输出速率。为了实现高速操作,可能需要改进用于控制管道寄存器的操作所采用的控制信号与从管道寄存器输出的数据之间的定时裕度。
技术实现思路
1、在实施方式中,一种管道寄存器可以包括:多个寄存器单元,其被构造为响应于控制信号而输出数据;以及管道控制电路,其被构造为通过对在读取使能信号的激活时间期间被激活的时钟信号进行分频来生成参考定时信号,并且基于读取使能信号和参考定时信号生成控制信号。管道控制电路可以在时钟信号被激活之前激活控制信号。
2、在实施方式中,一种管道寄存器可以包括:第一寄存器组,其被构造为响应于第一锁存控制信号而输出第一初步数据;第二寄存器组,其被构造为响应于第二锁存控制信号而输出第二初步数据;以及管道控制电路,其被构造为通过对在读取使能信号的激活时间期间被激活的时钟信号进行分频,来生成第一参考定时信号和第二参考定时信号,并且基于读取使能信号、第一参考定时信号和第二参考定时信号,生成第一锁存控制信号和第二锁存控制信号。
3、在实施方式中,一种半导体设备可以包括:存储器区域;输入/输出焊盘单元;以及数据输入/输出电路,其被构造为在存储器区域和输入/输出焊盘单元之间输入/输出数据,其中数据输入/输出电路被构造为基于读取使能信号锁存从存储器区域输出的数据,并且与在读取使能信号的激活时间期间从半导体设备的外部提供的时钟信号同步地向半导体设备的外部输出锁存的数据。
技术特征:1.一种管道寄存器,该管道寄存器包括:
2.根据权利要求1所述的管道寄存器,其中,所述管道控制电路在所述时钟信号被激活之前激活所述控制信号中的至少一个。
3.根据权利要求1所述的管道寄存器,其中,所述管道控制电路包括:
4.一种管道寄存器,该管道寄存器包括:
5.根据权利要求4所述的管道寄存器,其中,所述管道控制电路在所述时钟信号的脉冲当中的第一脉冲被激活之前激活所述第一锁存控制信号,所述第一脉冲对应于所述第一寄存器组。
6.根据权利要求5所述的管道寄存器,其中,所述管道控制电路在所述时钟信号的脉冲当中的第二脉冲被激活之前激活所述第二锁存控制信号,所述第二脉冲对应于所述第二寄存器组。
7.根据权利要求4所述的管道寄存器,其中,所述管道控制电路包括:
8.根据权利要求7所述的管道寄存器,其中,所述管道控制电路还包括:
9.根据权利要求8所述的管道寄存器,该管道寄存器还包括:
10.一种半导体设备,该半导体设备包括:
11.根据权利要求10所述的半导体设备,其中,所述数据输入/输出电路包括管道寄存器。
12.根据权利要求11所述的半导体设备,其中,所述管道寄存器包括:
13.根据权利要求12所述的半导体设备,其中,所述管道控制电路在所述时钟信号的脉冲当中的第一脉冲被激活之前激活所述第一锁存控制信号,所述第一脉冲对应于所述第一寄存器组。
14.根据权利要求13所述的半导体设备,其中,所述管道控制电路在所述时钟信号的脉冲当中的第二脉冲被激活之前激活所述第二锁存控制信号,所述第二脉冲与所述第二寄存器组相对应。
15.根据权利要求12所述的半导体设备,其中,所述管道控制电路包括:
16.根据权利要求15所述的半导体设备,其中,所述管道控制电路还包括:
17.根据权利要求16所述的半导体设备,该半导体设备还包括:
技术总结本申请涉及管道寄存器及包括管道寄存器的半导体设备。一种管道寄存器包括:多个寄存器单元,其被构造为响应于控制信号而输出数据;以及管道控制电路,其被构造为通过对在读取使能信号的激活时间期间被激活的时钟信号进行分频来生成参考定时信号,并且基于读取使能信号和参考定时信号生成控制信号。技术研发人员:金宪基,蔡炅敏受保护的技术使用者:爱思开海力士有限公司技术研发日:技术公布日:2024/5/19本文地址:https://www.jishuxx.com/zhuanli/20240731/184734.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。