技术新讯 > 信息存储应用技术 > 一种存储器信号测试装置及方法与流程  >  正文

一种存储器信号测试装置及方法与流程

  • 国知局
  • 2024-07-31 20:01:43

本发明属于存储器测试,具体涉及一种存储器信号测试装置及方法。

背景技术:

1、存储器是由多个电子元器件装配而成,不允许出现错误,因此对于存储器的电信号和数据信号的测试要求,比如时序测试和稳定性测试都有着较高的测试标准。因此如何对存储器的电信号和数据信号进行高效率的测试,是提升存储器测试效能的关键。

2、在实际的存储器生产测试中,目前多使用pc测试的形式,pc中的pcie插槽可以兼容多个存储器测试;但是存储器采用的协议包括nvme协议和sata协议,采用这两种不同协议的存储器对应的接口型号不同,目前主流的存储器接口无法直接对插pcie插槽,目前市面上针对nvme和sata协议的硬盘对插需要使用不同的热插拔测试板和稳定性测试板以兼容不同的协议,造成测试耗材的浪费;且由于需要经常插拔主板的pcie插槽,导致降低了主板的寿命;同时由于现有的测试板只能控制信号的开断,无法控制信号的时序以模拟多种场景信号时序,无法满足测试需要。

技术实现思路

1、本发明要解决的技术问题是:提供一种存储器信号测试装置及方法,用于提高信号兼容性测试的覆盖度。

2、本发明为解决上述技术问题所采取的技术方案为:一种存储器信号测试装置,包括序列控制器、数据开关和不同协议的待测存储器的信号端口,数据开关连接在序列控制器和待测存储器的信号端口之间的数据线上;序列控制器用于控制数据开关的通断;数据开关用于根据序列控制器的指令控制待测存储器的信号端口的通断和时序。

3、按上述方案,序列控制器包括配置模块;配置模块用于按一定时序控制待测存储器对应的端口的电平的高低,端口为高电平时数据开关导通,端口为低电平时数据开关断开。

4、进一步的,配置模块存储有通过对各种存储器进行数据采集获取的相应端口的通断顺序和通断时延信息,用于供序列控制器读取并执行电平的拉高动作序列。

5、按上述方案,不同协议的待测存储器包括sata协议的存储器和nvme协议的存储器。

6、进一步的,sata协议的存储器的数据线有4根,每根数据线通过1个数据开关连接到序列控制器。

7、进一步的,nvme协议的存储器的数据线有16根,分为4组;每组数据线通过1个数据开关连接到序列控制器。

8、按上述方案,还包括电源开关,电源开关连接在序列控制器和待测存储器之间的电源线上,用于根据序列控制器的指令通断所在的电源线。

9、一种存储器信号测试方法,包括以下步骤:

10、s0:将不同协议的待测存储器的数据信号传输端口设置在同一个测试装置上,包括序列控制器和数据开关;数据开关连接在序列控制器和待测存储器之间的数据线上;

11、s1:针对不同协议的待测存储器,开启不同的数据开关;

12、s2:模拟计算机主板上电时与存储器交互的先后顺序,控制序列控制器的信号时序对待测存储器进行测试;

13、s3:建立与待测存储器对应的数据库,对待测存储器进行兼容性测试和稳定性测试。

14、按上述方案,所述的步骤s2中,对待测存储器进行测试包括时序与通断测试、单盘异常掉电测试。

15、一种计算机存储介质,其内存储有可被计算机处理器执行的计算机程序,该计算机程序执行一种存储器信号测试方法。

16、本发明的有益效果为:

17、1.本发明的一种存储器信号测试装置及方法,通过将pc中pcie槽位的引脚通过硬件设计在一块转接板上,分别对应nvme和sata的电信号引脚和数据信号引脚,控制多路信号的时序与通断测试,支撑单盘异常掉电测试;同时完善了不同主板型号对应信号时序数据库,实现了提高信号兼容性测试的覆盖度的功能。

18、2.本发明针对nvme传输频率高于sata协议的特点,对nvme的数据信号连接进行合理的布局和层堆叠,从而抑制了信号的谐振模式。

19、3.本发明通过采用差分的信号形式,防止了测试过程中的时钟漂移和相位失真。

20、4.本发明将不同协议的数据信号传输设置在同一个转接板上,从而在测试的过程中无需插拔主机进行切换,减缓了对主机pcie插槽的磨损。

技术特征:

1.一种存储器信号测试装置,其特征在于:包括序列控制器、数据开关和不同协议的待测存储器的信号端口,数据开关连接在序列控制器和待测存储器的信号端口之间的数据线上;序列控制器用于控制数据开关的通断;数据开关用于根据序列控制器的指令控制待测存储器的信号端口的通断和时序。

2.根据权利要求1所述的一种存储器信号测试装置,其特征在于:

3.根据权利要求2所述的一种存储器信号测试装置,其特征在于:

4.根据权利要求1所述的一种存储器信号测试装置,其特征在于:

5.根据权利要求4所述的一种存储器信号测试装置,其特征在于:

6.根据权利要求4所述的一种存储器信号测试装置,其特征在于:

7.根据权利要求1所述的一种存储器信号测试装置,其特征在于:

8.一种基于权利要求1至7中任意一项所述的存储器信号测试装置的测试方法,其特征在于:包括以下步骤:

9.根据权利要求1所述的测试方法,其特征在于:所述的步骤s2中,对待测存储器进行测试包括时序与通断测试、单盘异常掉电测试。

10.一种计算机存储介质,其特征在于:其内存储有可被计算机处理器执行的计算机程序,该计算机程序执行如权利要求8至权利要求9中任意一项所述的一种存储器信号测试方法。

技术总结本发明提供了一种存储器信号测试装置及方法,通过将PC中PCIe槽位的引脚通过硬件设计在一块转接板上,分别对应NVMe和SATA的电信号引脚和数据信号引脚,控制多路信号的时序与通断测试,支撑单盘异常掉电测试;同时完善了不同主板型号对应信号时序数据库,实现了提高信号兼容性测试的覆盖度的功能;在测试的过程中无需插拔主机进行切换,减缓了对主机PCIe插槽的磨损。技术研发人员:吴国骏,张杰,赵周星,李四林受保护的技术使用者:湖北长江万润半导体技术有限公司技术研发日:技术公布日:2024/6/18

本文地址:https://www.jishuxx.com/zhuanli/20240731/185103.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。