技术新讯 > 电子电路装置的制造及其应用技术 > 阵列基板和显示面板的制作方法  >  正文

阵列基板和显示面板的制作方法

  • 国知局
  • 2024-09-14 15:04:50

本申请涉及显示,具体涉及一种阵列基板和显示面板。

背景技术:

1、现有的阵列基板中一般设置有孔区,在孔区边缘绕线会使得位于同行的相邻的信号线之间交叠而产生寄生电容,而且越靠近孔区的位置绕线电容越大,进而导致在孔区边缘显示偏亮,在正常点屏不作补偿的情况下会产生孔区边缘亮带,显示效果较差。

技术实现思路

1、有鉴于此,本申请实施例提供了一种阵列基板,解决了现有技术中在阵列基板的同行的两种信号线之间交叠导致的孔区边缘亮带的问题。

2、本申请第一方面提供了一种阵列基板,该阵列基板包括像素电路区、孔区和边缘区,边缘区位于像素电路区和孔区之间;还包括基板、多个导电层和多个像素电路行,多个导电层叠置在基板一侧,多个像素电路行包括多个像素电路,且,像素电路行沿平行于基板的第一方向顺次排布;

3、多个导电层包括:

4、同层设置的多条第一信号线;

5、同层设置的多条第二信号线;

6、其中,连接至少部分边缘区的同一像素电路行的第一信号线和第二信号线在基板上的正投影不交叠。

7、进一步地,像素电路行的行数为m行;

8、在第一方向上,相邻的第一信号线和第二信号线各自连接的像素电路行的排序的差值为n,n为小于m/2的正整数;

9、优选的,n大于或等于2;在边缘区,相邻第二信号线并联。

10、进一步地,第一信号线和第二信号线位于不同所述导电层,相邻第一信号线和第二信号线各自在基板上的正投影至少部分交叠;

11、优选的,多个导电层包括第一导电层和第二导电层,第一导电层位于第二导电层的靠近基板一侧,第一信号线位于第一导电层,第二信号线位于第二导电层。

12、进一步地,孔区具有第二方向上的对称轴,第二方向垂直于第一方向;对称轴两侧的至少部分第一信号线和至少部分第二信号线均交替设置;

13、优选的,对称轴两侧,交替设置的第一信号线和第二信号线的对数不等。

14、进一步地,边缘区的部分第一信号线和部分第二信号线各自在基板上的正投影交替设置,剩余第一信号线未被第二信号线间隔;或剩余第二信号线未被第一信号线间隔。

15、进一步地,像素电路区包括第一像素电路子区和第二像素电路子区,第一像素电路子区与边缘区相邻,第二像素电路子区位于第一像素电路子区远离边缘区的一侧;边缘区的所述第一信号线和第二信号线连接像素电路行中位于第一像素电路子区的像素电路;

16、优选的,边缘区的相邻所述第二信号线并联,并联设置的相邻第二信号线在第二像素电路子区合并为一条信号线,信号线连接相邻像素电路行各自在第二像素电路子区的像素电路。

17、进一步地,第一信号线包括第一扫描信号线;多个导电层还包括数据信号线;

18、优选的,像素电路行包括多个像素电路,像素电路包括驱动晶体管和第一晶体管,第一晶体管的控制极连接第一扫描信号线,第一晶体管的第一极连接数据信号线,第一晶体管的第二极连接驱动晶体管的第一极;

19、优选的,第一晶体管包括p型晶体管;

20、优选的,多个导电层还包括发光控制信号线,与第一信号线同层设置;

21、优选的,像素电路包括8t1c像素电路。

22、进一步地,第二信号线包括第二扫描信号线;

23、优选的,像素电路行包括多个像素电路,像素电路包括驱动晶体管和第二晶体管,第二晶体管的控制极连接第二扫描信号线,第二晶体管的第一极连接驱动晶体管的栅极,第二晶体管的第二极连接驱动晶体管的第二极;

24、优选的,第二晶体管包括n型晶体管。

25、本申请第二方面提供了一种显示面板,该显示面板包括上述的阵列基板。

26、本申请第三方面提供了一种显示面板,该显示面板包括显示区、孔区和边缘区,边缘区位于显示区和孔区之间;还包括基板、多个导电层和多个像素电路行,多个导电层叠置在基板一侧,多个像素电路行包括多个像素电路,且,像素电路行沿平行于基板的第一方向顺次排布,

27、多个导电层包括:

28、同层设置的多条第一信号线;

29、同层设置的多条第二信号线;

30、其中,连接至少部分边缘区的同一像素电路行的第一信号线和第二信号线在基板上的正投影不交叠。

31、本申请的阵列基板中,连接同一像素电路行的第一信号线和第二信号线在基板上的正投影不交叠,使得相邻第一信号线和第二信号线之间的串扰可以忽略不计,降低第一信号线和第二信号线之间的耦合电容,从而可以达到在显示面板孔区边缘显示无亮带的效果,有效克服孔区边缘亮度不均现象。

技术特征:

1.一种阵列基板,其特征在于,包括像素电路区、孔区和边缘区,所述边缘区位于所述像素电路区和所述孔区之间;还包括基板、多个导电层和多个像素电路行,所述多个导电层叠置在所述基板一侧,所述多个像素电路行包括多个像素电路,且,所述像素电路行沿平行于所述基板的第一方向顺次排布;

2.根据权利要求1所述的阵列基板,其特征在于,所述像素电路行的行数为m行;

3.根据权利要求1所述的阵列基板,其特征在于,所述第一信号线和所述第二信号线位于不同所述导电层,相邻所述第一信号线和所述第二信号线各自在所述基板上的正投影至少部分交叠;

4.根据权利要求1所述的阵列基板,其特征在于,所述孔区具有第二方向上的对称轴,所述第二方向垂直于所述第一方向;所述对称轴两侧的至少部分所述第一信号线和至少部分所述第二信号线均交替设置;

5.根据权利要求1所述的阵列基板,其特征在于,所述边缘区的部分所述第一信号线和部分所述第二信号线各自在所述基板上的正投影交替设置,剩余所述第一信号线未被所述第二信号线间隔;或剩余所述第二信号线未被所述第一信号线间隔。

6.根据权利要求1-5任一项所述的阵列基板,其特征在于,所述像素电路区包括第一像素电路子区和第二像素电路子区,所述第一像素电路子区与所述边缘区相邻,所述第二像素电路子区位于所述第一像素电路子区远离所述边缘区的一侧;所述边缘区的所述第一信号线和所述第二信号线连接所述像素电路行中位于所述第一像素电路子区的所述像素电路;

7.根据权利要求1-5任一项所述的阵列基板,其特征在于,所述第一信号线包括第一扫描信号线;所述多个导电层还包括数据信号线;

8.根据权利要求1-5任一项所述的阵列基板,其特征在于,所述第二信号线包括第二扫描信号线;

9.一种显示面板,其特征在于,包括权利要求1-8中任一项所述的阵列基板。

10.一种显示面板,其特征在于,包括显示区、孔区和边缘区,所述边缘区位于所述显示区和所述孔区之间;还包括基板、多个导电层和多个像素电路行,所述多个导电层叠置在所述基板一侧,所述多个像素电路行包括多个像素电路,且,所述像素电路行沿平行于所述基板的第一方向顺次排布;

技术总结本申请提供了一种阵列基板和显示面板,解决了现有技术中在阵列基板在边缘区的同行的两种信号线之间交叠导致的孔区边缘亮带的问题。阵列基板包括像素电路区、孔区和边缘区,边缘区位于像素电路区和孔区之间;阵列基板还包括基板、多个导电层和多个像素电路行,多个导电层叠置在基板一侧,多个像素电路行包括多个像素电路,且,像素电路行沿平行于基板的第一方向顺次排布;多个导电层包括:同层设置的多条第一信号线;同层设置的多条第二信号线;其中,连接至少部分边缘区的同一像素电路行的第一信号线和第二信号线在基板上的正投影不交叠。技术研发人员:朱熙,许骥,张露受保护的技术使用者:合肥维信诺科技有限公司技术研发日:技术公布日:2024/9/12

本文地址:https://www.jishuxx.com/zhuanli/20240914/296877.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。