像素电路的制作方法
- 国知局
- 2024-06-21 13:42:54
本发明涉及一种像素电路,且特别涉及一种具备补偿功能的像素电路。
背景技术:
1、现行显示装置的多个像素电路各包括驱动电路以及发光元件。发光元件可以是任意形式的发光二极管元件。驱动电路可基于发光致能信号来驱动发光元件。然而,驱动电路中的驱动晶体管具有临界电压(threshold voltage,vth)值。基于工艺上的差异,显示装置的所述多个像素电路中的驱动晶体管的临界电压值可能不相同。因此,为了提高显示装置的发光均匀性,驱动电路必须依据驱动晶体管的临界电压值来对位于驱动晶体管的控制端的电压值进行补偿。
2、请同时参考图1以及图2,图1是现行的像素电路的电路图。图2是依据图1所示出的信号时序图。像素电路10包括发光元件le、晶体管t1~t9以及电容器c1、c2。晶体管t1的第一端耦接于驱动电压vdd。晶体管t1的第二端耦接于节点p。晶体管t1的控制端接收发光致能信号em(n)。晶体管t2是像素电路10中的驱动晶体管。晶体管t2的第一端耦接于节点p。晶体管t3的第一端耦接于晶体管t2的第二端。晶体管t3的第二端耦接于晶体管t2的控制端。晶体管t3的控制端接收扫描信号sn(n)。晶体管t4的第一端耦接于晶体管t2的第二端。晶体管t4的第二端耦接于发光元件le的阳极。晶体管t4的控制端接收发光致能信号em(n)。晶体管t5的第一端耦接于晶体管t2的控制端。晶体管t5的第二端耦接于参考电压vref1。晶体管t5的控制端接收扫描信号sn(n-1)。电容器c1耦接于晶体管t2的控制端与节点q之间。电容器c2耦接于节点p与节点q之间。晶体管t6的第一端耦接于节点q。晶体管t6的第二端耦接于参考电压vref1。晶体管t6的控制端接收扫描信号sn(n-1)。晶体管t7的第一端耦接于节点q。晶体管t7的第二端耦接于参考电压vref1。晶体管t7的控制端接收扫描信号sn(n)。晶体管t8的第一端接收数据电压vdata。晶体管t8的第二端耦接于节点q。晶体管t8的控制端接收扫描信号sn(n+1)。晶体管t9的第一端耦接于参考电压vref2。晶体管t8的第二端耦接于节点p。晶体管t8的控制端接收辅助扫描信号vc(n)。
3、基于如图2的时序,在重置期间pr,位于节点p的电压值、位于节点q的电压值以及位于晶体管t2的控制端的电压值vg被重置。在补偿期间pc,位于晶体管t2的控制端的电压值vg等于参考电压vref2的电压值减去晶体管t2的临界电压值的电压差值。也就是,vg=vr2-|vth|。“vr2”是参考电压vref2的电压值。“vth”是晶体管t2的临界电压值。在数据输入期间pd,位于晶体管t2的控制端的电压值vg如公式(1)所示。
4、vg=vr2-|vth|+(vd-vr1)×cc1/(cc1+ct1)…公式(1)
5、“vd”是数据电压vdata的电压值。“vr1”是参考电压vref1的电压值。“cc1”是电容器c1的电容值。“ct1”是位于晶体管t2的控制端的等校电容值。
6、在发光期间te,位于晶体管t2的控制端的电压值vg如公式(2)所示。
7、vg=vr2-|vth|+(vd-vr1)×cc1/(cc1+ct1)+(vvdd-vr2)×cc2/(cc1+cc2+ct2)×cc1/(cc1+ct1)…公式(2)
8、“vvdd”是驱动电压vdd的电压值。“vr1”是参考电压vref1的电压值。“cc2”是电容器c2的电容值。“ct2”是位于节点q的等校电容值。
9、像素电路10可基于公式(2)的补偿来排除晶体管t2的临界电压值。应注意的是,位于晶体管t2的控制端的等校电容值(即,等校电容值ct1)以及位于节点q的等校电容值(即,等校电容值ct2)被产生。因此,为消除位于晶体管t2的控制端的等校电容值以及位于节点q的等校电容值,电容器c1、c2的面积必须被增加。实际上,公式(2)中的cc2/(cc1+cc2+ct2)并无法等于1或0。因此,位于晶体管t2的控制端的等校电容值以及位于节点q的等校电容值并无法被大幅消除(或忽略)。因此,像素电路10并无法提供精准补偿。由此可知,位于晶体管t2的控制端的等校电容值以及位于节点q的等校电容值依旧会影像晶体管t2的操作。像素电路并无法提供精准补偿。
10、因此,如何提供具备精准补偿功能的像素电路,是本领域技术人员的研究重点之一。
技术实现思路
1、本发明提供一种具备精准补偿功能的像素电路。
2、本发明的像素电路包括发光元件、参考电容器、重置电路、输入电路以及驱动电路。参考电容器耦接于第一节点与第二节点之间。重置电路耦接于第一节点。重置电路在重置期间对第一节点提供第一参考偏压。输入电路耦接于第二节点。输入电路在重置期间对第二节点提供第二参考偏压,并在数据输入期间提供数据电压。驱动电路耦接于驱动电压、第一节点以及发光元件。驱动电路包括驱动晶体管。驱动晶体管的控制端耦接于第一节点。驱动电路在重置期间后的补偿期间利用驱动晶体管以及驱动电压来对位于第一节点的电压值进行补偿。输入电路在补偿期间后的数据输入期间对第二节点提供数据电压。驱动电路发光期间依据数据电压以及驱动电压来驱动发光元件。
3、基于上述,像素电路包括单一电容器(即,参考电容器)。这使得位于第一节点的等校电容值的影响能够被大幅降低。位于第一节点的等校电容值被忽略。如此一来,像素电路能够基于提供精准补偿功能。
技术特征:1.一种像素电路,包括:
2.如权利要求1所述的像素电路,其中在该补偿期间,位于该第一节点的电压值为该驱动电压的电压值与该驱动晶体管的临界电压值的绝对值之间的一电压差值。
3.如权利要求2所述的像素电路,其中:
4.如权利要求3所述的像素电路,其中在该发光期间,该驱动电路依据该操作电压值来驱动该发光元件。
5.如权利要求1所述的像素电路,其中该重置电路包括:
6.如权利要求5所述的像素电路,其中该输入电路包括:
7.如权利要求6所述的像素电路,其中该输入电路还包括:
8.如权利要求7所述的像素电路,其中该输入电路还包括:
9.如权利要求7所述的像素电路,其中该偏压晶体管在该重置期间以及该补偿期间反应于该辅助扫描信号而被导通,以将该第二参考偏压提供至该第二节点。
10.如权利要求6所述的像素电路,其中该输入电路还包括:
11.如权利要求10所述的像素电路,其中:
12.如权利要求1所述的像素电路,其中该驱动电路还包括:
13.如权利要求12所述的像素电路,其中该第一补偿晶体管以及该第二补偿晶体管分别在该补偿期间反应于该第三扫描信号的脉冲而被导通。
14.如权利要求12所述的像素电路,其中该驱动电路还包括:
15.如权利要求14所述的像素电路,其中该第一致能晶体管以及该第二致能晶体管分别在该发光期间反应于该发光致能信号的脉冲而被导通。
技术总结本发明提供一种像素电路。像素电路包括发光元件、参考电容器、重置电路、输入电路以及驱动电路。参考电容器耦接于第一节点与第二节点之间。重置电路耦接于第一节点。重置电路在重置期间对第一节点提供第一参考偏压。输入电路耦接于第二节点。输入电路在重置期间对第二节点提供第二参考偏压,并在数据输入期间提供数据电压。驱动电路的驱动晶体管的控制端耦接于第一节点。驱动电路在补偿期间利用驱动晶体管以及驱动电压来对位于第一节点的电压值进行补偿。驱动电路发光期间依据数据电压以及驱动电压来驱动发光元件。技术研发人员:林炜力受保护的技术使用者:友达光电股份有限公司技术研发日:技术公布日:2024/5/12本文地址:https://www.jishuxx.com/zhuanli/20240618/34119.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表