像素驱动电路及显示面板的制作方法
- 国知局
- 2024-06-21 13:46:02
本申请涉及显示,尤其涉及一种像素驱动电路及显示面板。
背景技术:
1、目前,有机发光二极管(organic lightemitting diode,oled)显示产品已经得到了广泛应用,但是传统的oled的像素驱动电路设计方案对高频驱动适应性较差,阈值电压的提取时间短,数据写入速度较慢,导致显示面板会存在暗态过高和低灰阶不均匀的问题。
技术实现思路
1、针对现有技术的不足,本申请提供了一种像素驱动电路及显示面板,旨在解决现有技术中显示面板存在暗态过高和低灰阶不均匀的技术问题。
2、为解决上述问题,第一方面,本申请提供了一种像素驱动电路,其包括:
3、发光器件,电连接于第一电压端和第二电压端之间,并用于像素发光;
4、驱动晶体管,用于输出驱动电流以驱动发光器件发光,所述驱动晶体管的输入端通过第一节点电连接所述第一电压端,所述驱动晶体管的输出端通过第二节点电连接所述发光器件;
5、存储模块,用于存储所述驱动晶体管的阈值电压,所述存储模块的一端电连接所述第一电压端;所述存储模块的另一端电连接所述驱动晶体管的控制端,并形成第三节点;
6、数据耦合模块,用于耦合写入的数据信号,所述数据耦合模块的一端电连接所述第三节点;
7、数据写入模块,用于根据扫描信号控制所述数据信号的写入;所述数据写入模块的输入端电连接数据线;所述数据写入模块的输出端电连接所述数据耦合模块的另一端,并形成第四节点;
8、补偿模块,用于调节所述驱动晶体管的阈值电压,所述补偿模块的输入端电连接所述第三节点,所述补偿模块的输出端电连接所述第二节点;
9、复位模块,至少电连接所述发光器件和所述第三节点,并用于复位所述发光器件和所述存储模块。
10、进一步地,在所述的像素驱动电路中,所述存储模块包括第一电容;
11、其中,所述第一电容的一端电连接所述第一电压端,所述第一电容的另一端电连接所述第三节点。
12、进一步地,在所述的像素驱动电路中,所述数据耦合模块包括第二电容;
13、其中,所述第二电容的一端电连接所述第三节点,所述第二电容的另一端电连接所述第四节点。
14、进一步地,在所述的像素驱动电路中,所述复位模块包括:
15、第一复位模块,用于复位所述存储模块,所述第一复位模块的输出端电连接所述第三节点;
16、第二复位模块,电连接所述发光器件,并用于复位所述发光器件;
17、第三复位模块,电连接所述第一节点,并用复位所述驱动晶体管的输入端;
18、第四复位模块,电连接所述数据耦合模块的另一端,并用于复位所述数据耦合模块。
19、更进一步地,在所述的像素驱动电路中,所述第一复位模块包括第一复位晶体管,所述第二复位模块包括第二复位晶体管,所述第三复位模块包括第三复位晶体管,所述第四复位模块包括第四复位晶体管;
20、其中,所述第一复位晶体管的输入端电连接第一复位线,所述第一复位晶体管的输出端电连接所述第三节点,所述第一复位晶体管的控制端电连接所述第一栅极控制线;
21、所述第二复位晶体管的输入端电连接第二复位线,所述第二复位晶体管的输出端电连接所述发光器件,所述第二复位晶体管的控制端电连接复位控制线;
22、所述第三复位晶体管的输入端电连接第三复位线,所述第三复位晶体管的输出端电连接所述第一节点,所述第三复位晶体管的控制端电连接所述复位控制线;
23、所述第四复位晶体管的输入端电连接第四复位线,所述第四复位晶体管的输出端电连接所述第四节点,所述第四复位晶体管的控制端电连接第二栅极控制线。
24、更进一步地,在所述的像素驱动电路中,所述补偿模块包括补偿晶体管;
25、其中,所述补偿晶体管的输入端电连接所述第三节点,所述补偿晶体管的输出端电连接所述第二节点,所述补偿晶体管的控制端电连接所述第二栅极控制线。
26、进一步地,在所述的像素驱动电路中,所述数据写入模块包括数据晶体管;
27、其中,所述数据晶体管的输入端电连接所述数据线,所述数据晶体管的输出端电连接所述数据耦合模块的另一端,所述数据晶体管的控制端电连接第三栅极控制线。
28、进一步地,在所述的像素驱动电路中,所述电路还包括:
29、第一发光控制模块,所述第一发光控制模块的一端通过所述第二节点电连接所述驱动晶体管的输出端,所述第一发光控制模块的另一端通过第五节点电连接所述发光器件,所述第一发光控制模块的控制端电连接第一发光控制线;
30、第二发光控制模块,所述第二发光控制模块的一端分别电连接所述存储模块的一端、所述第一电压端,所述第二发光控制模块的另一端通过所述第一节点电连接所述驱动晶体管的输入端,所述第二发光控制模块的控制端电连接第二发光控制线。
31、更进一步地,在所述的像素驱动电路中,所述第一发光控制模块包括第一开关晶体管,所述第二发光控制模块包括第二开关晶体管;
32、其中,所述第一开关晶体管的一端电连接所述第二节点,所述第一开关晶体管的另一端电连接所述第五节点,所述第一开关的控制端电连接所述第一发光控制线;
33、所述第二开关晶体管的一端分别电连接所述存储模块的一端、所述第一电压端,所述第二开关晶体管的另一端电连接所述第一节点,所述第二开关晶体管的控制端电连接第二发光控制线。
34、第二方面,本申请还提供了一种显示面板,其包括多个子像素,每一所述子像素包括第一方面所述的像素驱动电路。
35、本申请提供的像素驱动电路,其包括发光器件、驱动晶体管、存储模块、数据耦合模块、数据写入模块、补偿模块和复位模块,驱动晶体管与发光器件电连接于第一电压端和第二电压端之间,存储模块电连接于第一电压端和驱动晶体管的控制端之间,数据耦合模块电连接于数据写入模块和驱动晶体管的控制端之间,补偿模块电连接于驱动晶体管的控制端和输出端之间,进而实现了将数据信号写入与阈值电压提取的单独控制,不仅加长了阈值电压的提取时间,而且加快了数据的写入,进而可以改善显示面板的低灰阶显示不均及暗态电压过高。
技术特征:1.一种像素驱动电路,其特征在于,包括:
2.根据权利要求1所述的像素驱动电路,其特征在于,所述存储模块包括第一电容;
3.根据权利要求1所述的像素驱动电路,其特征在于,所述数据耦合模块包括第二电容;
4.根据权利要求1所述的像素驱动电路,其特征在于,所述复位模块包括:
5.根据权利要求4所述的像素驱动电路,其特征在于,所述第一复位模块包括第一复位晶体管,所述第二复位模块包括第二复位晶体管,所述第三复位模块包括第三复位晶体管,所述第四复位模块包括第四复位晶体管;
6.根据权利要求5所述的像素驱动电路,其特征在于,所述补偿模块包括补偿晶体管;
7.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入模块包括数据晶体管;
8.根据权利要求1所述的像素驱动电路,其特征在于,所述电路还包括:
9.根据权利要求8所述的像素驱动电路,其特征在于,所述第一发光控制模块包括第一开关晶体管,所述第二发光控制模块包括第二开关晶体管;
10.一种显示面板,其特征在于,包括多个子像素,每一所述子像素包括权利要求1-9中任一项所述的像素驱动电路。
技术总结本申请实施例公开了一种像素驱动电路及显示面板。像素驱动电路包括:发光器件,电连接于第一电压端和第二电压端之间;驱动晶体管,驱动晶体管的输入端通过第一节点电连接第一电压端,输出端通过第二节点电连接发光器件;存储模块,存储模块的一端电连接第一电压端;另一端电连接驱动晶体管的控制端并形成第三节点;数据耦合模块,数据耦合模块的一端电连接第三节点;数据写入模块,数据写入模块的输入端电连接数据线,输出端电连接数据耦合模块的另一端并形成第四节点;补偿模块,补偿模块的输入端电连接第三节点,输出端电连接第二节点;复位模块,至少电连接发光器件和第三节点,进而可以解决显示面板出现暗态过高和低灰阶不均匀的问题。技术研发人员:李奎受保护的技术使用者:武汉华星光电半导体显示技术有限公司技术研发日:技术公布日:2024/5/16本文地址:https://www.jishuxx.com/zhuanli/20240618/34486.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表