技术新讯 > 办公文教,装订,广告设备的制造及其产品制作工艺 > 像素电路及显示面板的制作方法  >  正文

像素电路及显示面板的制作方法

  • 国知局
  • 2024-06-21 13:51:41

本申请涉及显示,具体涉及一种像素电路及显示面板。

背景技术:

1、随着显示产品在消费市场的不断发展,人们对光学性能要求越来越高。闪烁(flicker)作为一种评价光学性能的重要指标,规格也越来越严格;同时,低频显示的引入,闪烁也变得越来越严重。

2、因此,亟需提供一种像素电路及显示面板,以缓解闪烁现象。

技术实现思路

1、本申请提供一种像素电路及显示面板,以缓解不同灰阶下亮度差异较大的技术问题。

2、第一方面,本申请提供一种像素电路,该像素电路包括补偿晶体管、第一初始化晶体管、串联于第一电源线与第二电源线之间的第一发光控制晶体管、驱动晶体管以及第二发光控制晶体管;补偿晶体管连接于驱动晶体管的栅极与驱动晶体管的源极或者漏极之间;第一初始化晶体管连接于驱动晶体管的栅极与第一初始化线之间;其中,在一帧的一时段中,第二发光控制晶体管截止,第一发光控制晶体管、驱动晶体管以及补偿晶体管均导通;且第一初始化晶体管在时段后导通。

3、在其中一些实施方式中,第一发光控制晶体管的栅极接入第一发光控制信号,第一发光控制信号为第n+1级栅极驱动信号,第二发光控制晶体管的栅极接入第二发光控制信号,第二发光控制信号为第n级栅极驱动信号。

4、在其中一些实施方式中,第一发光控制晶体管的第一极与第一电源线连接,第一发光控制晶体管的栅极与第一发光控制线连接,第一发光控制晶体管的第二极与驱动晶体管的第一极连接;第二发光控制晶体管的第一极与驱动晶体管的第二极连接,第二发光控制晶体管的第二极与第二电源线连接,第二发光控制晶体管的栅极与第二发光控制线连接;其中,第一发光控制晶体管的沟道类型与第二发光控制晶体管的沟道类型相同;第一发光控制线传输第一发光控制信号,第二发光控制线传输第二发光控制信号,第一发光控制信号的脉冲宽度与第二发光控制信号的脉冲宽度相同,且第一发光控制信号的相位与第二发光控制信号的相位不同。

5、在其中一些实施方式中,补偿晶体管的栅极接入第一栅极驱动信号,第一栅极驱动信号在一帧中具有先后的第一脉冲、第二脉冲;第一初始化晶体管的栅极接入第二栅极驱动信号,第二栅极驱动信号在一帧中具有一第三脉冲;第三脉冲在时序上位于第一脉冲与第二脉冲之间,且第三脉冲与第二脉冲至少部分重叠。

6、在其中一些实施方式中,像素电路在一帧中的工作阶段包括第一阶段,在第一阶段中,第二发光控制晶体管截止,且第一发光控制晶体管、驱动晶体管以及补偿晶体管均导通。

7、在其中一些实施方式中,像素电路在一帧中的工作阶段还包括在第一阶段之后的第二阶段,在第二阶段中,第一初始化晶体管导通,且第一发光控制晶体管、第二发光控制晶体管以及补偿晶体管均截止。

8、在其中一些实施方式中,像素电路还包括发光器件和第二初始化晶体管,发光器件连接于第二发光控制晶体管与第二电源线之间;第二初始化晶体管连接于发光器件的阳极与第二初始化线之间;像素电路在一帧中的工作阶段还包括在第二阶段之后的第三阶段,在第三阶段中,第一初始化晶体管由导通变为截止,第二初始化晶体管、补偿晶体管均导通,且第二初始化晶体管在第三阶段之后又导通至少一次。

9、在其中一些实施方式中,像素电路还包括写入晶体管,写入晶体管连接于驱动晶体管的第一极与数据线之间;像素电路在一帧中的工作阶段还包括在第三阶段之后的第四阶段,在第四阶段中,写入晶体管、补偿晶体管均导通,且第一初始化晶体管、第二初始化晶体管、第一发光控制晶体管以及第二发光控制晶体管均截止。

10、在其中一些实施方式中,像素电路在一帧中的工作阶段还包括位于第四阶段与发光阶段之间的第五阶段,在第五阶段中,写入晶体管导通。

11、在其中一些实施方式中,第二初始化晶体管在第四阶段与第五阶段之间又导通一次。

12、第二方面,本申请提供一种显示面板,该显示面板包括上述的像素电路。

13、本申请提供的像素电路及显示面板,通过在一帧的一时段中控制第二发光控制晶体管截止,第一发光控制晶体管、驱动晶体管以及补偿晶体管均导通,然后再控制第一初始化晶体管在时段后导通,可以将不同灰阶下驱动晶体管的各电极电位复位为同一电位后,再复位驱动晶体管的栅极电位,能够使得驱动晶体管的栅源压差、栅漏压差在帧间保持一致,进而减小了不同灰阶下的亮度差异,从而改善了闪烁现象。

技术特征:

1.一种像素电路,其特征在于,所述像素电路包括:

2.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制晶体管的栅极接入第一发光控制信号,所述第一发光控制信号为第n+1级栅极驱动信号,所述第二发光控制晶体管的栅极接入第二发光控制信号,所述第二发光控制信号为第n级栅极驱动信号。

3.根据权利要求2所述的像素电路,其特征在于,所述第一发光控制晶体管的第一极与所述第一电源线连接,所述第一发光控制晶体管的栅极与第一发光控制线连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接;

4.根据权利要求3所述的像素电路,其特征在于,所述补偿晶体管的栅极接入第一栅极驱动信号,所述第一栅极驱动信号在一帧中具有先后的第一脉冲、第二脉冲;

5.根据权利要求4所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段包括第一阶段,在所述第一阶段中,所述第二发光控制晶体管截止,且所述第一发光控制晶体管、所述驱动晶体管以及所述补偿晶体管均导通。

6.根据权利要求5所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段还包括在所述第一阶段之后的第二阶段,在所述第二阶段中,所述第一初始化晶体管导通,且所述第一发光控制晶体管、所述第二发光控制晶体管以及所述补偿晶体管均截止。

7.根据权利要求6所述的像素电路,其特征在于,所述像素电路还包括:

8.根据权利要求7所述的像素电路,其特征在于,所述像素电路还包括写入晶体管,所述写入晶体管连接于所述驱动晶体管的第一极与数据线之间;

9.根据权利要求8所述的像素电路,其特征在于,所述像素电路在一帧中的工作阶段还包括位于所述第四阶段与发光阶段之间的第五阶段,在所述第五阶段中,所述写入晶体管导通。

10.根据权利要求9所述的像素电路,其特征在于,所述第二初始化晶体管在所述第四阶段与所述第五阶段之间又导通一次。

11.一种显示面板,其特征在于,所述显示面板包括如权利要求1-10任一项所述的像素电路。

技术总结本申请公开了一种像素电路及显示面板,该像素电路包括补偿晶体管、第一初始化晶体管、串联于第一电源线与第二电源线之间的第一发光控制晶体管、驱动晶体管以及第二发光控制晶体管,通过在一帧的一时段中控制第二发光控制晶体管截止,第一发光控制晶体管、驱动晶体管以及补偿晶体管均导通,然后再控制第一初始化晶体管在时段后导通,可以将不同灰阶下驱动晶体管的各电极电位复位为同一电位后,再复位驱动晶体管的栅极电位,能够使得驱动晶体管的栅源压差、栅漏压差在帧间保持一致,进而减小了不同灰阶下的亮度差异,从而改善了闪烁现象。技术研发人员:袁宾受保护的技术使用者:武汉华星光电半导体显示技术有限公司技术研发日:技术公布日:2024/5/27

本文地址:https://www.jishuxx.com/zhuanli/20240618/34854.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。