技术新讯 > 微观装置的制造及其处理技术 > 在微机电系统中提供吸气剂的系统和方式的制作方法  >  正文

在微机电系统中提供吸气剂的系统和方式的制作方法

  • 国知局
  • 2024-07-27 12:19:42

本公开内容的某些实施例涉及在微机电系统(mems)中提供吸气剂的系统和方法。

背景技术:

微机电系统(mems)是一组可被制造并且可展现特定机械和/或电子特性的装置。例如:mems装置可以包含移动和变形的能力。在某些情况下,但非全部,mems能够和电信号互动作用。mems装置是指可以被实现作为微机电系统的半导体装置。mems装置可包含,例如,机械单元和/或电子元件(如,感测器电子元件)。mems装置可以包括,例如,陀螺仪、加速度计、磁力计、压力计等。

对本领域中具有通常知识的技术人员来说,通过和本申请案于以下所示的公开内容并且参考图式来作比较,常规及传统方式的限制及缺点将变得显而易见。

技术实现要素:

如权利要求中更为完整说明的,在微机电系统中提供吸气剂的系统和方法,是藉由多个图式中至少一个图式的示例和/或相关描述而实质地提供了说明。

从以下的说明及图式中将可更充分了解本公开内容的各种优点、面向和创新特征以及其示例的实施例的细节。

附图说明

图1显示根据本公开内容的互补金属氧化物半导体(cmos)晶圆的实施例;

图2a显示根据本公开内容的工艺流程的一部分的实施例;

图2b显示根据本公开内容的工艺流程的一部分的实施例;

图2c显示根据本公开内容的工艺流程的一部分的实施例;

图2d显示根据本公开内容的工艺流程的一部分的实施例;

图2e显示根据本公开内容的工艺流程的一部分的实施例;

图2f显示根据本公开内容的工艺流程的一部分的实施例;

图3a显示根据本公开内容的与cmos晶圆的吸气剂整合的第一实施例;

图3b显示根据本公开内容的与cmos晶圆的吸气剂整合的第一实施例;

图3c显示根据本公开内容的与cmos晶圆的吸气剂整合的第一实施例;

图4a显示根据本公开内容的工艺流程的一部分的实施例;

图4b显示根据本公开内容的工艺流程的一部分的实施例;

图4c显示根据本公开内容的工艺流程的一部分的实施例;

图4d显示根据本公开内容的工艺流程的一部分的实施例;

图4e显示根据本公开内容的工艺流程的一部分的实施例;

图4f显示根据本公开内容的工艺流程的一部分的实施例;

图4g显示根据本公开内容的工艺流程的一部分的实施例;

图4h显示根据本公开内容的工艺流程的一部分的实施例;

图4i显示根据本公开内容的工艺流程的一部分的实施例;

图5a显示根据本公开内容的工艺流程的一部分的实施例;

图5b显示根据本公开内容的工艺流程的一部分的实施例;

图5c显示根据本公开内容的工艺流程的一部分的实施例;

图5d显示根据本公开内容的工艺流程的一部分的实施例;

图5e显示根据本公开内容的工艺流程的一部分的实施例;

图5f显示根据本公开内容的工艺流程的一部分的实施例;

图5g显示根据本公开内容的工艺流程的一部分的实施例;

图5h显示根据本公开内容的工艺流程的一部分的实施例;

图5i显示根据本公开内容的工艺流程的一部分的实施例;

图5j显示根据本公开内容的工艺流程的一部分的实施例;

图5k显示根据本公开内容的工艺流程的一部分的实施例;

图5l显示根据本公开内容的工艺流程的一部分的实施例;

图5m显示根据本公开内容的工艺流程的一部分的实施例;

图5n显示根据本公开内容的工艺流程的一部分的实施例;

图6显示根据本公开内容的mems装置的实施例;

图7a显示根据本公开内容的所述mems装置的加速度计部分的实施例;

图7b显示根据本公开内容的所述mems装置的加速度计部分的实施例;

图7c显示根据本公开内容的所述mems装置的加速度计部分的实施例;

图8a显示根据本公开内容的所述mems装置的陀螺仪部分的实施例;

图8b显示根据本公开内容的所述mems装置的陀螺仪部分的实施例;以及

图8c显示根据本公开内容的所述mems装置的陀螺仪部分的实施例。

具体实施方式

在此所用的,"和/或"意味着在含有"和/或"的列表中的任何一或多个項目,举例来说,"x和/或y"意味着三元素集合{(x),(y),(x,y)}里的任一个元素,亦即,"x和/或y"意味着"x及y的一或二个",另举一例,"x,y和/或z"意味着七元素集合{(x),(y),(z),(x,y),(x,z),(y,z),(x,y,z)}里的任一个元素,亦即,"x,y和/或z"意味着"x,y及z的一或多个"。在此所用的,"例如"、"举例来说"、"例示",意味着列举一或多个非限制性的范例、实例或说明。

在此所用的术语只用于说明特定范例且并非意于限制本案公开的内容。如在此所用的,单一形式意指也包括复数形式,除非本文另有指出。应进一步了解,当"包括"(comprises;comprising)、"包含"(includes;including)、"具有"(has;have;having)以及类似词语用于说明书时,是指出所述特征、完整实体、步骤、操作、元件和/或部件的存在,但不排除一或多个额外的其他特征、完整实体、步骤、操作、单元和/或其的群组的存在。

应了解到,虽然第一、第二等用语在此可用于描述不同元件,但这些元件应不受所述用语所限,这些用语只用于区分一个元件和另一个元件,因此,举例来说,如下所讨论的第一元件、第一部件或第一区段也可被称为第二元件、第二部件或第二区段而不偏离本公开内容的教示。同样地,不同的空间用语,诸如"上"(upper)、"下"(lower)、"侧"(side)及类似用语可用于以相对方式区分一个元件和另一个元件,然而,应了解到,可用不同的方式定向这些元件,例如,电子元件或mems装置可以侧转使得它的"顶"(top)表面面向水平方向并且其"侧"表面面向垂直方向而不偏离本公开内内容的教示。

依据本公开内容的一些实施例包含在mems中提供吸气剂的系统和方法。

依据本公开内容的一些实施例提供与mems装置中的空腔一起使用的吸气剂。在一些实施例中,所述空腔是处于或接近真空压力。所述吸气剂可以经配置以降低所述空腔的压和/或在所述mems装置的整个生命期中于所述空腔中提供稳定压力。稳定的空腔压力能够,例如,在所述mems装置的整个生命期中减少陀螺仪的偏差偏移。所述吸气剂可以经配置以在高温下被活化和/或在所述空腔中吸收不需要的气体种类(如,在高温下从所述空腔表面被除气的气体种类)。

依据本公开内容的一些实施例提出利用吸气剂的六轴mems装置。所述mems装置也可以包含,例如,来自顶部金属以形成感测、屏蔽和/或接合电极的alcu电极;以及具有电荷耗散路径的导电凸起挡止块(如,使用tin)。

图1显示互补金属氧化物半导体(cmos)晶圆100的实施例,所述cmos晶圆100被配置为与mems晶圆(未显示)接合。mems装置可以藉由接合mems晶圆及所述cmos晶圆100来形成。依据本公开内容的一些实施例提供一种mems装置,其包含具有一或多个吸气剂的空腔。

请参考图1,所述cmos晶圆100可以包含,例如,基底110、氧化层120、富硅氧化物(siliconrichoxide,sro)/氮化硅(sin)层130、高密度电浆(highdensityplasma,hdp)氧化层140、顶金属层或alcu层150、阻挡层235(如,覆盖层)以及吸气剂215、225。所述顶金属150(如,alcu)被设置在所述cmos晶圆100的基底110的顶部上。可包含所述氧化层120以及所述sro/sin层130的鈍化堆迭(passivationstack)210形成于所述顶金属150周围。在一些实施例中,sro及sin分别为所述sro/sin层130的底层及顶层。导电凸起挡止块层230被设置于所述鈍化堆迭210上以及在槽孔220中。

所述cmos晶圆100的一些结构包含,例如,接合电极160(如,接合垫)、屏蔽或感测电极170、屏蔽或感测电极180、导电凸起挡止块190、排气层200、所述槽孔220以及吸气剂215、225。所述cmos晶圆100也可以包含,例如,cmos电路(未显示)。所述cmos电路可以通过所述接合电极160耦接至所述mems晶圆。例如,所述mems晶圆可以通过所述接合电极160在结构上接合和/或电性连接至所述cmos晶圆100。

当所述cmos晶圆100以及所述mems晶圆接合以形成所述mems装置,在所述mems装置内也可以形成多个空腔。在一些实施例中,所述多个空腔中的一个是加速度计空腔;所述多个空腔中的另一个是陀螺仪空腔。在一些实施例中,所述吸气剂215、225是在所述多个空腔中的一个(如,陀螺仪空腔)内。在受热时,例如,在运作过程中,所述吸气剂215、225吸收特定种类的气体,藉此以减少或稳定在所述mems装置的陀螺仪空腔内的压力。

图2a至图2f所示为根据本公开内容的工艺流程的实施例的概述。一些实施例提供将所述吸气剂215、225与所述顶金属层150整合和/或所述鈍化层210整合的工艺流程。特别地,图2a、2b、2e及2f显示用以将吸气剂215整合在顶金属150的工艺流程的实施例的部分。图2c至图2e显示用以将吸气剂225整合在所述鈍化层210上的工艺流程的实施例的部分。

图2a显示吸气剂215沉积以及图案化在所述顶金属层150(如,alcu)以及阻挡层沉积。在一些实施例中,所述顶金属层150被沉积在所述cmos晶圆100的基底110上。所述吸气层215(如,ti)被沉积在所述顶金属层150上以及被图案化。阻挡层235(如,tin)被沉积在所述吸气剂215以及所述顶金属层150上。

图2b显示顶金属层150图案化以及鈍化堆迭210沉积。在一些实施例中,所述顶金属层150、吸气剂215以及所述阻挡层235被图案化。包含所述氧化层120以及所述sro/sin层130的鈍化堆迭210沉积在所述被图案化顶金属层150、阻挡层235以及吸气剂215上。

图2c显示高密度电浆(hdp)氧化层140的形成以及第二吸气层225的沉积及图案化。在一些实施例中,利用hdp氧化掩模以及进行sro/sin层130蚀刻以从区域270移除sro/sin。所述排气层200可以藉由在所述蚀刻区域270中进行hdp氧化沉积以及进行化学机械抛光(chemical-mechanicalpolishing,cmp)而形成。所述第二吸气层225(如,ti)被沉积在所述鈍化堆迭210(如,鈍化堆迭210的sro/sin层130上)上以及被图案化。

图2d显示槽孔220的形成以及导电层230的沉积。在一些实施例中,槽孔220是穿过所述凸起挡止块190的鈍化堆迭210到所述顶金属层150(如,alcu)的顶部的所述阻挡层235而形成。所述导电凸起挡止块层230(如,ti/tin)被沉积在所述鈍化堆迭210、所述排气层200、所述槽孔220(包含,例如,所述槽孔220的侧壁)以及所述吸气剂225上方。

图2e显示导电层230图案化以及接垫(pad)蚀刻。在一些实施例中,所述导电凸起挡止块层230被图案化使得所述导电凸起挡止块层230留在所述导电凸起挡止块190上方。所述导电凸起挡止块层230也可以被图案化使得所述导电凸起挡止块层230的一部分留在所述吸气剂225的顶部上,藉此形成从所述吸气剂225至顶金属层150的导电路径。pad蚀刻是通过所述鈍化堆迭210以及停止在所述覆盖层而进行的。所述pad蚀刻可移除在所述顶金属层150上方的一部份所述阻挡层235。

图2f显示所述覆盖层的选择性蚀刻。在一些实施例中,所述阻挡层235自所述接合电极160的一部分移除以及自所述屏蔽和/或感测电极170移除。对于所述屏蔽和/或感测电极170,所述阻挡层235的蚀刻暴露出所述吸气层215,以形成所述屏蔽/感测电极。

图3a至图3c显示吸气剂215、225与cmos晶圆100整合的三个实施例。此外,图3a至图3c显示第一吸气剂215的不同实施例以及第二吸气剂225的不同实施例。本公开内容的一些实施例考量到将所述第一吸气剂215(如,图3c的第一吸气剂215)的不同实施例与所述第二吸气剂225(如,图3a的第二吸气剂225)的不同实施例进行结合,包含没有在图3a至图3c中显示的结合方式。

图3a显示基于所述吸气层215及覆盖层235的环绕式结构的整合吸气剂215、225的第一种方式。在一些实施例中,所述吸气剂215被沉积在顶金属层150上以及被图案化。然后,所述覆盖层235被沉积在所述吸气剂215以及所述顶金属层150上方。在后继的步骤中,所述覆盖层235被移除以暴露出底下的吸气剂215。再者,被沉积在所述鈍化堆迭210上的所述吸气剂225是通过被选择性地移除以暴露出所述吸气剂225的一部分的导电凸起挡止块层230而电性耦接于所述顶金属层150。在一些实施例中,所述导电凸起挡止块190例如在所述mems装置的移动结构与所述cmos晶圆100接触时,提供电荷耗散路径。在一些实施例中,所述吸气剂225以及所述导电凸起挡止块层230的结合的用意不在于用作导电凸起挡止块。

图3b显示整合吸气剂215、225的第二种方式。在一些实施例中,堆迭是在所述顶金属层150的顶部的所述吸气层215的顶部上利用所述覆盖层235来形成。在后继的步骤中,所述覆盖层235被选择性地移除以暴露出底下的吸气剂215。再者,所述吸气层215、225电性耦接于所述顶金属层150。所述吸气剂215提供所述屏蔽/感测电极170的电极层。在一些实施例中,所述吸气层225以及所述导电凸起挡止块层230的堆迭用作所述导电凸起挡止块190的整个的导电凸起挡止块层。

图3c显示整合吸气剂215、225的第三种方式。在一些实施例中,堆迭是利用电极层235以及所述吸气层215来形成。在后继的步骤中,所述吸气层215被选择性地移除以暴露出底下的电极层235。再者,所述吸气层215、225电性耦接于所述顶金属层150。所述吸气剂215提供用于所述屏蔽/感测电极170的电极层并通过所述电极层235而电性耦接于所述顶金属层150。在一些实施例中,所述导电凸起挡止块层230作为所述导电凸起挡止块190的导电凸起挡止块层。在一些实施例中,在所述导电凸起挡止块层230的顶部的所述吸气剂225的堆迭并不作为导电凸起挡止块,以及在所述吸气剂225下面的结构并不作为导电凸起挡止块。所述吸气剂225通过所述电极层或导电层230及所述槽孔220而电性耦接于所述顶金属层150。

在一些情况下,某些方式具有超越其他方式的特定优点。例如,所述第一种方式解耦所述吸气层225及所述导电凸起挡止块层230的材料选择,以及解耦在所述顶金属层150上的所述吸气层215及所述电极层235的材料选择。再者,在所述第一种方式中,可藉由湿式蚀刻或干式蚀刻而完成在所述鈍化层210上所述吸气剂225的蚀刻。再者,所述第一种方式允许设计吸气剂具有足够的厚度而能使吸气剂的功能及制程窗口最大化。

图4a至图4i显示根据本公开内容的所述第二种方式的工艺流程的实施例。

图4a显示鈍化堆迭210沉积在所述顶金属层150上方。在一些实施例中,所述顶金属层150(如,alcu)被沉积在所述cmos晶圆100的基底110上。所述第一吸气层215被沉积在所述顶金属层150(如,ti)的顶部,以及阻挡层235(如,tin)被沉积在所述第一吸气层215上方。在所述顶金属层150、所述第一吸气层215以及所述阻挡层235被图案化后,鈍化堆迭210被沉积在所述顶金属层150、所述第一吸气层215以及所述阻挡层235上方。所述鈍化堆迭210可以包含,例如,氧化层120以及sro/sin层130。

图4b显示在形成排气层200后接着形成槽孔220。在一些实施例中,排气层200可以藉由hdp氧化掩模以及sro/sin层130蚀刻以从区域270移除sro/sin而形成。所述排气层200可以藉由在所述蚀刻区域270中进行hdp氧化物沉积以及化学机械抛光(cmp)而形成。接着,形成所述槽孔220。

图4c显示吸气剂以及覆盖层的沉积。在一些实施例中,所述第二吸气层225(如,ti)被沉积在所述鈍化堆迭210以及所述排气层200上。导电凸起挡止块层230(如,ti/tin)被沉积在所述第二吸气层225上方。上述沉积也覆盖所述槽孔220的壁部。

图4d显示吸气剂以及覆盖层的图案化。在一些实施例中,所述第二吸气层225以及所述导电凸起挡止块层230被图案化使得部分留在所述凸起挡止块190以及在所述第二吸气剂225被放置的位置上。

图4e显示覆盖层图案化。在一些实施例中,所述导电凸起挡止块层230被图案化。可使用湿式或干式蚀刻以移除在所述第二吸气层225留下的部分中的一个的上方的所述导电凸起挡止块层230。

图4f显示pad微影以及蚀刻接着进行合金步骤。在一些实施例中,pad微影以及蚀刻包含使用光阻(pr)260以进行图案化。所述pr260选择性地保护某些特征不被蚀刻。所述蚀刻使所述阻挡层235暴露在所述接合电极160、所述屏蔽/感测电极170以及所述屏蔽/感测电极180上方。接着,进行合金步骤。

图4g显示另一pad微影以及蚀刻。在一些实施例中,第二pad微影以及蚀刻导致所述覆盖层的蚀刻。所述pr260被图案化使得接续的蚀刻暴露出所述屏蔽/感测电极170的第一吸气层215。

图4h显示又一pad微影以及蚀刻。在一些实施例中,第三pad微影以及蚀刻导致蚀刻所述吸气剂以及覆盖层。所述pr260被图案化使得后续的蚀刻藉由移除在所述接合电极160上的所述第一吸气层215以及所述阻挡层235的部分而暴露出所述接合电极160的顶金属层150。

图4i显示所述pr260的去除。所述cmos晶圆100已准备好与所述mems晶圆接合(未显示)以形成mems装置。

如图3c所示以及于本文中描述的所述第三种方式的工艺流程的一些实施例,在多个方面来说,是相似于例如如图3b及图4a至图4i所示的第二种方式的工艺流程。本领域具有通常知识的技术人员者可以了解根据在此说明的第二种方式及第一种方式如何实现所述第二种方式的工艺流程。

图5a至图5n显示根据本公开内容的所述第一种方式的工艺流程的实施例。

图5a显示顶金属层的沉积。在一些实施例中,顶金属层150(如,alcu)被沉积在cmos晶圆100的基底110上。第一吸气层215(如,ti)被沉积在所述顶金属层150上。

图5b显示吸气层的图案化。在一些实施例中,所述第一吸气层215被图案化。

图5c显示阻挡层的沉积。在一些实施例中,阻挡层235(如,tin)被沉积在所述顶金属层150以及所述第一吸气剂215上方。

图5d显示顶金属层的微影。在一些实施例中,pr260被沉积以及被图案化于所述阻挡层235、所述第一吸气剂215以及所述顶金属层150上方。

图5e显示顶金属层的蚀刻。在一些实施例中,所述pr260保护某些结构以免被蚀刻。所述蚀刻选择性地移除所述阻挡层235、所述第一吸气层215以及所述顶金属层150以暴露出所述cmos晶圆100的基底110。

图5f显示pr的去除以及在所述顶金属层上方的鈍化堆迭的沉积。在一些实施例中,所述pr260被去除以及所述鈍化堆迭210被设置在所述基底110以及所述顶金属层堆迭245上方,所述顶金属层堆迭245包含在所述顶金属层150上方的阻挡层235或在所述第一吸气剂215及所述顶金属层150上方的阻挡层235。所述鈍化堆迭210可以包含沉积在所述基底110及所述顶金属层堆迭245上方的氧化层120。所述鈍化堆迭210也可以包含沉积在所述氧化层120上方的sro/sin层130。

图5g显示排气层200。在一些实施例中,利用hdp氧化掩模,以及进行sro/sin的蚀刻以从区域270中移除sro/sin。所述排气层可以藉由在所述蚀刻区域270中进行hdp氧化物沉积以及cmp而形成。在一些实施例中,对于sin覆盖工艺,可以在hdp氧化物沉积及cmp进行后加入sin覆盖沉积。

图5h显示吸气剂沉积以及图案化。在一些实施例中,第二吸气层225被沉积在所述sro/sin层130及所述排气层200上方。如图5h所示,所述第二吸气层225被图案化。

图5i显示凸起挡止块槽孔的形成。在一些实施例中,槽孔220是藉由移除所述sro/sin层130以及所述氧化层120以暴露出凸起挡止块的阻挡层235而形成。

图5j显示凸起挡止块层的沉积。在一些实施例中,导电凸起挡止块层230(如,ti/tin)被沉积在所述第二吸气剂225、所述sro/sin层130以及所述排气层200上方。所述导电凸起挡止块层230也可以被沉积在所述槽孔220的壁部上方以及在暴露的阻挡层235上方。

图5k显示凸起挡止块层的图案化。在一些实施例中,所述导电凸起挡止块层230被图案化以及选择性地被蚀刻以界定出所述凸起挡止块以及暴露所述吸气剂。可使用湿式或干式蚀刻。接近所述导电凸起挡止块190的所述导电凸起挡止块层230的部分被留下。即使所述第二吸气剂225的剩下部分暴露出来,所述导电凸起挡止块层230的一部分也可以留在所述第二吸气剂225上方。

图5l显示pad微影以及蚀刻接着进行合金步骤。在一些实施例中,pad微影以及蚀刻包含使用光阻pr260以进行图案化以及选择性地移除所述鈍化堆迭210(如,所述sro/sin层130以及所述氧化层120)。所述pr260选择性地保护某些结构以免被蚀刻,例如,所述第二吸气层225。在此步骤中所述第二吸气层225并未暴露出来。所述蚀刻可以停止在所述顶金属层215(如,alcu)上的所述电极层(如,阻挡层235)。所述蚀刻使所述阻挡层235暴露在所述接合电极160、所述屏蔽/感测电极170以及所述屏蔽/感测电极180上方。在此步骤中所述第一吸气层215并未暴露出来。再者,所述蚀刻界定所述凸起挡止块。在一些实施例中,所述阻挡层235的一部分被所述蚀刻所移除,例如,在所述接合电极160上。接着,进行合金步骤。

图5m显示另一pad微影以及蚀刻。在一些实施例中,所述第二pad微影以及蚀刻导致所述覆盖层的蚀刻。所述pr260被图案化使得接续的蚀刻暴露出所述屏蔽/感测电极170的第一吸气层215。所述蚀刻可以藉由移除所述阻挡层235(如,所述电极层)而暴露出所述接合电极160的顶金属层150。

图5n显示所述pr260的去除。在一些实施例中,所述pr260被去除。在一些实施例中,在所述pr260被去除以前,可针对所述sin的覆盖工艺而执行可选的sin蚀刻步骤。所述cmos晶圆100为已准备好与所述mems晶圆(未显示)接合以形成mems装置。

图6至图8显示cmos晶圆与mems晶圆接合以形成双重空腔(如,加速度计空腔和陀螺仪空腔)的实施例的截面图。

图6显示包含加速度计310及陀螺仪320的mems装置300的实施例。在一些实施例中,所述mems装置300是藉由接合mems晶圆330及cmos晶圆100而形成。所述mems晶圆330及所述cmos晶圆100的接合形成至少两个空腔340、350。所述第一空腔为加速度计空腔340。所述第二空腔为陀螺仪空腔350。在一些实施例中,所述加速度计空腔340与所述陀螺仪空腔350隔离。所述空腔340、350可以包含在所述mems装置层370上方及下方的壳体。所述加速度计310及所述陀螺仪320通常是在不同压力下操作。由此,在所述陀螺仪空腔350中的吸气剂215、225可用以减少所述陀螺仪空腔350中的初始压力和/或维持(如,稳定)所述陀螺仪空腔350中的压力。在所述加速度计空腔340中的排气层200可用以增加所述加速度计空腔340中的初始压力。

在根据一些实施例的加速度计空腔340中,所述排气层200被暴露以相较于所述陀螺仪空腔350而言增加加速度计空腔340的压力。所述感测电极180包含,例如,alcu/第二电极层堆迭。所述屏蔽电极170包含,例如,alcu或alcu/第二电极层堆迭。所述接合电极160包含,例如,alcu。所述导电凸起挡止块190被配置为在所述mems晶圆330的移动结构与所述cmos晶圆100接触时提供电荷耗散路径。

在根据一些实施例的陀螺仪空腔350中,所述排气层200并没有露出。所述感测或屏蔽电极170包含,例如,alcu/吸气剂电极层堆迭,其中所述吸气剂电极是不同于所述第二电极。所述吸气层225是在所述sro/sin130的钝化(passivation)sin的顶部上,而且通过所述导电凸起挡止块层230而电性连接于所述顶金属层150。所述接合电极160包含,例如,alcu。所述导电凸起挡止块190被配置为在所述mems晶圆330的移动结构与所述cmos晶圆100接触时提供电荷耗散路径。

图7a至图7c显示根据本公开内容的所述mems装置300的加速度计310的实施例。

图7a显示准备用于接合以形成所述加速度计空腔340的所述cmos晶圆100的加速度计部分。所述cmos晶圆100的加速度计部分包含,例如,接合电极160、排气层220、导电凸起挡止块190、屏蔽电极170以及屏蔽和/或感测电极180以及导电凸起挡止块层230,所述导电凸起挡止块层230被配置为提供至所述顶金属层150的电性路径。

图7b显示准备用于与图7a中的cmos晶圆100接合以形成所述mems装置300的所述mems晶圆330的加速度计部分。在一些实施例中,所述mems晶圆330包含mems操作晶圆360以及mems装置层370,此两者可由例如硅来制成。融熔接合氧化物380形成在所述mems晶圆330上以促进所述mems操作晶圆360和所述mems装置层370之间的接合以及在所述mems操作晶圆360和所述mems装置层370之间提供电性隔离。所述mems晶圆330被配置以形成至少所述加速度计空腔340的一部分。所述mems装置层370包含,例如,mems检测块390以及限位块(standoffs)400。锗层410被形成在限位块400的端部以促进mems晶圆330和cmos晶圆100之间的接合。

图7c显示mems晶圆330以及所述cmos晶圆100之间的接合以形成所述mems装置300的加速度计310部分。在一些实施例中,在所述锗层410接合至所述接合电极160的alcu后形成共晶接合密封环415。

图8a至图8c显示根据本公开内容的所述mems装置300的陀螺仪320的实施例。

图8a显示准备用于接合以形成所述陀螺仪空腔350的所述cmos晶圆100的陀螺仪部分。所述cmos晶圆100的陀螺仪部分包含,例如,接合电极160、导电凸起挡止块190、藉由第一吸气层215而形成的屏蔽和/或感测电极170、第二吸气剂225以及导电凸起挡止块层230,所述导电凸起挡止块层230被配置为提供从所述第二吸气剂225至所述顶金属层150的电性路径。

图8b显示准备用于与图8a中的cmos晶圆100接合以形成所述mems装置300的所述mems晶圆330的陀螺仪部分。在一些实施例中,所述mems晶圆330包含mems操作晶圆360以及mems装置层370,此两者可由例如硅来制成。融熔接合氧化物380形成在所述mems晶圆330上以促进所述mems操作晶圆360和所述mems装置层370之间的接合以及在所述mems操作和所述mems装置层之间提供电性隔离。所述mems晶圆330被配置以形成所述陀螺仪空腔350的至少一部分。所述mems装置层370包含,例如,mems检测块390以及限位块400。锗层410被形成在限位块400的端部以促进mems晶圆330和cmos晶圆100之间的接合。

图8c显示mems晶圆330以及所述cmos晶圆100之间的接合以形成所述mems装置300的陀螺仪320部分。在一些实施例中,在所述锗层410接合至所述接合电极160的alcu后形成共晶接合密封环。

在一些实施例中,所述加速度计部分以及陀螺仪部分为相同的cmos晶圆100及mems晶圆330的部分。因此,如同本领域具有通常知识的人员可了解的,例如用于形成相同的cmos晶圆100的加速度计部分和陀螺仪部分的工艺流程是可以同时进行的。

虽然参考某些实施例来描述本公开内容,本领域具有通常知识人员将了解可作不同的改变并且可以均等物来替代而不偏离本公开内容的范围。另外,可对本公开内容的教示进行许多修改以适应特定的情况或材料而不偏离其范围。因此,本公开内容并不受其所公开的特定实施例限制,但是本公开内容将包含落入所附权利要求的范围内的所有实施例。

本文地址:https://www.jishuxx.com/zhuanli/20240726/121568.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。