技术新讯 > 信息存储应用技术 > 占空比校准电路及其校准方法与流程  >  正文

占空比校准电路及其校准方法与流程

  • 国知局
  • 2024-07-31 19:44:19

本申请一般涉及集成电路,特别涉及一种占空比校准电路及其校准方法。

背景技术:

1、当前的占空比校准方案通常使用信号及其互补信号来获得占空比误差信号,并根据该误差信号来校准占空比。例如,通过比较信号a和信号a的互补信号abar来获取占空比误差信号,然后通过放大该误差信号来校准占空比。然而,这种方法很难应用于没有互补信号的信号,例如,ddr的单端输入/输出(i/o)信号。

技术实现思路

1、本申请的目的在于提供一种占空比校准电路及其校准方法,以解决没有互补信号的信号(如单端i/o信号)的占空比校准问题。

2、本申请公开了一种占空比校准电路,包括:

3、驱动电路单元,所述驱动电路单元用于输出待校准的时钟信号;

4、分压单元,所述分压单元连接所述驱动电路单元,用于根据目标占空比进行分压以获得参考电压;

5、低通滤波器,所述低通滤波器连接所述驱动电路单元,用于接收所述时钟信号并对所述时钟信号进行低通滤波;

6、压控振荡器,所述压控振荡器连接所述分压单元和所述低通滤波器,用于根据所述参考电压和滤波后的所述时钟信号生成与所述参考电压对应的参考频率和与所述时钟信号对应的时钟信号频率;

7、数字处理单元,所述数字处理单元连接所述压控振荡器,用于在数字域将所述时钟信号频率与所述参考电压频率进行比较并根据比较结果生成占空比调节控制信号;以及

8、占空比调节单元,所述占空比调节单元连接所述数字处理单元,用于接收所述占空比调节控制信号,并根据所述占空比调节控制信号对所述时钟信号的占空比进行校准以获得所述目标占空比。

9、在一个实施例中,所述参考电压vrefer_dc=d×(vhi-vlo)+vlo,其中vrefer_dc为参考电压,d为目标占空比,vhi为所述时钟信号的高电平,vlo为所述时钟信号的低电平。

10、在一个实施例中,所述分压单元包括串联连接的第一电阻和第二电阻,所述第一电阻的一端连接电压源,所述第二电阻的一端连接所述驱动电路单元的输出端,所述第一电阻和所述第二电阻之间的节点连接所述压控振荡器,其中,在获取所述参考电压时,所述驱动电路单元的输出端电压为低电平。

11、在一个实施例中,所述低通滤波器包括第三电阻和电容,所述第三电阻的一端连接所述驱动电路单元的输出端,所述第三电阻的另一端连接所述电容的一端和所述压控振荡器,所述电容的另一端接地。

12、在一个实施例中,所述电路还包括多路复用开关,所述分压单元和所述低通滤波器经由所述多路复用开关连接所述压控振荡器。

13、本申请公开了一种占空比校准方法,所述方法应用于占空比校准电路,所述电路包括驱动电路单元、分压单元、低通滤波器、压控振荡器、数字处理单元及占空比调节单元,所述方法包括:

14、通过所述分压单元根据目标占空比进行分压以获得参考电压;

15、通过所述低通滤波器对所述驱动电路单元输出的待校准的时钟信号进行低通滤波;

16、通过所述压控振荡器根据所述参考电压和经滤波后的所述时钟信号生成与所述参考电压对应的参考频率和与所述时钟信号对应的时钟信号频率;

17、通过所述数字处理单元在数字域将所述时钟信号频率与所述参考频率进行比较并根据比较结果生成占空比调节控制信号;以及

18、通过所述占空比调节单元根据所述占空比调节控制信号对所述时钟信号的占空比进行校准。

19、在一个实施例中,通过所述分压单元根据目标占空比进行分压以获得参考电压包括:

20、使所述驱动电路单元的输出端电压为低电平,以使所述分压单元获得所述参考电压。

21、在一个实施例中,通过所述压控振荡器根据所述参考电压和经滤波后的所述时钟信号生成与所述参考电压对应的参考频率和与所述时钟信号对应的时钟信号频率包括:

22、所述压控振荡器在接收到所述参考电压时,生成与所述参考电压对应的参考频率并存储至所述数字处理单元;

23、所述压控振荡器在接收到滤波后的所述时钟信号时,生成与所述时钟信号对应的时钟信号频率。

24、在一个实施例中,通过所述数字处理单元在数字域将所述时钟信号频率与所述参考频率进行比较并根据比较结果生成占空比调节控制信号包括:

25、所述数字处理单元在接收到所述时钟信号频率时,将所述时钟信号频率与存储的所述参考频率进行比较,并根据比较结果生成占空比调节控制信号。

26、本申请实施方式中,通过分压获得与目标占空比相关的参考电压,并将参考电压对应的参考频率和时钟信号对应的时钟信号频率在数字域进行比较,根据比较结果对时钟信号的占空比进行校准,从而解决了没有互补信号的信号(如单端i/o信号)的占空比的校准问题。

技术特征:

1.一种占空比校准电路,其特征在于,包括:

2.根据权利要求1所述的占空比校准电路,其特征在于,所述参考电压vrefer_dc=d×(vhi-vlo)+vlo,其中vrefer_dc为参考电压,d为目标占空比,vhi为所述时钟信号的高电平,vlo为所述时钟信号的低电平。

3.根据权利要求1所述的占空比校准电路,其特征在于,所述分压单元包括串联连接的第一电阻和第二电阻,所述第一电阻的一端连接电压源,所述第二电阻的一端连接所述驱动电路单元的输出端,所述第一电阻和所述第二电阻之间的节点连接所述压控振荡器,其中,在获取所述参考电压时,所述驱动电路单元的输出端电压为低电平。

4.根据权利要求1所述的占空比校准电路,其特征在于,所述低通滤波器包括第三电阻和电容,所述第三电阻的一端连接所述驱动电路单元的输出端,所述第三电阻的另一端连接所述电容的一端和所述压控振荡器,所述电容的另一端接地。

5.根据权利要求1所述的占空比校准电路,其特征在于,所述电路还包括多路复用开关,所述分压单元和所述低通滤波器经由所述多路复用开关连接所述压控振荡器。

6.一种占空比校准方法,其特征在于,所述方法应用于占空比校准电路,所述电路包括驱动电路单元、分压单元、低通滤波器、压控振荡器、数字处理单元及占空比调节单元,所述方法包括:

7.根据权利要求6所述的占空比校准方法,其特征在于,通过所述分压单元根据目标占空比进行分压以获得参考电压包括:

8.根据权利要求6所述的占空比校准方法,其特征在于,通过所述压控振荡器根据所述参考电压和经滤波后的所述时钟信号生成与所述参考电压对应的参考频率和与所述时钟信号对应的时钟信号频率包括:

9.根据权利要求8所述的占空比校准方法,其特征在于,通过所述数字处理单元在数字域将所述时钟信号频率与所述参考频率进行比较并根据比较结果生成占空比调节控制信号包括:

10.根据权利要求6所述的占空比校准方法,其特征在于,所述参考电压vrefer_dc=d×(vhi-vlo)+vlo,其中vrefer_dc为参考电压,d为目标占空比,vhi为所述时钟信号的高电平,vlo为所述时钟信号的低电平。

技术总结本申请公开了一种占空比校准电路及其校准方法,所述电路包括:驱动电路单元、分压单元、低通滤波器、压控振荡器、数字处理单元及占空比调节单元。驱动电路单元用于输出待校准的时钟信号;分压单元用于根据目标占空比进行分压以获得参考电压;低通滤波器用于对时钟信号进行低通滤波;压控振荡器用于根据参考电压和滤波后的时钟信号生成与参考电压对应的参考频率和与时钟信号对应的时钟信号频率;数字处理单元用于在数字域将时钟信号频率与参考电压频率进行比较并根据比较结果生成占空比调节控制信号;占空比调节单元用于根据占空比调节控制信号对时钟信号的占空比进行校准以获得目标占空比。本申请解决了没有单端I/O信号的占空比校准问题。技术研发人员:吴自信受保护的技术使用者:澜起电子科技(昆山)有限公司技术研发日:技术公布日:2024/3/12

本文地址:https://www.jishuxx.com/zhuanli/20240731/183775.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。