用于低功率存储器装置的环回电路的制作方法
- 国知局
- 2024-07-31 19:52:22
本公开的实施例大体上涉及存储器装置。更具体来说,本公开的实施例涉及存储器装置的监测操作。
背景技术:
1、一般来说,计算系统可包含在操作中经由电信号传达信息的电子装置。例如,计算系统可包含通信地耦合到存储器装置的处理器,所述存储器装置例如是动态随机存取存储器(dram)装置、铁电随机存取存储器(feram)装置、另一随机存取存储器(ram)装置及/或并入多于一种类型的ram的混合装置。以此方式,处理器可与存储器装置通信以例如检索可执行指令、检索待通过处理器处理的数据及/或存储从处理器输出的数据。
2、为促进改进操作可靠性,可例如通过主机控制器监测存储器装置的操作,以促进调试存储器装置的操作及/或促进对存储器装置的操作执行诊断。在一些例子中,可基于对指示向存储器装置输入及/或从存储器装置输出的数据的信号的分析来监测存储器装置的操作。然而,一些类型的ram,例如低功率双倍数据速率类型5(lpddr5)可能无法执行其它类型的存储器(例如非低功率版本(例如,ddr5))可利用的各种监测技术。
3、本公开的实施例可针对上文提出的问题中的一或多者。
技术实现思路
1、根据本公开的一方面,提供一种装置。所述装置包括:第一数据输入(dq)电路系统,其包括输入缓冲器,所述输入缓冲器经配置以在所述装置在环回模式中操作时至少部分基于在所述第一dq电路系统处接收的数据信号来产生环回数据信号;及第二dq电路系统,其包括输出缓冲器,所述输出缓冲器经配置以从所述第一dq电路系统接收所述环回数据信号且经由数据引脚输出所述环回数据信号。
2、根据本公开的另一方面,提供一种用于操作低功率存储器装置以促进监测操作的方法。所述方法包括:在所述低功率存储器装置处,经由数据输入(dq)电路系统接从主机装置接收数据信号;启动命令总线训练模式;基于启动所述命令总线训练模式,至少部分基于所述数据信号来产生环回数据信号作为所述dq电路系统的数据输入缓冲器的输出;及将所述环回数据信号从所述dq电路系统通过一或多个其它dq电路系统路由到所述主机装置。
3、根据本公开的又一方面,提供一种装置。所述装置包括:多个数据输入(dq)电路系统,其各自包括:输入缓冲器,其经配置以:从外部接收数据信号;及当所述装置处于命令总线训练模式中时,至少部分基于所述数据信号来产生环回数据信号;及多路复用器,其经配置以选择所传输环回数据信号作为在来自所述相应输入缓冲器的所述相应环回数据信号与从所述多个dq电路系统中的邻近dq电路系统接收的邻近环回数据信号之间的选择;及输出电路系统,其经配置以在所述装置外部输出所述所传输环回数据信号。
技术特征:1.一种装置,其包括:
2.根据权利要求1所述的装置,其中所述环回模式包括所述装置的命令总线训练模式。
3.根据权利要求1所述的装置,其中所述第二dq电路系统包括多路复用器,所述多路复用器经配置以在所述装置在所述环回模式中操作时从第一dq电路系统选择所述所接收环回数据信号。
4.根据权利要求1所述的装置,其中所述第一dq电路系统包括多路复用器,所述多路复用器经配置以在所述环回模式为活动且所述第一dq电路系统经由所述环回模式指示为监测的目标时输出所述环回数据信号。
5.根据权利要求1所述的装置,其包括第三dq电路系统,所述第三dq电路系统经配置以从所述第一dq电路系统接收所述环回数据信号且将所述环回数据信号传输到所述第二dq电路系统。
6.根据权利要求5所述的装置,其中所述第三dq电路系统包括第二输入缓冲器,所述第二输入缓冲器经配置以在所述环回模式为活动且所述第三dq电路系统经由所述环回模式指示为监测的目标时至少部分基于在所述第二dq电路系统处接收的第二数据信号来产生第二环回数据信号。
7.根据权利要求6所述的装置,其中所述第三dq电路系统包括多路复用器,所述多路复用器经配置以在将所述环回数据信号及所述第二环回数据信号传输到所述第二dq电路系统之间作出选择。
8.根据权利要求1所述的装置,其包括模式寄存器,所述模式寄存器用于从主机装置接收指示以将所述装置设置在所述环回模式中且指示用于在所述环回模式中监测的目标。
9.根据权利要求1所述的装置,其中所述装置包括低功率双倍数据速率lpddr存储器装置。
10.一种用于操作低功率存储器装置以促进监测操作的方法,其包括:
11.根据权利要求10所述的方法,其中路由所述环回数据信号包括使用所述dq电路系统的多路复用器来选择将所述环回数据信号传输到所述低功率存储器装置的额外dq电路系统。
12.根据权利要求11所述的方法,其包括在所述额外dq电路系统处接收所述环回数据信号,其中路由所述环回数据信号包括经由所述额外dq电路系统的数据引脚将所述环回数据信号传输到所述主机装置。
13.根据权利要求12所述的方法,其中所述数据引脚与读取数据选通信号相关联。
14.根据权利要求12所述的方法,其中路由所述环回数据信号包括通过所述dq电路系统与所述额外dq电路系统之间的第三dq电路系统来路由所述环回数据信号。
15.根据权利要求14所述的方法,其中通过所述第三dq电路系统路由所述环回数据信号包括将控制信号发送到所述第三dq电路系统的多路复用器以将所述环回数据信号从所述dq电路系统传输到所述额外dq电路系统,而不是从所述第三dq电路系统的数据输入缓冲器传输。
16.根据权利要求10所述的方法,其包括将启用信号传输到作为所述监测操作的目标的所述dq电路系统。
17.根据权利要求16所述的方法,其包括使用所述启用信号来使所述环回数据信号能够通过所述dq电路系统的nand门传输且传输出所述dq电路系统。
18.根据权利要求10所述的方法,其包括在所述低功率存储器装置处接收供应商特定命令以启动环回模式,其中产生所述环回数据信号至少部分基于接收所述供应商特定命令且启动所述命令总线训练模式。
19.一种装置,其包括:
20.根据权利要求19所述的装置,其中所述装置包括低功率双倍数据速率lpddr存储器装置。
21.根据权利要求19所述的装置,其中所述输出电路系统包括经配置作为读取数据选通rdqs的dq引脚。
技术总结本公开涉及一种用于低功率存储器装置的环回电路。用于操作低功率存储器装置的装置及方法包含第一数据输入DQ电路系统,其包含输入缓冲器,所述输入缓冲器经配置以在所述低功率存储器装置在反馈模式中操作时至少部分基于在所述第一DQ电路系统处接收的数据信号来产生环回数据信号。第二DQ电路系统包含输出缓冲器,其经配置以从所述第一DQ电路系统接收所述环回数据信号且经由数据引脚输出所述环回数据信号。技术研发人员:森下義人受保护的技术使用者:美光科技公司技术研发日:技术公布日:2024/5/6本文地址:https://www.jishuxx.com/zhuanli/20240731/184444.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。