数字验证失败位计数(VFC)电路的制作方法
- 国知局
- 2024-07-31 20:06:58
本公开内容涉及存储器,并且更具体地,涉及用于存储器件的数字验证失败位计数(vfc)电路。
背景技术:
1、存储器件,比如三维(3d)存储器件,通过将电荷(比如,电子)存储在存储单元(也被称为“存储器单元”)中来存储数据。在存储器件中,对失败或错误数据写入的存储器单元进行计数的过程被称为验证失败位计数(vfc)。相应地,执行vfc的电路也被称为vfc电路。vfc电路占用存储器件中的空间并增加存储器件的功耗。此外,由于现有vfc电路使用模拟方法来感测失败位数量,因此在该过程期间需要电流。电流可能会受到若干个因素的影响,例如功率下降、晶体管失配和信号路由,这些因素会导致少计数并导致产量损失。因此,需要改进vfc电路。
技术实现思路
1、根据本公开内容,提供了一种验证失败位计数(vfc)电路,包括计数器电路和转码器电路。计数器电路包括计数器。计数器被配置为基于存储器件的验证操作的结果对一个或多个失败位进行计数,以获得一元格式的计数结果。转码器电路包括耦合到计数器的转码器。转码器被配置为将一元格式的计数结果转码为二进制格式的转码结果。
2、同样根据本公开内容,提供了一种存储器件,其包括:存储器单元阵列,该存储器单元阵列包括一个或多个存储器部分,每个存储器部分包括一个或者多个存储器单元;缓冲器电路,该缓冲器电路包括一个或多个缓冲器,每个缓冲器耦合到一个或多个存储器部分之一;以及,耦合到缓冲器电路的验证失败位计数(vfc)电路。vfc电路包括计数器电路和转码器电路。计数器电路包括计数器。计数器被配置为基于存储器件的一部分的验证操作的结果对一个或多个失败位进行计数,以获得一元格式的计数结果。转码器电路包括耦合到计数器的转码器。转码器被配置为将一元格式的计数结果转码为二进制格式的转码结果。
3、同样根据本公开内容,提供了一种存储器系统,包括存储器件和耦合到存储器件并配置为控制存储器件的操作的存储器控制器。存储器件包括:存储器单元阵列,所述存储器单元阵列包括一个或多个存储器部分,每个存储器部分包括一个或者多个存储器单元;缓冲器电路,所述缓冲器电路包括一个或多个缓冲器,每个缓冲器耦合到所述一个或多个存储器部分中的一个存储器部分;以及,耦合到缓冲器电路的验证失败位计数(vfc)电路。vfc电路包括计数器电路和转码器电路。计数器电路包括计数器。计数器被配置为基于存储器件的一部分的验证操作的结果对一个或多个失败位进行计数,以获得一元格式的计数结果。转码器电路包括耦合到计数器的转码器。转码器被配置为将一元格式的计数结果转码为二进制格式的转码结果。
技术特征:1.一种验证失败位计数(vfc)电路,包括:
2.根据权利要求1所述的vfc电路,还包括:
3.根据权利要求1所述的vfc电路,其中:
4.根据权利要求3所述的vfc电路,其中:
5.根据权利要求3所述的vfc电路,其中:
6.根据权利要求1所述的vfc电路,还包括:
7.根据权利要求1所述的vfc电路,其中,所述计数器包括多个计数器级,每个计数器级包括计数器锁存器。
8.根据权利要求7所述的vfc电路,其中:
9.根据权利要求7所述的vfc电路,其中,所述计数器级中的每一个还包括:
10.根据权利要求9所述的vfc电路,其中:
11.根据权利要求9所述的vfc电路,还包括:
12.根据权利要求11所述的vfc电路,其中:
13.根据权利要求7所述的vfc电路,其中,所述计数器级中的每一个还包括耦合在所述计数器锁存器和电源之间的晶体管串,所述晶体管串包括以串的形式耦合的多个晶体管。
14.根据权利要求13所述的vfc电路,其中:
15.根据权利要求14所述的vfc电路,还包括:
16.根据权利要求13所述的vfc电路,还包括:
17.根据权利要求7所述的vfc电路,其中:
18.一种存储器件,包括:
19.一种存储系统,包括:
技术总结验证失败位计数(VFC)电路包括计数器电路和转码器电路。计数器电路包括计数器。计数器被配置为基于存储器件的验证操作的结果来对一个或多个失败位进行计数,以获得一元格式的计数结果。转码器电路包括耦合到计数器的转码器。转码器被配置为将一元格式的计数结果转码为二进制格式的转码结果。技术研发人员:陈腾,栗山正男受保护的技术使用者:长江存储科技有限责任公司技术研发日:技术公布日:2024/6/30本文地址:https://www.jishuxx.com/zhuanli/20240731/185288.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表