显示面板及显示装置的制作方法
- 国知局
- 2024-09-11 15:03:31
【】本发明涉及显示,尤其涉及一种显示面板及显示装置。
背景技术
0、背景技术:
1、发光二极管(light emitting diode,led)显示面板因具有亮度高、发光效率好和功耗低等优点,被广泛应用在各类显示设备中。
2、不同应用下的显示设备对显示屏亮度的需求有所不同,这就要求在一些显示面板中,像素电路能够向led输出更大的驱动电流。而如何增大像素电路所能输出的驱动电流上限的前提下,使像素电路具有良好性能,为目前亟待解决的技术问题。
技术实现思路
0、技术实现要素:
1、有鉴于此,本发明实施例提供了一种显示面板及显示装置,用以优化像素电路性能。
2、一方面,本发明实施例提供了一种显示面板,包括像素电路和发光单元;
3、其中,所述像素电路具有第一节点和第二节点,所述第一节点与第一电源线电连接,所述第二节点与所述发光单元电连接;
4、所述像素电路包括第一晶体管,所述第一晶体管耦接在所述第一节点与所述第二节点之间;其中,所述第一晶体管包括x个第一子晶体管,x个所述第一子晶体管的栅极相连接、第一极相连接、第二极相连接,x≥2且x为整数。
5、另一方面,本发明实施例提供了一种显示装置,包括上述显示面板。
6、上述技术方案中的一个技术方案具有如下有益效果:
7、在本发明实施例中,对于耦接在电流传输路径上的第一晶体管,并未直接增大其沟道宽度,而是使其包括至少两个并联设置的第一子晶体管。在该种第一晶体管的结构中,第一晶体管的等效宽长比等于单个第一子晶体管的宽长比乘以第一晶体管中所包括的第一子晶体管的数量,从而在实现大幅增大第一晶体管的等效宽长比、提高第一晶体管电流输出能力的同时,避免了像素电路中单个晶体管结构的沟道宽度过大,使晶体管结构具有较优的开启速度,进而使像素电路性能较优。
8、而进一步可以理解的是,第一晶体管的电流输出能力增大后,像素电路所能输出的驱动电流的上限也会提高,像素电路能够向发光单元输出更大的驱动电流,使显示屏能够具有更高的亮度,进而更好的满足显示需求。
技术特征:1.一种显示面板,其特征在于,包括像素电路和发光单元;
2.根据权利要求1所述的显示面板,其特征在于,
3.根据权利要求1所述的显示面板,其特征在于,
4.根据权利要求3所述的显示面板,其特征在于,
5.根据权利要求3所述的显示面板,其特征在于,
6.根据权利要求5所述的显示面板,其特征在于,
7.根据权利要求3所述的显示面板,其特征在于,
8.根据权利要求7所述的显示面板,其特征在于,
9.根据权利要求7所述的显示面板,其特征在于,
10.根据权利要求7所述的显示面板,其特征在于,
11.根据权利要求10所述的显示面板,其特征在于,
12.根据权利要求7所述的显示面板,其特征在于,
13.根据权利要求12所述的显示面板,其特征在于,
14.根据权利要求12所述的显示面板,其特征在于,
15.根据权利要求12所述的显示面板,其特征在于,
16.根据权利要求15所述的显示面板,其特征在于,
17.根据权利要求7所述的显示面板,其特征在于,
18.根据权利要求7所述的显示面板,其特征在于,
19.根据权利要求1所述的显示面板,其特征在于,
20.根据权利要求19所述的显示面板,其特征在于,
21.根据权利要求19所述的显示面板,其特征在于,
22.根据权利要求19所述的显示面板,其特征在于,
23.根据权利要求22所述的显示面板,其特征在于,
24.根据权利要求22所述的显示面板,其特征在于,
25.根据权利要求22所述的显示面板,其特征在于,
26.根据权利要求25所述的显示面板,其特征在于,
27.根据权利要求22所述的显示面板,其特征在于,
28.根据权利要求1所述的显示面板,其特征在于,
29.根据权利要求28所述的显示面板,其特征在于,
30.根据权利要求29所述的显示面板,其特征在于,
31.根据权利要求29所述的显示面板,其特征在于,
32.根据权利要求29所述的显示面板,其特征在于,
33.根据权利要求29所述的显示面板,其特征在于,
34.根据权利要求33所述的显示面板,其特征在于,
35.根据权利要求34所述的显示面板,其特征在于,
36.根据权利要求33所述的显示面板,其特征在于,
37.根据权利要求36所述的显示面板,其特征在于,
38.根据权利要求37所述的显示面板,其特征在于,
39.根据权利要求38所述的显示面板,其特征在于,
40.根据权利要求36所述的显示面板,其特征在于,
41.一种显示装置,其特征在于,包括如权利要求1~40任一项所述的显示面板。
技术总结本发明实施例提供了一种显示面板及显示装置,涉及显示领域,用于优化像素电路性能。显示面板包括像素电路和发光单元;其中,像素电路具有第一节点和第二节点,第一节点与第一电源线电连接,第二节点与发光单元电连接;像素电路包括第一晶体管,第一晶体管耦接在第一节点与第二节点之间;其中,第一晶体管包括X个第一子晶体管,X个第一子晶体管的栅极相连接、第一极相连接、第二极相连接,X≥2且X为整数。技术研发人员:解蒙蒙受保护的技术使用者:天马新型显示技术研究院(厦门)有限公司技术研发日:技术公布日:2024/9/9本文地址:https://www.jishuxx.com/zhuanli/20240911/293034.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表