一种时分多址信号高效组帧装置的制作方法
- 国知局
- 2024-10-21 15:10:28
本发明涉及通信,特别是指一种时分多址信号高效组帧装置。
背景技术:
1、在通信系统中,调制器通常按照发送时间周期将多种速率的信息块进行分发,也就是在每个发送周期,需要将多个速率的编码块进行组帧发送。发送周期内码块数相比空闲填充占比越高则组帧效率越高,发送周期内可灵活发送多种速率的码块则兼容性越好。
2、目前,常见的组帧方法是固定各个速率的码块配比,该方法经过仔细设计可以提高组帧效率,但灵活性差。此外,如果轮次发送各个速率的码块,可使码块的灵活性得到提高,但由于低速码块占用时间长,容易导致组帧发送时,组帧剩余时间不够填充一个低速码块,进而导致发送空闲,组帧效率变低的问题。
技术实现思路
1、本发明的目的在于避免上述背景技术中的不足之处而提供一种时分多址信号高效组帧装置,其组帧效率高,使用灵活,安全可靠,适用性广泛。
2、本发明的目的是这样实现的:
3、一种时分多址信号高效组帧装置,基于fpga实现,包括高速缓存模块1,中速缓存模块2,低速缓存模块3,缓存读取模块4,编码加扰模块5,组帧模块6,调制模块7,组帧调度模块8;其中,
4、高速缓存模块1将要发送的高速率档数据进行收集并缓存,得到待发送的数据缓存,并将缓存阈值上报给组帧调度模块(8);
5、中速缓存模块2将要发送的中速率档数据进行收集并缓存,得到待发送的数据缓存,并将缓存阈值上报给组帧调度模块(8);
6、低速缓存模块3将要发送的低速率档数据进行收集并缓存,得到待发送的数据缓存,并将缓存阈值上报给组帧调度模块(8);
7、缓存读取模块4根据组帧调度模块的调度指示,选择相应的缓存模块读取数据,输送至编码加扰模块5;
8、编码加扰模块5按照编码加扰规则对数据进行编码加扰,形成加扰后的编码块,并将编码块输送至组帧模块6;
9、组帧模块6将编码块进行排列组帧,将组帧好的数据输出至调制模块7;
10、调制模块7将组帧数据进行调制输出;
11、组帧调度模块8首先检测高速缓存模块1、中速缓存模块2、低速缓存模块3的缓存状态,如果有缓存模块的缓存数据大于阈值,则设定优先读取该缓存模块,然后按照从低速到高速的顺序读取其他缓存模块,否则,设定从低速到高速的顺序读取各缓存模块,生成调度指示并发送给缓存读取模块4。
12、可选的,调制模块7的调制方式为bpsk或qpsk。
13、本发明相比背景技术具有如下优点:
14、1、本发明根据数据速率档进行数据组帧,相比固定速率档组帧的方法,大幅度提升了组帧灵活性,实用性更强,效率更高。
15、2、本发明中采用安全阈值的设计方法,在兼具效率的基础上,有效地保护了数据的安全性。
16、3、本发明可通过fpga大规模现场可编程器件实现,具有线路简单、体积小、成本低廉、性能稳定可靠等优点,适于工程应用。
技术特征:1.一种时分多址信号高效组帧装置,其特征在于,基于fpga实现,包括高速缓存模块(1),中速缓存模块(2),低速缓存模块(3),缓存读取模块(4),编码加扰模块(5),组帧模块(6),调制模块(7),组帧调度模块(8);其中,
2.根据权利要求1所述的一种时分多址信号高效组帧装置,其特征在于,调制模块(7)的调制方式为bpsk或qpsk。
技术总结本发明公开了一种时分多址信号高效组帧装置,属于数字信号处理领域。其包括高速缓存模块,中速缓存模块,低速缓存模块,缓存读取模块,编码加扰模块,组帧模块,调制模块,组帧调度模块。本发明基于数据速率档和缓存阈值驱动的时分多址信号组帧方式,具有组帧效率高、使用灵活、安全可靠,具备广阔的应用范围,可用于硬件资源受限且对组帧效率、数据安全有严格要求的星载设备。技术研发人员:李亚伟,张冬,王薇,尹曼,林远超,王延鹏,张世层受保护的技术使用者:中国电子科技集团公司第五十四研究所技术研发日:技术公布日:2024/10/17本文地址:https://www.jishuxx.com/zhuanli/20241021/320735.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表