栅极驱动电路及使用该栅极驱动电路的显示装置的制作方法
- 国知局
- 2024-06-21 13:40:01
本公开内容涉及一种栅极驱动电路和使用该栅极驱动电路的显示装置,具体而言,涉及一种通过使用逻辑电路的节点q/qb集成第一扫描信号发生器和第二扫描信号发生器来实现具有窄边框的显示装置的栅极驱动电路和使用该栅极驱动电路的显示装置。
背景技术:
1、目前,正在开发各种显示装置并且它们已经进入市场。例如,存在诸如液晶显示(lcd)装置、场发射显示(fed)装置、电泳显示(epd)装置、电润湿显示(ewd)装置、有机发光显示(oled)装置和量子点显示(qd)装置的显示装置。
2、在用于实现显示装置和各种产品的大规模生产的各种技术的发展中,基于用于实现消费者期望的设计的技术而不是用于操作显示装置的技术来实现技术增强。一种达到这个目的技术是使显示屏尺寸达到最大。这是为了将围绕显示屏的非显示区域,即边框,减到最小并使显示区域的尺寸达到最大以改善用户对显示屏的沉浸感并使产品设计多样化。
3、在边框中,布置了用于将驱动信号传送到构成显示屏的像素阵列的驱动电路。
4、当从驱动电路提供的信号驱动像素电路时,像素阵列发光。提供了栅极驱动电路,用以将栅极信号传送到像素电路的栅极线。提供了数据驱动电路,用以将数据信号传送到像素电路的数据线。栅极驱动电路可以包括用于控制像素电路的扫描晶体管或开关晶体管的数据电极的扫描驱动电路和用于控制发射开关晶体管的栅极电极的发射驱动电路。
5、传统的栅极驱动电路的扫描驱动电路使用单独的驱动器来输出用于确定数据电压是否将被传输到驱动晶体管的第一扫描信号和用于补偿驱动晶体管的第二扫描信号。由于设置了两个扫描驱动器,因此边框的尺寸增大。
6、需要一种通过减小其中布置有栅极驱动电路的区域来将边框减到最小的技术。
技术实现思路
1、本公开内容提供一种栅极驱动电路和使用该栅极驱动电路的显示装置,其能够实现窄边框。
2、本公开内容提供一种栅极驱动电路和使用该栅极驱动电路的显示装置,其能够确保驱动晶体管的驱动初始化时间。
3、为了实现这些目的和其他优点,并且根据本发明的目的,如在本文中具体实施和广泛描述的,栅极驱动电路包括使用逻辑电路的节点q/qb集成的第一扫描信号发生器和第二扫描信号发生器。
4、提供了一种根据本公开内容的栅极驱动电路,其包括:逻辑信号发生器,包括节点q和输出与节点q的逻辑信号反相的逻辑信号并输出进位信号的节点qb;及扫描信号发生器,其中,第一扫描信号发生器与第二扫描信号发生器集成在一起,第一扫描信号发生器用于通过共享逻辑信号发生器的节点q和节点qb,生成用于在初始化时间内将数据电压施加到像素电路的驱动晶体管的第一扫描信号,第二扫描信号发生器用于通过共享逻辑信号发生器的节点q和节点qb,生成在初始化时间内表示与第一扫描信号相同的逻辑电压信号并在采样时间内表示与第一扫描信号反相的逻辑电压信号的第二扫描信号。
5、根据本公开内容的栅极驱动电路可以具有使用6相时钟信号的4个水平时段的初始化时间和1个水平时段的采样时间。
6、根据本公开内容的栅极驱动电路可以具有使用8相时钟信号的6个水平时段的初始化时间和1个水平时段的采样时间。
7、根据本公开内容的栅极驱动电路可以包括:逻辑信号发生器,包括具有连接到节点q的栅极电极的第一晶体管,和串联连接到第一晶体管并且具有连接到节点qb的栅极电极的第二晶体管,并且所述逻辑信号发生器通过由第一晶体管和第二晶体管共享的节点输出进位脉冲信号。第一扫描信号发生器可以包括具有连接到节点q的栅极电极的第三晶体管,和串联连接到第三晶体管并且具有连接到节点qb的栅极电极的第四晶体管,并且所述第一扫描信号发生器通过由第三晶体管和第四晶体管共享的节点输出第一扫描信号。第二扫描信号发生器可以包括具有连接到节点q的栅极电极的第五晶体管,和串联连接到第五晶体管并且具有连接到节点qb的栅极电极的第六晶体管,并且所述第二扫描信号发生器通过由第五晶体管和第六晶体管共享的节点输出第二扫描信号。
8、根据本公开内容的栅极驱动电路中的所有晶体管可以是p型晶体管。
9、在根据本公开内容的栅极驱动电路中,可以将第一时钟信号提供给第一晶体管的一个端子,可以将第二高电平电压提供给第二晶体管的一个端子,可以将第一高电平电压提供给第三晶体管的一个端子,可以将第一低电平电压提供给第四晶体管的一个端子,可以将第四时钟信号提供给第五晶体管的一个端子,并且可以将第二高电平电压提供给第六晶体管的一个端子。
10、在根据本公开内容的栅极驱动电路中,电容器可以设置在节点q和第五晶体管的栅极电极的连接点与由第五晶体管和第六晶体管共享的节点之间。
11、根据本公开内容的栅极驱动电路的第一扫描信号发生器可以包括第一信号传输晶体管,具有连接到节点q的源极电极和连接到第三晶体管的栅极电极的漏极电极,并且借助通过栅极电极接收第二低电平电压而始终导通;并且第二扫描信号发生器可以包括第二信号传输晶体管,具有连接到节点q的源极电极和连接到第五晶体管的栅极电极的漏极电极,并且借助通过栅极电极接收第二低电平电压而始终导通。
12、在根据本公开内容的栅极驱动电路中,当第一至第五时钟信号clk1至clk5为低电平电压并且起始脉冲信号vst和第六时钟信号clk6为低电平电压时,逻辑信号发生器、第一扫描信号发生器和第二扫描信号发生器可以输出高电平电压;当第一时钟信号clk1为低电平电压并且起始脉冲信号vst和第二至第六时钟信号clk2至clk6为高电平电压时,逻辑信号发生器可以输出低电平电压并且第一扫描信号发生器和第二扫描信号发生器可以输出高电平电压;当第四时钟信号clk4为低电平电压并且起始脉冲信号vst、第一至第三时钟信号clk1至clk3以及第五时钟信号clk5和第六时钟信号clk6为高电平电压时,逻辑信号发生器和第一扫描信号发生器可以输出高电平电压,并且第二扫描信号发生器可以输出高电平电压;以及当第五时钟信号clk5为低电平电压并且起始脉冲信号vst、第一至第四时钟信号clk1至clk4和第六时钟信号clk6为高电平电压时,逻辑信号发生器和第二扫描信号发生器可以输出高电平电压,并且第一扫描信号发生器可以输出低电平电压。
13、根据本公开内容的显示装置包括:基板,包括显示区域和非显示区域;像素电路,每个像素电路包括用于根据开关操作传输操作发光二极管所必需的电流的驱动晶体管并且被布置在显示区域中;以及栅极驱动电路,包括在非显示区域中,并且包括使用逻辑电路的节点q/qb集成的第一扫描信号发生器和第二扫描信号发生器。
14、在根据本公开内容的显示装置中,每个像素电路可以包括至少一个氧化物半导体晶体管和至少一个多晶硅晶体管。
15、在根据本发明的显示装置中,每个像素电路可以包括第一扫描晶体管和第二扫描晶体管,第一扫描晶体管被配置为接收第一扫描信号并将第一扫描信号施加到驱动晶体管的栅极电极,第二扫描晶体管被配置为接收第二扫描信号并执行用于补偿驱动晶体管的开关操作。
16、在根据本公开内容的显示装置中,第一扫描晶体管可以是氧化物晶体管,第二扫描晶体管可以是硅晶体管。
17、在根据本公开内容的显示装置中,驱动晶体管可以是氧化物晶体管或硅晶体管。
18、在根据本公开内容的显示装置中,驱动晶体管可以具有由半导体氧化物形成的沟道。
19、在根据本公开内容的显示装置中,第二扫描晶体管可以是p型或n型金属氧化物半导体硅晶体管或n型金属氧化物半导体硅晶体管。
20、根据本公开内容的栅极驱动电路和使用该栅极驱动电路的显示装置,通过集成sc1和sc2驱动器可以减小边框的尺寸,并且使用6相时钟信号可以确保足够的初始化时间。
21、本公开内容的前述一般描述和以下详细描述不指定权利要求的必要特征,因此权利要求的范围不受描述限制。
本文地址:https://www.jishuxx.com/zhuanli/20240618/33794.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表