Efuse控制方法、控制器、电子设备及存储介质与流程
- 国知局
- 2024-07-31 19:36:50
本发明涉及集成电路,尤其涉及一种efuse控制方法、控制器、电子设备及存储介质。
背景技术:
1、电子熔断(electronic fuse,efuse)存储器是一种非易失性的一次性可编程存储器。efuse存储器中的各个比特位默认值为“0”,可以通过编程(烧写)将指定比特位修改为“1”,但一旦修改,则无法再从“1”恢复至“0”。
2、在芯片出厂之前,芯片制造商通常会将芯片相关的信息(如芯片标识、芯片可使用的电源电压、关键时钟的频率、芯片生产日期和其他数据)烧写在efuse存储器中。现有技术中,通常是在测试场景下,将需写入efuse存储器中的数据全部准备好,测试设备与efuse存储器连接,通过测试设备将全部数据烧写至efuse存储器中。
3、但有些芯片无法一次性准确地确定全部需要烧写的数据,需要分阶段对efuse存储器进行烧写,但测试场景是在专门的测试场地中,通过专门的测试设备对efuse存储器进行烧写,多次将芯片转入测试场景下进行烧写会增加芯片的生产成本,同时也会延长芯片的生产周期。
技术实现思路
1、本发明提供了一种efuse控制方法、控制器、电子设备及存储介质,该efuse控制方法能够在测试场景下对efuse存储器进行烧写之后,不通过测试设备,对efuse存储器进行补充烧写。
2、第一方面,本发明提供了一种efuse控制方法,包括:接收高级外设总线apb信号,并解析apb信号得到读写控制信号;解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;在读写控制指令指示对目标efuse存储器进行烧写的情况下,对目标efuse存储器中操作地址对应的至少一个比特位进行烧写,目标efuse存储器为已在测试场景下经过烧写的efuse存储器。
3、第二方面,本发明提供了一种efuse控制器,包括:apb接收单元,命令解析单元,读写驱动单元;apb接收单元,被配置为接收apb信号,并解析apb信号得到读写控制信号;命令解析单元,被配置为解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;读写驱动单元,被配置为在读写控制指令指示对目标efuse存储器进行烧写的情况下,对目标efuse存储器中操作地址对应的至少一个比特位进行烧写,目标efuse存储器为已在测试场景下经过烧写的efuse存储器。
4、第三方面,本发明提供了一种电子设备,该电子设备包括处理器、存储器及存储在该存储器上并可在该处理器上运行的程序或指令,该程序或指令被该处理器执行时实现如第一方面所述的efuse控制方法的步骤。
5、第四方面,本发明提供了一种计算机可读存储介质,该计算机可读存储介质上存储程序或指令,该程序或指令被处理器执行时实现如第一方面所述的efuse控制方法的步骤。
6、第五方面,本发明提供了一种计算机程序产品,其中,该计算机程序产品包括计算机程序或指令,当该计算机程序产品在处理器上运行时,使得处理器执行该计算机程序或指令,实现如第一方面所述的efuse控制方法的步骤。
7、第六方面,本发明提供了一种芯片,该芯片包括处理器和通信接口,该通信接口和该处理器耦合,该处理器用于运行程序或指令,实现如第一方面所述的efuse控制方法。
8、本发明提供了一种efuse控制方法,包括:接收高级外设总线apb信号,并解析apb信号得到读写控制信号;解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;在读写控制指令指示对目标efuse存储器进行烧写的情况下,对目标efuse存储器中操作地址对应的至少一个比特位进行烧写,目标efuse存储器为已在测试场景下经过烧写的efuse存储器。如此,在测试场景下对efuse存储器进行数据烧写以后得到目标efuse存储器,在芯片出厂之前,需要向目标efuse存储器补充烧写数据,如实际生产得到的芯片的显示分辨率低于设计规划的显示分辨率,为了保证芯片的良率,该芯片并不作为废片芯片,而是将实际的显示分辨率补充烧写入目标efuse存储器后,作为低规格的芯片售卖。因此,对于需要向目标efuse存储器补充烧写少量的数据的情况,可以通过本发明提供的efuse控制方法向目标efuse存储器进行补充烧写数据,相较于再次转入测试场景下进行补充烧写,本发明的方案可以大大降低成本,同时也可以缩短芯片的开发周期,提升芯片的开发效率。
技术特征:1.一种efuse控制方法,其特征在于,所述方法包括:
2.根据权利要求1所述的方法,其特征在于,所述接收apb信号之前,所述方法还包括:
3.根据权利要求2所述的方法,其特征在于,所述解析所述读写控制信号,得到读写控制指令和所述读写控制指令对应的操作地址之后,所述方法还包括:
4.根据权利要求2所述的方法,其特征在于,所述解析所述读写控制信号,得到读写控制指令和所述读写控制指令对应的操作地址之后,所述方法还包括:
5.根据权利要求2所述的方法,其特征在于,所述在芯片的上电复位阶段,读取所述目标efuse存储器中的全部数据并存储至目标区域之后,所述方法还包括:
6.根据权利要求4所述的方法,其特征在于,所述方法还包括:
7.根据权利要求1至6任一项所述的方法,其特征在于,所述接收apb信号,并解析所述apb信号得到读写控制信号之前,所述方法还包括:
8.一种efuse控制器,其特征在于,所述efuse控制器包括:apb接收单元,命令解析单元,读写驱动单元;
9.一种电子设备,其特征在于,包括处理器,存储器及存储在所述存储器上并可在所述处理器上运行的程序或指令,所述程序或指令被所述处理器执行时实现如权利要求1至7任一项所述的efuse控制方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储程序或指令,所述程序或指令被处理器执行时实现如权利要求1至7任一项所述的efuse控制方法的步骤。
技术总结本发明提供了一种Efuse控制方法、控制器、电子设备及存储介质,属于集成电路技术领域。该方法包括:接收高级外设总线APB信号,并解析APB信号得到读写控制信号;解析读写控制信号,得到读写控制指令和读写控制指令对应的操作地址;在读写控制指令指示对目标Efuse存储器进行烧写的情况下,对目标Efuse存储器中操作地址对应的至少一个比特位进行烧写,目标Efuse存储器为已在测试场景下经过烧写的Efuse存储器。该方法能够在测试场景下对Efuse存储器进行烧写之后,不通过测试设备,对Efuse存储器进行补充烧写。技术研发人员:张坤,周清军,柏承双受保护的技术使用者:芯瞳半导体技术(山东)有限公司技术研发日:技术公布日:2024/2/1本文地址:https://www.jishuxx.com/zhuanli/20240731/183215.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表