适应性产生列选择线信号的方法及电路与流程
- 国知局
- 2024-07-31 19:57:47
本发明涉及一种适应性产生列选择线信号的方法及电路,尤指一种针对存储器装置的适应性产生列选择线信号的方法及电路。
背景技术:
1、请参考图1,其显示动态随机存取存储器(dram)的位线读出放大器的架构。在图1中,读出放大器sa用于dram的读取或写入操作。读出放大器sa具有连接到记作bl及bl的一对位线的端点,并且具有通过由列选择线(column-select line,csl)信号控制的开关(如晶体管)而电性耦接至记作dl及dl的一对数据线的端点。
2、请参考图2,其以时序图显示图1的dram与列选择线(column-select line,csl)信号相关的操作,其中在点划线以上的信号名称,譬如信号ck_t、命令(如写入(wr)或读取(rd))、ldqs_t、dq[0:7]代表外部信号(例如源自外部装置,譬如主机),以及在点划线以下的信号名称,譬如bl、csl、dl等,代表内部信号(例如源自dram控制电路的内部操作)。请参考图1及图2,当一个读取命令在dram中执行时,csl信号被设为于特定时间周期(即存取周期)中处于作用状态(asserted)(例如在高电平状态),使得所述多个开关开启以及从存储器单元(示显示)读取而达到所述多个位线的数据能够通过所述多个开关而施加到所述多个数据线。当一个写入命令在dram中执行时,csl信号被设为于特定时间周期(即存取周期)中处于作用状态,使得所述多个开关开启以及在所述多个数据线上欲被写入存储器单元(未显示)的数据能够通过所述多个开关而施加到所述多个位线。如图2所示的csl信号,在存取周期之后,csl信号被设为非作用状态(de-asserted)(例如处于低电平状态)。
3、请参考图2,对于写入命令(例如记作wr)的操作,存储器规范要求对应的数据线信号(例如记作dl和)在存取周期过去后在预充电周期的过程中被复位以逐渐地达到各自合适的电压电平。针对写入或读取命令,倘若对应的数据线信号(例如记作dl和)不能被复位以达到各自合适的电压电平,后续的dram装置的写入或读取命令可能会失败。
技术实现思路
1、本发明的目的为提出一种针对存储器装置的适应性产生列选择线信号的方法及装置,以适应性控制列选择线信号,从而有助于所述存储器装置的存取操作的稳定性。
2、为达至少上述目的,本发明提出一种针对存储器装置的适应性产生列选择线信号的方法,所述方法包括以下步骤。响应于存储器存取命令产生第一信号。根据包括第一候选信号及第二候选信号的多个候选信号中选出的候选信号来产生第二信号,其中响应于所述第一信号被设为作用状态,当与来自寄存器组的参数相关的可配置时间间隔过去时,所述第一候选信号被设为作用状态;当特定时间间隔过去时,所述第二候选信号被设为作用状态;以及在所述第一信号被设为作用状态后,所述被选出的候选信号先于所述多个候选信号的剩下的部分而被设为作用状态。根据所述第一信号及所述第二信号来产生列选择线信号。
3、在一些实施例中,产生所述第二信号的步骤包括以下步骤。从所述多个候选信号中确定所述被选出的候选信号,其中在所述第一信号被设为作用状态后,所述被选出的候选信号先于所述多个候选信号的剩下的部分而被设为作用状态。输出所述被选出的候选信号作为所述第二信号。
4、在一些实施例中,产生所述第二信号的步骤还包括以下步骤。在所述第一信号被设为作用状态后,根据与来自所述寄存器组的所述参数相关的所述可配置时间间隔来产生所述第一候选信号。在所述第一信号被设为作用状态后,根据所述特定时间间隔来产生所述第二候选信号。
5、在一些实施例中,产生所述列选择线信号的步骤包括以下步骤。接收所述第一信号及所述第二信号以产生所述列选择线信号。在所述第一信号被设为作用状态后,将所述列选择线信号设为作用状态。在所述第二信号被设为作用状态后,将所述列选择线信号设为非作用状态。
6、为达至少上述目的,本发明提出一种针对存储器装置的适应性产生列选择线信号的电路,所述电路包括:初始信号产生电路、列选择线信号控制电路以及列选择线信号输出电路。所述初始信号产生电路被配置为响应于存储器存取命令产生第一信号。所述列选择线信号控制电路耦接于所述初始信号产生电路且被配置为根据包括第一候选信号及第二候选信号的多个候选信号中选出的候选信号来产生第二信号,其中在所述第一信号被设为作用状态后,当与来自寄存器组的参数相关的可配置时间间隔过去时,所述第一候选信号被设为作用状态;当特定时间间隔过去时,所述第二候选信号被设为作用状态;以及在所述第一信号被设为作用状态后,所述被选出的候选信号先于所述多个候选信号的剩下的部分而被设为作用状态。所述列选择线信号输出电路耦接至所述列选择线信号控制电路且被配置为根据所述第一信号及所述第二信号来产生列选择线信号。
7、在一些实施例中,所述列选择线信号控制电路包括控制电路,所述控制电路被配置为从所述多个候选信号中确定所述被选出的候选信号,其中在所述第一信号被设为作用状态后,所述被选出的候选信号先于所述多个候选信号的剩下的部分而被设为作用状态,以及所述控制电路被配置为输出所述被选出的候选信号作为所述第二信号。
8、在一些实施例中,所述列选择线信号控制电路还包括第一候选信号产生电路及第二候选信号产生电路。所述第一候选信号产生电路被配置为在所述第一信号被设为作用状态后,根据与来自所述寄存器组的所述参数相关的所述可配置时间间隔来产生所述第一候选信号。所述第二候选信号产生电路被配置为在所述第一信号被设为作用状态后,根据所述特定时间间隔来产生所述第二候选信号。
9、在一些实施例中,所述列选择线信号输出电路包括第一信号输入端、第二信号输入端、列选择线信号输出端及输出逻辑电路。所述第一信号输入端用以接收所述第一信号。所述第二信号输入端用以接收所述第二信号。所述列选择线信号输出端用以输出所述列选择线信号。所述输出逻辑电路用以产生所述列选择线信号,其中所述输出逻辑电路被配置为在所述第一信号被设为作用状态后,将所述列选择线信号设为作用状态,以及所述输出逻辑电路被配置为在所述第二信号被设为作用状态后,将所述列选择线信号设为非作用状态。
技术特征:1.一种针对存储器装置的适应性产生列选择线信号的方法,其特征在于,所述方法包括以下步骤:
2.根据权利要求1所述的方法,其特征在于,产生所述第二信号的步骤包括:
3.根据权利要求2所述的方法,其特征在于,产生所述第二信号的步骤还包括:
4.根据权利要求1所述的方法,其特征在于,产生所述列选择线信号的步骤包括:
5.一种针对存储器装置的适应性产生列选择线信号的电路,其特征在于,所述电路包括:
6.根据权利要求5所述的电路,其特征在于,所述列选择线信号控制电路包括:
7.根据权利要求6所述的电路,其特征在于,所述列选择线信号控制电路还包括:
8.根据权利要求5所述的电路,其特征在于,所述列选择线信号输出电路包括:
9.根据权利要求5所述的电路,其特征在于,所述列选择线信号控制电路被耦接于所述存储器装置的列命令译码器及列控制电路之间。
10.根据权利要求5所述的电路,其特征在于,所述初始信号产生电路被设置在所述存储器装置的列命令译码器中。
11.根据权利要求5所述的电路,其特征在于,所述列选择线信号输出电路被设置在所述存储器装置的列控制电路中。
技术总结本发明提供一种适应性产生列选择线信号的方法及电路。所述方法包括以下步骤。根据包括第一候选信号及第二候选信号的多个候选信号中选出的候选信号来产生第二信号,其中响应于所述第一信号被设为作用状态,当与来自寄存器组的参数相关的可配置时间间隔过去时,所述第一候选信号被设为作用状态;当特定时间间隔过去时,所述第二候选信号被设为作用状态;以及在所述第一信号被设为作用状态后,所述被选出的候选信号先于所述多个候选信号的剩下的部分而被设为作用状态。根据所述第一信号及所述第二信号来产生列选择线信号。技术研发人员:吴柏勋,许人寿受保护的技术使用者:晶豪科技股份有限公司技术研发日:技术公布日:2024/5/27本文地址:https://www.jishuxx.com/zhuanli/20240731/184782.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表