滤波电路、模数转换电路、芯片及电子设备的制作方法
- 国知局
- 2024-08-02 15:12:23
本申请涉及电路,具体涉及一种滤波电路、模数转换电路、芯片及电子设备。
背景技术:
1、模数转换器作为被广泛应用到芯片中的电路,其转换的精度对芯片性能有着至关重要的影响。目前,∑-δ模数转换器通常采用∑-δ调制器对接收到的模拟信号进行调制,得到数字信号,但因为∑-δ调制器是模拟集成电路实现,可能存在晶体管失配,或因寄生电容的影响、制造工艺的偏差等,导致∑-δ调制器输出的数字信号存在失调的情况,也就是说数字信号中会被引入多余的直流分量,从而让整个系统的精度大幅降低。
2、传统的方案采用数字去直流滤波器/数字高通滤波器(high pass filter,hpf)对∑-δ调制器输出的数字信号进行处理,消除数字信号中的直流分量。
3、但由于hpf滤波器在对数字信号进行处理时,产生第一个有效数据需要等待一个累加周期,而在这一个累加周期到来之前,数字信号中的直流失调无法被消除,如此会导致工作效率大幅降低,也就是说,目前的hpf滤波器由于时效性较差,存在工作效率较低的问题。
技术实现思路
1、鉴于以上问题,本申请提供一种滤波电路、模数转换电路、芯片及电子设备,以解决上述技术问题。
2、第一方面,本申请提供一种滤波电路,包括延迟模块、加法模块以及反馈延迟模块,其中:
3、延迟模块,被配置为对获取的数字输入信号进行第一延迟处理,得到输入延迟信号;
4、加法模块,被配置为对获取的数字输入信号和来自反馈延迟模块的反馈延迟信号进行加法处理以及对输入延迟信号进行减法处理,得到数字滤波信号输出;
5、反馈延迟模块,被配置为对数字滤波信号进行第二延迟处理,得到反馈延迟信号。
6、该滤波电路通过延迟模块对数字输入信号进行第一延迟处理,得到输入延迟信号,通过反馈延迟模块对数字滤波信号进行第二延迟处理,得到反馈延迟信号,以及通过加法模块对数字输入信号和反馈延迟信号进行加法处理以及对输入延迟信号进行减法处理,在滤波电路获取到数字输入信号和反馈延迟信号后便可以开始工作,消除数字输入信号中存在的直流分量,确保输出的数字滤波信号无失调问题,大大提高了信号处理的时效性和滤波电路的工作效率。
7、第二方面,本申请还提供一种模数转换电路,包括上述的滤波电路。
8、第三方面,本申请还提供一种芯片,包括上述的滤波电路或模数转换电路。
9、第四方面,本申请还提供一种电子设备,包括设备主体以及设于设备主体的上述的芯片、模数转换电路或滤波电路。
10、本申请提供的滤波电路,通过延迟模块对数字输入信号进行第一延迟处理,得到输入延迟信号,通过反馈延迟模块对数字滤波信号进行第二延迟处理,得到反馈延迟信号,以及通过加法模块对数字输入信号和反馈延迟信号进行加法处理以及对输入延迟信号进行减法处理,由于数字输入信号和输入延迟信号中均存在直流分量,而加法模块对数字输入信号进行加法处理以及对输入延迟信号进行减法处理,因此,数字输入信号和输入延迟信号中的直流分量相抵消,使得输出的数字滤波信号中无直流分量,同时,反馈延迟信号中也就无直流分量,也就是说,本申请的滤波电路获取到数字输入信号和反馈延迟信号后便可以开始工作,消除数字输入信号中存在的直流分量,确保输出的数字滤波信号无失调问题,大大提高了信号处理的时效性和滤波电路的工作效率,确保了电路可靠性。
11、本申请的这些方面或其他方面在以下实施例的描述中会更加简明易懂。
技术特征:1.一种滤波电路,其特征在于,包括延迟模块、加法模块以及反馈延迟模块,其中:
2.根据权利要求1所述的滤波电路,其特征在于,所述延迟模块包括第一延迟单元,所述第一延迟单元被配置为基于预设的时钟周期对所述数字输入信号进行所述第一延迟处理,得到所述输入延迟信号。
3.根据权利要求1所述的滤波电路,其特征在于,所述反馈延迟模块包括系数生成单元、乘法单元和第二延迟单元,所述系数生成单元用于生成反馈增益系数,其中,所述反馈增益系数大于0且小于1;
4.根据权利要求3所述的滤波电路,其特征在于,所述系数生成单元为极点控制单元,所述极点控制单元用于生成可调的所述反馈增益系数。
5.根据权利要求4所述的滤波电路,其特征在于,所述极点控制单元包括第一常数发生器、右位移寄存器和第一加法器,所述第一常数发生器用于产生第一常数;
6.根据权利要求3所述的滤波电路,其特征在于,所述系数生成单元为第二常数发生器,所述第二常数发生器用于生成固定的所述反馈增益系数。
7.根据权利要求3所述的滤波电路,其特征在于,所述反馈延迟模块还包括溢出保护单元,所述溢出保护单元用于:
8.根据权利要求6所述的滤波电路,其特征在于,所述溢出保护单元包括比较器、第三常数发生器和选择器,所述第三常数发生器用于生成所述预定值;
9.根据权利要求1-8任一项所述的滤波电路,其特征在于,所述加法模块包括第一加法单元和第二加法单元,所述第一加法单元用于对所述数字输入信号和所述输入延迟信号作差,得到中间滤波信号;
10.一种模数转换电路,其特征在于,包括权利要求1-9任一项所述的滤波电路。
11.一种芯片,其特征在于,包括权利要求1-9任一项所述的滤波电路或权利要求10所述的模数转换电路。
12.一种电子设备,其特征在于,包括设备主体以及设于所述设备主体的如权利要求11所述的芯片、如权利要求10所述的模数转换电路或如权利要求1-9任一项所述的滤波电路。
技术总结本申请公开了一种滤波电路、模数转换电路、芯片及电子设备,该滤波电路包括延迟模块、加法模块和反馈延迟模块,其中,延迟模块被配置为基于时钟周期对获取的数字输入信号进行第一延迟处理,得到输入延迟信号;加法模块被配置为对获取的数字输入信号和来自反馈延迟模块的反馈延迟信号进行加法处理以及对输入延迟信号进行减法处理,得到数字滤波信号;反馈延迟模块被配置为基于时钟周期对数字滤波信号进行第二延迟处理,得到反馈延迟信号。本申请的滤波电路在获取到数字输入信号和反馈延迟信号后便可以开始工作,消除数字输入信号中存在的直流分量,确保输出的数字滤波信号无失调问题,大大提高了信号处理的时效性和工作效率。技术研发人员:杨天翔受保护的技术使用者:成都芯海创芯科技有限公司技术研发日:技术公布日:2024/7/15本文地址:https://www.jishuxx.com/zhuanli/20240801/245251.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表