高速低功耗OTP电阻放大器及芯片的制作方法
- 国知局
- 2024-07-31 19:50:06
本申请涉及存储器,具体涉及一种高速低功耗otp电阻放大器及一种芯片。
背景技术:
1、单次可编程存储器(otp)是一种以熔丝作为基础存储单元的非易失性存储器。由于以熔丝作为存储单元,故otp在写入后无法更改,只能够写入一次,其中读出放大器负责将电阻信息转化为电信号从而实现读出功能。传统的otp电路中,通常使用差分对作为读出放大器(sa),但是传统sa使用差分对作为放大器,主要存在功耗较高,速度较慢的问题。当差分对工作时,始终会有电流通路从电源到gnd,造成较大的功耗。同时,传统sa中,当比较开始时,输出信号反转的速度取决于差分对管的宽长比以及输出寄生电容大小,宽长比越大,输出电流越大,速度越快,但是会带来功耗的提升,所以速度也难以做得很高。
技术实现思路
1、本申请实施例的目的是提供一种高速低功耗otp电阻放大器及芯片,以解决上述问题。
2、为了实现上述目的,本申请第一方面提供一种高速低功耗otp电阻放大器,包括:
3、采样触发模块、延时模块、复位模块、电源、otp存储模块、采样放大模块及采样读取模块;
4、所述采样触发模块、所述延时模块及所述采样放大模块依次连接,所述otp存储模块与所述电源连接构成回路,所述采样触发模块的输出端还与所述otp存储模块连接,所述采样放大模块的输入端与所述存储模块连接;
5、所述采样放大模块的输出端与所述复位模块的输入端及所述采样读取模块的输入端分别连接,所述复位模块的输出端与所述采样触发模块连接。
6、可选地,所述采样触发模块用于在接收到采样指令时,生成第一采样控制信号,将所述第一采样控制信号发送至所述otp存储模块以使得所述otp存储模块与所述电源导通,以及通过所述延时模块在预设延时后将所述第一采样控制信号发送至所述采样放大模块;
7、所述采样放大模块用于在接收到所述第一采样控制信号后对所述otp存储模块中存储的数据进行读取,通过所述采样读取模块输出所述otp存储模块中存储的数据,以及控制所述复位模块输出复位信号至所述采样触发模块,以使得所述采样触发模块输出第二采样控制信号,将所述第二采样控制信号发送至所述otp存储模块以使得所述otp存储模块与所述电源断开。
8、可选地,所述采样触发模块包括:
9、第一锁存器,所述第一锁存器的第一输入端用于接收采样指令,所述第一锁存器的第二输入端与所述复位模块的输出端连接,所述第一锁存器的正向输出端与所述延时模块的输入端连接;
10、所述第一锁存器为rs锁存器。
11、可选地,所述otp存储模块包括otp存储单元,所述otp存储单元包括第一电阻、电熔丝元件及第一晶体管元件;
12、所述第一电阻的第一端与所述电源的正极连接,所述第一电阻的第二端与所述电熔丝元件的第一端连接,所述电熔丝元件的第二端与所述第一晶体管元件的漏极连接,所述第一晶体管元件的源极与所述电源的负极连接并接地,所述第一晶体管元件的栅极与所述第一锁存器的输出端连接。
13、可选地,所述otp存储模块还包括基准电路单元,所述基准电路单元包括:
14、第二电阻、第三电阻及第二晶体管元件;
15、所述第二电阻的第一端与所述电源的正极连接,所述第二电阻的第二顿与所述第三电阻的第一端连接,所述第三电阻的第二端与所述第二晶体管元件的漏极连接,所述第二晶体管元件的源极与所述电源的负极连接并接地,所述第二晶体管元件的栅极与所述第一锁存器的输出端连接。
16、可选地,所述第三电阻的阻值为所述电熔丝元件未熔断时的阻值与所述电熔丝元件熔断时的阻值的中间值。
17、可选地,所述采样放大模块包括:
18、第二锁存器;
19、所述第二锁存器的第一输入端与所述第一电阻的第二端及所述电熔丝元件的第一端连接,所述第二锁存器的第二输入端与所述第二电阻的第二端及所述第三电阻的第一端连接;
20、所述第二锁存器的使能端与所述延时模块的输出端连接;
21、所述第二锁存器为动态锁存比较器。
22、可选地,所述复位模块包括:
23、或门逻辑元件,所述或门逻辑元件的第一输入端与所述第二锁存器的第一输出端连接,所述或门逻辑元件的第二输入端与所述第二锁存器的第二输出端连接,所述或门逻辑元件的输出端与所述第一锁存器的第二输入端连接。
24、可选地,所述采样读取模块包括:
25、第三锁存器;
26、所述第三锁存器的第一输入端与所述第二锁存器的第一输出端连接,所述第三锁存器的第二输入端与所述第二锁存器的第二输出端连接,所述第三锁存器的正向输出端用于输出所述otp存储模块中存储的数据;
27、所述第三锁存器为rs锁存器。
28、本申请第二方面提供一种芯片,包括上述的高速低功耗otp电阻放大器。
29、本申请通过对数据的读取进行延迟控制,能够提高对存储数据的读取精度,同时,本申请能够根据采样输出,精确控制读取时间,使读取时间最小化,能够当输出稳定后及时关闭读取电路,从而有效降低平均功耗,相比传统sa电路,具有更低的功耗和更高的读取速度。
30、本申请实施例的其它特征和优点将在随后的具体实施方式部分予以详细说明。
技术特征:1.一种高速低功耗otp电阻放大器,其特征在于,包括:
2.根据权利要求1所述的高速低功耗otp电阻放大器,其特征在于,所述采样触发模块用于在接收到采样指令时,生成第一采样控制信号,将所述第一采样控制信号发送至所述otp存储模块以使得所述otp存储模块与所述电源导通,以及通过所述延时模块在预设延时后将所述第一采样控制信号发送至所述采样放大模块;
3.根据权利要求2所述的高速低功耗otp电阻放大器,其特征在于,所述采样触发模块包括:
4.根据权利要求3所述的高速低功耗otp电阻放大器,其特征在于,所述otp存储模块包括otp存储单元,所述otp存储单元包括第一电阻、电熔丝元件及第一晶体管元件;
5.根据权利要求4所述的高速低功耗otp电阻放大器,其特征在于,所述otp存储模块还包括基准电路单元,所述基准电路单元包括:
6.根据权利要求5所述的高速低功耗otp电阻放大器,其特征在于,所述第三电阻的阻值为所述电熔丝元件未熔断时的阻值与所述电熔丝元件熔断时的阻值的中间值。
7.根据权利要求5所述的高速低功耗otp电阻放大器,其特征在于,所述采样放大模块包括:
8.根据权利要求7所述的高速低功耗otp电阻放大器,其特征在于,所述复位模块包括:
9.根据权利要求8所述的高速低功耗otp电阻放大器,其特征在于,所述采样读取模块包括:
10.一种芯片,其特征在于,包括如权利要求1-9中任一项权利要求所述的高速低功耗otp电阻放大器。
技术总结本申请实施例提供一种高速低功耗OTP电阻放大器及芯片,涉及存储器技术领域,OTP电阻放大器包括:采样触发模块、延时模块、复位模块、电源、OTP存储模块、采样放大模块及采样读取模块;采样触发模块、延时模块及采样放大模块依次连接,OTP存储模块与电源连接构成回路,采样触发模块的输出端还与OTP存储模块连接,采样放大模块的输入端与存储模块连接;采样放大模块的输出端与复位模块的输入端及采样读取模块的输入端分别连接,复位模块的输出端与采样触发模块连接。本申请能够根据采样输出,精确控制读取时间,使读取时间最小化,能够当输出稳定后及时关闭读取电路,从而有效降低平均功耗。技术研发人员:邵亚利,解尧明,刘芳,李东镁,沈美根,朱松超受保护的技术使用者:北京智芯微电子科技有限公司技术研发日:技术公布日:2024/4/17本文地址:https://www.jishuxx.com/zhuanli/20240731/184252.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表