技术新讯 > 电子电路装置的制造及其应用技术 > 多相时钟信号生成电路的制作方法  >  正文

多相时钟信号生成电路的制作方法

  • 国知局
  • 2024-08-02 15:56:01

本公开的示例总体涉及生成时钟信号,并且更具体地,涉及用于生成多相时钟信号的时钟生成电路。

背景技术:

1、通信系统包括串行器/解串器(serdes)设备。serdes设备利用多相插值来调节接收到的信号的相位并减少误差。在一种情况下,多相插值使用多相时钟信号进行相位调节。此外,当在收发器设备之间传送时钟信号时,通信系统使用二倍频器设备来降低功率。在这种情况下,时钟信号的频率在收发器设备之间传输之前降低,并且在接收收发器设备内增加。以降低的频率传输时钟信号减少了通信系统使用的功率量。然而,在利用多相时钟信号的通信设备中,用于生成多相时钟信号的常规技术容易出错。此外,在利用频率降低的时钟信号的通信设备中,通信设备的可用操作速度是有限的。因此,需要改进的时钟生成电路,以用于生成具有增加的频率的多相时钟信号,以支持具有高频时钟信号(例如,大于约20ghz)的高速通信设备(例如,大于约200gbps)。

技术实现思路

1、通信系统利用多相时钟信号来减少接收到的信号中的误差,并利用低频时钟信号来降低功率。时钟生成电路接收参考时钟信号,并且时钟生成电路生成具有增加的频率的多相时钟信号。时钟生成电路包括正交锁定环电路,该正交锁定环电路与注入锁定电路和xor电路级联以从接收到的参考时钟信号生成具有增加的频率的多相时钟信号。

2、在一个示例中,时钟生成电路包括具有第一注入锁定振荡器电路、第二注入锁定振荡器电路和xor电路的正交锁定环电路。该第一注入锁定振荡器电路接收第一输入信号和第二输入信号并输出第一时钟信号。该第一输入信号和该第二输入信号对应于参考时钟信号。该第二注入锁定振荡器电路耦接到该第一注入锁定振荡器电路的输出端,并且接收该第一时钟信号并生成第二时钟信号。该xor电路接收该第二时钟信号,并生成第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号。该第一时钟信号、该第二时钟信号、该第三时钟信号和该第四时钟信号的频率大于该参考时钟信号的频率。

3、在一个示例中,通信系统包括接收参考时钟信号的收发器电路。收发器电路包括具有第一注入锁定振荡器电路、第二注入锁定振荡器电路和xor电路的正交锁定环电路。正交锁定环路从参考时钟信号生成差分输入信号。该第一注入锁定振荡器电路接收该差分输入信号并输出第一时钟信号。该第二注入锁定振荡器电路耦接到该第一注入锁定振荡器电路的输出端,接收该第一时钟信号并生成第二时钟信号。该xor电路接收该第二时钟信号,并生成第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号。该第一时钟信号、该第二时钟信号、该第三时钟信号和该第四时钟信号的频率大于该参考时钟信号的频率。

4、在一个示例中,一种方法包括接收参考时钟信号,并从该参考时钟信号生成第一差分信号和第二差分信号。该方法还包括经由正交锁定环电路的第一注入锁定振荡器电路从该第一差分信号和该第二差分信号生成第一时钟信号。此外,该方法包括经由第二注入锁定振荡器电路从该第一时钟信号生成第二时钟信号。该方法还包括经由xor电路从该第二时钟信号生成第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号。该第一时钟信号、该第二时钟信号、该第三时钟信号和该第四时钟信号的频率大于该参考时钟信号的频率。

技术特征:

1.一种时钟生成电路,所述时钟生成电路包括:

2.根据权利要求1所述的时钟生成电路,其中所述第一注入锁定振荡器电路和所述第二注入锁定振荡器电路被配置为接收第一供应信号。

3.根据权利要求1所述的时钟生成电路,其中所述正交锁定环电路还包括:

4.根据权利要求3所述的时钟生成电路,其中所述第二注入锁定振荡器电路还被配置为接收所述第一控制信号并基于所述第一控制信号来生成所述第二时钟信号。

5.根据权利要求3所述的时钟生成电路,其中所述正交相位误差检测器电路被配置为基于所述第一时钟信号中的第一对的第一相位误差和所述第一时钟信号中的第二对的第二相位误差来生成所述第一调节信号。

6.根据权利要求1所述的时钟生成电路,其中所述输出电路包括xor电路,所述xor电路包括:

7.根据权利要求6所述的时钟生成电路,其中所述第一nand门包括:

8.一种通信系统,所述通信系统包括:

9.根据权利要求8所述的通信系统,其中所述第一注入锁定振荡器电路和所述第二注入锁定振荡器电路被配置为接收第一供应信号。

10.根据权利要求8所述的通信系统,其中所述正交锁定环电路还包括:

11.根据权利要求10所述的通信系统,其中所述第二注入锁定振荡器电路还被配置为接收所述第一控制信号并基于所述第一控制信号来生成所述第二时钟信号。

12.根据权利要求10所述的通信系统,其中所述正交相位误差检测器电路被配置为基于所述第一时钟信号中的第一对的第一相位误差和所述第一时钟信号中的第二对的第二相位误差来生成所述第一调节信号。

13.根据权利要求8所述的通信系统,其中所述输出电路是xor电路,所述xor电路包括:

14.根据权利要求13所述的通信系统,其中所述第一nand门包括:

15.一种方法,所述方法包括:

技术总结时钟生成电路包括具有第一注入锁定振荡器电路、第二注入锁定振荡器电路和XOR电路的正交锁定环电路。该第一注入锁定振荡器电路接收第一输入信号和第二输入信号并输出第一时钟信号。该第一输入信号和该第二输入信号对应于参考时钟信号。该第二注入锁定振荡器电路耦接到该第一注入锁定振荡器电路的输出端,并且接收该第一时钟信号并生成第二时钟信号。该XOR电路接收该第二时钟信号,并生成第一时钟信号、第二时钟信号、第三时钟信号和第四时钟信号。该第一时钟信号、该第二时钟信号、该第三时钟信号和该第四时钟信号的频率大于该参考时钟信号的频率。技术研发人员:S·马,C·F·潘,K·郑,P·乌帕德亚雅受保护的技术使用者:赛灵思公司技术研发日:技术公布日:2024/7/29

本文地址:https://www.jishuxx.com/zhuanli/20240801/248532.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。