技术新讯 > 信息存储应用技术 > 用于提供活动及非活动时钟信号的设备及方法与流程  >  正文

用于提供活动及非活动时钟信号的设备及方法与流程

  • 国知局
  • 2024-07-31 19:36:33

本申请大体上涉及半导体存储器,且特别涉及用于提供活动及非活动时钟信号的设备及方法。

背景技术:

1、半导体存储器在许多电子系统中用于存储稍后可检索的数据。随着越来越多地需要电子系统更快、具有更大计算能力且消耗更少功率,已不断地开发可更快地存取、存储更多数据并使用更少功率的半导体存储器以便满足变化的需求。开发的一部分包含创建用于控制及存取半导体存储器的新规范,从一代规范改变为下一代规范以便改进电子系统中的存储器的性能。

2、半导体存储器一般通过为存储器提供命令信号、地址信号、时钟信号来控制。各种信号可由例如存储器控制器提供。命令信号可控制半导体存储器执行各种存储器操作,例如用以从存储器检索数据的读取操作以及用以存储数据到存储器的写入操作。可按相对于存储器接收相关命令的已知定时在控制器与存储器之间提供数据。已知定时通常由时延信息定义。所述时延信息可由系统时钟信号ck及ckf的时钟循环的数目定义。所述存储器可设置有用于为例如命令信号及地址信号定时的系统时钟信号,并且进一步设置有用于为存储器提供的读取数据定时及为提供到存储器的写入数据定时的数据时钟信号。所述存储器还可提供时钟信号到控制器以用于为提供到控制器的数据提供定时。

3、由存储器产生内部信号,例如内部时钟信号会消耗功率。在低功耗为优先考虑事项的电子系统中,可能需要降低功耗(例如产生内部信号时消耗的功率)的存储器设计。

技术实现思路

1、在本发明的一方面中,一种设备包含输入时钟缓冲器及时钟分频器电路。所述输入时钟缓冲器包含接收器电路,所述接收器电路经配置以接收第一时钟信号及第二时钟信号或第一恒定电压及第二恒定电压并基于所述互补时钟信号或所述第一恒定电压及所述第二恒定电压提供第一输出信号及第二输出信号。所述第一时钟信号与所述第二时钟信号互补,且所述第二恒定电压小于所述第一恒定电压。所述时钟分频器电路耦合到所述输入时钟缓冲器且经配置以接收所述第一输出信号及所述第二输出信号。所述时钟分频器电路进一步经配置以基于来自所述输入时钟缓冲器的所述第一输出信号及所述第二输出信号提供多相时钟信号。

2、在本发明的一方面中,一种设备包含内部时钟电路、时钟信号输入电路及命令解码器。所述内部时钟电路经配置以基于经缓冲输入信号提供内部时钟信号。所述时钟信号输入电路经配置以接收数据时钟信号并将所述数据时钟信号或恒定电压作为所述经缓冲输入信号提供到所述内部时钟电路。所述命令解码器经配置以接收内部命令并提供控制信号,包含提供到所述时钟信号输入电路以控制所述经缓冲输入信号的所述提供的激活信号。

3、在本发明的一方面中,一种方法包含在输入缓冲器处接收活动第一时钟信号及活动第二时钟信号,以及基于所述活动第一时钟信号及所述活动第二时钟信号从所述输入缓冲器提供活动内部时钟信号。所述方法进一步包含根据所述活动内部时钟信号产生活动多相时钟信号,从所述输入缓冲器提供第一恒定电压及第二恒定电压以作为非活动内部时钟信号,以及根据所述非活动内部时钟信号产生非活动多相时钟信号。

技术特征:

1.一种设备,其包括:

2.根据权利要求1所述的设备,其中所述开关电路包括第一开关电路、第二开关电路、第三开关电路和第四开关电路,

3.根据权利要求1所述的设备,其中所述时钟分频器电路包括:

4.一种设备,其包括:

5.根据权利要求1所述的设备,其中所述开关电路包括一对开关电路,所述一对开关电路经配置以接收所述第一时钟信号和所述第二时钟信号,且当被激活时将所述第一时钟信号和所述第二时钟信号分别提供到所述接收器电路的第一输入和第二输入,且

6.根据权利要求5所述的设备,其中所述开关电路包括另一对开关电路,所述另一对开关电路经配置以接收所述第一恒定电压和所述第二恒定电压,且当被激活时将所述第一恒定电压和所述第二恒定电压分别提供到所述接收器电路的所述第一输入和所述第二输入,

7.根据权利要求1所述的设备,其中所述开关电路包括一对开关电路,所述一对开关电路经配置以接收所述第一恒定电压和所述第二恒定电压,且当被激活时将所述第一恒定电压和所述第二恒定电压分别提供到所述接收器电路的第一输入和第二输入,且

8.一种设备,其包括:

9.一种设备,其包括:

10.根据权利要求1所述的设备,其中所述时钟分频器电路包括第一触发器电路和第二触发器电路,所述第一触发器电路和所述第二触发器电路经配置以接收所述第一输出信号和所述第二输出信号,且所述时钟分频器电路进一步经配置以基于由所述第一触发器电路和所述第二触发器电路接收的所述第一输出信号和所述第二输出信号而提供所述多相时钟信号。

11.一种设备,其包括:

12.根据权利要求11所述的设备,其中所述时钟信号输入电路进一步包括一对开关电路,所述一对开关电路经配置以接收所述数据时钟信号且当被激活时将所述数据时钟信号提供到接收器电路,且

13.根据权利要求12所述的设备,其中所述一对开关电路同时被激活且所述另一对开关电路同时被激活,且

14.根据权利要求11所述的设备,其中所述时钟信号输入电路包括多个开关电路,所述多个开关电路经配置以分别接收所述激活信号且所述多个开关电路分别被接收的所述激活信号激活。

15.一种设备,其包括:

16.一种设备,其包括:

17.一种方法,其包括:

18.根据权利要求17所述的方法,其中所述产生至少一个多相时钟信号进一步包括从接收的所述至少一个活动内部时钟信号产生至少一个活动多相时钟信号。

19.根据权利要求17所述的方法,其中所述产生至少一个多相时钟信号进一步包括从所述至少一个恒定电压产生至少一个非活动多相时钟信号。

20.一种方法,其包括:

技术总结揭示用于提供活动及非活动时钟信号的设备及方法。实例设备包括输入时钟缓冲器及时钟分频器电路。所述输入时钟缓冲器包含接收器电路,所述接收器电路经配置以接收第一时钟信号及第二时钟信号或第一恒定电压及第二恒定电压。所述接收器电路进一步经配置以基于所述互补时钟信号或所述第一恒定电压及第二恒定电压提供第一输出信号及第二输出信号。所述第一时钟信号与所述第二时钟信号互补,且所述第二恒定电压小于所述第一恒定电压。所述时钟分频器电路经配置以接收所述第一输出信号及所述第二输出信号并基于来自所述输入时钟缓冲器的所述第一输出信号及所述第二输出信号提供多相时钟信号。技术研发人员:李炫柳受保护的技术使用者:美光科技公司技术研发日:技术公布日:2024/1/25

本文地址:https://www.jishuxx.com/zhuanli/20240731/183178.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。