延时电路以及存储系统的制作方法
- 国知局
- 2024-07-31 19:53:57
本公开实施例涉及半导体,特别涉及一种延时电路以及存储系统。
背景技术:
1、半导体存储器分为易失性存储器件和非易失性存储器件。易失性存储器件在关断电源电压时丢失存储在其中的数据,诸如静态随机存取存储器(sram)、动态ram(dram)、同步dram(sdram)等;非易失性存储器件即使在关断电源电压时也保留存储在其中的数据,诸如只读存储器(rom)、可编程rom(prom)、电可编程rom(eprom)、电可擦除可编程rom(eeprom)、闪存器件、相变ram(pram)、磁性ram(mram)、电阻ram(rram)和铁电ram(fram)。
2、灵敏放大器(sense amplifier,sa)是半导体存储器的一个重要组成部分,主要作用是将位线上的小信号进行放大,进而进行数据读写操作。灵敏放大器可以消除半导体存储器内由于晶体管的制造差异引起的噪声,使得半导体存储器可以准确的存储数据。当灵敏放大器工作于失配补偿阶段时,补偿时长会影响失配补偿效果。
技术实现思路
1、本公开实施例提供一种延时电路以及存储系统,至少有利于提高刷新模式下不同温度条件下的失配补偿效果。
2、根据本公开一些实施例中,本公开实施例一方面提供一种延时电路,应用于存储系统,所述存储系统包括存储器阵列以及连接所述存储器阵列的灵敏放大器,其特征在于,包括:温度检测模块,被配置为,在所述存储器阵列处于刷新模式下,检测所述存储器阵列在接收到激活命令之前的温度,并输出第一编码信号,所述第一编码信号用于表征所述存储器阵列的温度;延迟模块,被配置为,接收第一信号,并基于所述第一编码信号对所述第一信号进行延迟处理,以生成并输出第二信号,其中,所述第二信号用于控制灵敏放大器进行失配补偿的补偿时长,所述灵敏放大器与所述存储器阵列连接,所述第二信号相较所述第一信号的延迟量与所述第一编码信号相对应,且所述第一编码信号表征的所述存储器阵列的温度越高,所述延迟量越小,所述第一信号在所述存储器阵列接收到激活命令的固定时长后被发送给所述延迟模块。
3、在一些实施例中,所述延迟模块包括:n个级联的选择器;处于首级的所述选择器用于接收所述第一信号,响应于所述第一编码信号,直接输出所述第一信号,或者,以第一预设延迟量延迟所述第一信号,得到第一延迟信号,并输出所述第一延迟信号;第n个所述选择器的输入端连接第n-1个所述选择器的输出端,第n个所述选择器用于响应于所述第一编码信号,直接输出来自所述第n-1个所述选择器输出端输出的第n-1延迟信号,或者,以第n预设延迟量延迟所述第n-1延迟信号,得到第n延迟信号,并输出所述第n延迟信号,n为大于或等于2的自然数,n为大于或等于2的自然数,n小于或等于n;其中,所述第一编码信号包括n个第一子编码信号,且每一所述选择器接收相应的所述第一子编码信号。
4、在一些实施例中,所述选择器包括:延迟电路,被配置为,接收输入信号,以预设延迟量延迟所述输入信号,得到延迟信号,并输出所述延迟信号;选择电路,被配置为,接收所述输入信号以及所述延迟信号,并响应于相应的所述第一子编码信号,选择输出接收到的所述输入信号或者所述延迟信号中的一者;其中,所述第一信号作为处于首级的所述选择器接收的所述输入信号,所述第一延迟信号作为处于首级的所述选择器输出的所述延迟信号;第n-1延迟信号作为第n个所述选择器接收的所述输入信号,第n延迟信号作为第n个所述选择器输出的所述延迟信号。
5、在一些实施例中,前一级的所述选择器具有的所述预设延迟量较后一级的所述选择器具有的所述预设延迟量小。
6、在一些实施例中,所述第一编码信号包括正常状态和屏蔽状态;所述延迟模块还包括:选择单元,被配置为,接收所述第一信号以及所述第一编码信号,并响应于屏蔽状态的所述第一编码信号,屏蔽所述第一信号以及生成并输出替代所述第一信号的内部信号,响应于正常状态的所述第一编码信号,输出所述第一信号。
7、在一些实施例中,所述选择单元包括:与门,所述与门的各输入端分别接收n个所述第一子编码信号,若n个所述第一子编码信号表征所述第一编码信号处于屏蔽状态,则生成并输出所述内部信号;输入电路,所述输入电路的一输入端接收所述第一信号,另一输入端连接所述与门的输出端,且所述输入电路的输出端与处于首级的所述选择器的输入端连接,被配置为,若n个所述第一子编码信号表征所述第一编码信号处于所述屏蔽状态,则所述输入电路屏蔽所述第一信号,若n个所述第一子编码信号表征所述第一编码信号处于所述正常状态,则所述输入电路的输出端输出所述第一信号。
8、在一些实施例中,所述输入电路包括:或非门,所述或非门的一输入端接收所述第一信号,另一输入端连接所述与门的输出端,且所述或非门的输出端与处于首级的所述选择器的输入端连接;所述延迟模块还包括:反相单元,所述反相单元的输入端连接第n个所述选择器的输出端,所述反相单元的输出端输出所述第二信号。
9、在一些实施例中,还包括:锁存模块,用于,接收所述第一编码信号以及所述激活命令,并响应于所述激活命令,锁存在接收到所述激活命令之前最后一次接收到的所述第一编码信号。
10、在一些实施例中,所述锁存模块包括:第一反相器,具有第一输入端和第一输出端,所述第一输入端接收所述激活命令,并通过所述第一输出端输出第一控制信号;第二反相器,具有第二输入端和第二输出端,所述第二输入端连接所述第一输出端,并通过所述第二输出端输出第二控制信号;锁存器,具有第一输入端、第一控制端以及第二控制端,所述第一输入端、所述第一控制端以及所述第二控制端分别接收所述第一编码信号、所述第一控制信号以及所述第二控制信号,所述锁存器的输出端作为所述锁存模块的输出端。
11、在一些实施例中,所述温度检测模块还被配置为,在所述存储器阵列处于读写模式下,检测所述存储器阵列在接收到所述激活命令之前的温度,并输出第二编码信号,所述第二编码信号用于表征所述存储器阵列的温度;所述延迟模块,还被配置为,接收所述激活命令以及读写命令,并基于所述第二编码信号对所述激活命令以及所述读写命令进行延迟处理,并输出有延迟后的所述激活命令以及延迟后的所述读写命令。
12、在一些实施例中,所述延迟模块还被配置为,在所述第一编码信号以及所述第二编码信号表征同一温度的条件下,所述刷新模式下对所述第一信号的延迟量大于或等于所述读写模式下对所述第一信号的延迟量。
13、在一些实施例中,所述延迟模块还用于接收延时调整信号,在所述第一编码信号不变时,基于所述延时调整信号调整所述第二信号相对于所述第一信号的延时时长。
14、根据本公开一些实施例中,本公开实施例另一方面还提供一种存储系统,包括:存储器阵列以及连接所述存储器阵列的灵敏放大器阵列,所述灵敏放大器阵列包括多个灵敏放大器,所述存储器阵列包括多个存储单元,且每一所述存储单元以及每一所述灵敏放大器均与一位线连接;上述任意实施例提供的延时电路。本公开实施例提供的技术方案至少具有以下优点:
15、本公开实施例提供的延时电路的技术方案中,在刷新模式下,温度检测模块检测存储器阵列在将接收到激活命令之前的温度,并输出表征温度的第一编码信号;延迟模块基于第一编码信号对第一信号进行延迟并输出第二信号,第二信号相较于第一信号的延迟量与温度相对应,即不同的温度具有不同的延迟量,而第二信号用于控制灵敏放大器进行失配补偿的时长,延迟量越大则进行失配补偿的补偿时长越长,且温度越高则延迟量越小相应的补偿时长越短,温度越低则延迟量越大相应的补偿时长越长。也就是说,在相对较低温度下,可以时长延长进行失配补偿的时间,从而弥补低温对刷新性能带来的不良影响,保证在低温下也具有优良的刷新性能。而在相对较高温度下,补偿时长相对较短,从而在保证优良的刷新性能的同时还可以达到省电的目的。
本文地址:https://www.jishuxx.com/zhuanli/20240731/184574.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表