一种存储器的制作方法
- 国知局
- 2024-07-31 20:13:01
本公开涉及但不限于一种存储器。
背景技术:
1、存储器在集成电路中用于电子应用,包括无线电、电视、手机和个人计算器件。存储器包括两大类。一类是易失性存储器,另一类是非易失性存储器。易失性存储器包括:随机存取存储器(ram),其可以进一步分为两个子类别,即静态随机存取存储器(sram)和动态随机存取存储器(dram)。
2、dram中,通过利用两个电源区中间耦接一个列解码器来给列解码器供电。其中,每个电源区用于给列解码器提供局部电源(local power)。电源区提供的local power最远能效到列解码器的一半宽度距离,由于该距离较远,所以每个local power电源区提供的局部电源的衰减较多,进而导致局部电源能效较低且不均匀。
技术实现思路
1、有鉴于此,本公开实施例提供了一种存储器,能够使提供的局部电源更加均匀有效。
2、本公开实施例的技术方案是这样实现的:
3、本公开实施例提供了一种存储器,包括:多个列解码器和多个与所述列解码器一一对应、用于对所述列解码器提供局部电源的局部供电单元;每个所述列解码器包括n个列解码单元组,每个所述局部供电单元包括n+1个供电子单元;n为大于或者等于2的整数;所述供电子单元与所述列解码单元组沿第一方向间隔布置;其中,每个所述供电子单元向相邻的所述列解码单元组供电。
4、上述方案中,所述列解码器由第一列解码单元组和第二列解码单元组构成,所述局部供电单元包括:第一供电子单元、第二供电子单元和第三供电子单元;所述第二供电子单元设置于所述第一列解码单元组和所述第二列解码单元组之间,用于向所述第一列解码单元组中的部分列解码单元和所述第二列解码单元组中的部分列解码单元供电;所述第一供电子单元设置于所述第一列解码单元组远离所述第二供电子单元的一侧,用于向所述第一列解码单元组中的部分列解码单元供电;所述第三供电子单元设置于所述第二列解码单元组远离所述第二供电子单元的一侧,用于向所述第二列解码单元组中的部分列解码单元供电。
5、上述方案中,所述第一供电子单元与所述第三供电子单元供电能力相同,所述第二供电子单元供电能力小于所述第一供电子单元和所述第三供电子单元中任意一个的供电能力。
6、上述方案中,所述第一列解码单元组中列解码单元数量与所述第二列解码单元组中列解码单元数量相同。
7、上述方案中,所述第一供电子单元、所述第二供电子单元和所述第三供电子单元均包括多个驱动晶体管组;所述驱动晶体管组用于对所述列解码单元一对一供电,所述驱动晶体管组数量与所述列解码单元数量相同。
8、上述方案中,所述第一供电子单元中的所述驱动晶体管组数量与所述第三供电子单元中的所述驱动晶体管组数量相同;所述第二供电子单元中的所述驱动晶体管组数量小于所述第一供电子单元和所述第三供电子单元中任意一个的所述驱动晶体管组数量。
9、上述方案中,所述第一列解码单元组中的所述列解码单元数量与所述第二列解码单元组中的所述列解码单元数量均为m;所述第一供电子单元中的所述驱动晶体管组数量与所述第三供电子单元中的所述驱动晶体管组数量均为m的4/5,所述第二供电子单元的所述驱动晶体管组数量为m的2/5,其中m为5的整数倍。
10、上述方案中,所述驱动晶体管组包括第一晶体管和第二晶体管;所述第一晶体管的第一端连接第一电源,第二端连接与其对应的所述列解码单元,控制端用于接收第一电源使能信号,当所述第一电源使能信号有效时,所述第一晶体管导通以向所述列解码单元提供第一电源;所述第二晶体管的第一端连接第二电源,第二端连接对应的所述列解码单元,控制端用于接收第二电源使能信号,当所述第二电源使能信号有效时,所述第二晶体管导通以向所述列解码单元提供第二电源。
11、上述方案中,当n大于2时,所述n+1个供电子单元包括:位于所述列解码器两侧的端区供电子单元以及位于两个所述端区供电子单元之间的n-1个中间区供电子单元;n-1个所述中间区供电子单元供电能力相同,两个所述端区供电子单元供电能力相同,且所述端区供电子单元供电能力大于所述中间区供电子单元供电能力。
12、上述方案中,沿所述第一方向布置的所述供电子单元的供电能力,由第n/2+1个所述供电子单元向两端递增。
13、上述方案中,还包括:存储单元阵列,其通过列选择信号传输线耦接在所述列解码器的一侧;所述存储单元阵列和所述列解码器共中轴线布置。
14、上述方案中,两个子字线驱动单元,其沿所述第一方向分别设置在所述存储单元阵列的两端。
15、本公开实施例中,所述存储器为动态随机存取存储器dram。
16、由此可见,本公开实施例提供了一种存储器,包括:多个列解码器和多个与列解码器一一对应、用于对列解码器提供局部电源的局部供电单元;每个列解码器包括n个列解码单元组,每个局部供电单元包括n+1个供电子单元;n为大于或者等于2的整数;供电子单元与列解码单元组沿第一方向间隔布置;其中,每个供电子单元向相邻的列解码单元组供电。由于本方案中每个列解码器包括n个列解码单元组;每个列解码单元组的面积小于n个列解码单元组的面积之和,所以供电子单元向相邻的列解码单元组提供局部电源时的传输距离,比向n个列解码单元组形成的列解码器提供局部电源时的传输距离短,进而供电子单元提供的局部电源衰减较小,所以供电子单元提供的局部电源更加均匀有效。
技术特征:1.一种存储器,其特征在于,包括:多个列解码器和多个与所述列解码器一一对应、用于对所述列解码器提供局部电源的局部供电单元;
2.根据权利要求1所述的存储器,其特征在于,所述列解码器由第一列解码单元组和第二列解码单元组构成,所述局部供电单元包括:第一供电子单元、第二供电子单元和第三供电子单元;
3.根据权利要求2所述的存储器,其特征在于,所述第一供电子单元与所述第三供电子单元供电能力相同,所述第二供电子单元供电能力小于所述第一供电子单元和所述第三供电子单元中任意一个的供电能力。
4.根据权利要求3所述的存储器,其特征在于,所述第一列解码单元组中列解码单元数量与所述第二列解码单元组中列解码单元数量相同。
5.根据权利要求4所述的存储器,其特征在于,所述第一供电子单元、所述第二供电子单元和所述第三供电子单元均包括多个驱动晶体管组;所述驱动晶体管组用于对所述列解码单元一对一供电,所述驱动晶体管组数量与所述列解码单元数量相同。
6.根据权利要求5所述的存储器,其特征在于,所述第一供电子单元中的所述驱动晶体管组数量与所述第三供电子单元中的所述驱动晶体管组数量相同;所述第二供电子单元中的所述驱动晶体管组数量小于所述第一供电子单元和所述第三供电子单元中任意一个的所述驱动晶体管组数量。
7.根据权利要求6所述的存储器,其特征在于,所述第一列解码单元组中的所述列解码单元数量与所述第二列解码单元组中的所述列解码单元数量均为m;
8.根据权利要求7所述的存储器,其特征在于,所述驱动晶体管组包括第一晶体管和第二晶体管;所述第一晶体管的第一端连接第一电源,第二端连接与其对应的所述列解码单元,控制端用于接收第一电源使能信号,当所述第一电源使能信号有效时,所述第一晶体管导通以向所述列解码单元提供第一电源;所述第二晶体管的第一端连接第二电源,第二端连接对应的所述列解码单元,控制端用于接收第二电源使能信号,当所述第二电源使能信号有效时,所述第二晶体管导通以向所述列解码单元提供第二电源。
9.根据权利要求1所述的存储器,其特征在于,当n大于2时,所述n+1个供电子单元包括:位于所述列解码器两侧的端区供电子单元以及位于两个所述端区供电子单元之间的n-1个中间区供电子单元;
10.根据权利要求1所述的存储器,其特征在于,沿所述第一方向布置的所述供电子单元的供电能力,由第n/2+1个所述供电子单元向两端递增。
11.根据权利要求1至10任一项所述的存储器,其特征在于,还包括:存储单元阵列,其通过列选择信号传输线耦接在所述列解码器的一侧;
12.根据权利要求11所述的存储器,其特征在于,还包括:两个子字线驱动单元,其沿所述第一方向分别设置在所述存储单元阵列的两端。
13.根据权利要求12所述的存储器,其特征在于,所述存储器为动态随机存取存储器dram。
技术总结本公开实施例公开了一种存储器,包括:多个列解码器和多个与列解码器一一对应、用于对列解码器提供局部电源的局部供电单元;每个列解码器包括N个列解码单元组,每个局部供电单元包括N+1个供电子单元;供电子单元与列解码单元组沿第一方向间隔布置;其中,每个供电子单元向相邻的列解码单元组供电。由于本方案中每个列解码器包括N个列解码单元组;每个列解码单元组的面积小于N个列解码单元组的面积之和,所以供电子单元向相邻的列解码单元组提供局部电源时的传输距离,比向N个列解码单元组形成的一个列解码单元组提供局部电源时的传输距离短,进而供电子单元提供的局部电源衰减较小,所以供电子单元提供的局部电源更加均匀有效。技术研发人员:杨桂芬,张凤琴,尚为兵,武贤君受保护的技术使用者:长鑫存储技术有限公司技术研发日:技术公布日:2024/7/15本文地址:https://www.jishuxx.com/zhuanli/20240731/185464.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。