用于延迟控制的设备和方法与流程
- 国知局
- 2024-09-05 14:32:51
本申请涉及用于存储器的设备和方法,具体来说涉及用于延迟控制的设备和方法。
背景技术:
1、高数据可靠性、高存储器存取速度、较低功率消耗和减小的芯片大小是半导体存储器所需要的特征。为了实现较高存储器存取速度,使用时钟信号作为参考信号来调整半导体存储器中的操作定时。
2、当外部时钟信号进入到电路中时,由于电路组件的固有延迟,基于外部时钟信号的内部时钟信号的时钟相位可能会延迟。在高操作速度下,时钟信号占空比的失真可能会不利地影响电路的运行。为了适应这些延迟和失真效应,时钟路径可包含延迟电路。可使用延迟电路(例如,延迟锁定回路(“dll”)来调整时钟相位以与外部时钟的相位匹配。传统的dll可包含单相混合器,其接收偏移一定相位差的两个输入信号(例如,时钟信号)的单相混合器并提供具有相位的输出信号,所述相位为两个输入信号的相位的混合。为了调整输出信号的延迟,相位混合器可接收一或多个控制信号,所述一或多个控制信号用于对输入信号的相位进行加权,使得输出信号为输入信号的相位的加权组合。可调整加权以提供具有所要相位的输出信号。然而,常规相位混合器很可能花费时间来比较外部时钟相位和内部时钟相位并确定延迟,因此提供具有更精细分辨率的延迟调整可能会牺牲跟踪速度。
技术实现思路
1、本公开的一个实施例提供一种设备,其包括:可调整延迟线;以及延迟线控制电路,其用以调整所述可调整延迟线的量,所述延迟线控制电路包含:移位寄存器电路,其包含:多个第一寄存器,其彼此串联耦合,所述多个第一寄存器中的每一第一寄存器经配置以存储具有第一值或第二值的第一数据,其中所述多个第一寄存器中的每一第一寄存器经配置以提供所述第一数据,其中邻近第一寄存器经配置以响应于移位时钟信号而接收所述第一数据;以及多个第二寄存器,其彼此串联耦合,所述多个第二寄存器中的每一第二寄存器经配置以存储具有所述第一值或所述第二值的第二数据,其中存储具有所述第一值的数据的一个第一寄存器或一个第二寄存器经配置以响应于所述移位时钟信号而接收具有所述第二值的下一数据。
2、本公开的另一实施例提供一种设备,其包括:相位混合器电路,其经配置以接收第一时钟信号和第二时钟信号,且进一步经配置以基于所述第一时钟信号和所述第二时钟信号而提供输出时钟信号,其中所述第一时钟信号和所述第二时钟信号相对于彼此具有相位差,其中所述相位混合器电路包括:第一级,其包含:第一多个子混合器,其经配置以接收所述第一时钟信号和所述第二时钟信号,且经配置以接收多个第一控制信号的第一部分,且进一步经配置以提供第一中间时钟信号;以及第二多个子混合器,其经配置以接收所述第一时钟信号和所述第二时钟信号,且进一步经配置以接收所述多个第一控制信号的第二部分,且进一步经配置以提供第二中间时钟信号;第二级,其包含:第三多个子混合器,其经配置以接收所述第一中间时钟信号和所述第二中间时钟信号,且进一步经配置以接收多个第二控制信号,且进一步经配置以提供输出时钟信号,其中所述多个第一控制信号和所述多个第二控制信号当中的一个控制信号经配置以基于所述第一时钟信号而从第一逻辑值反相到第二逻辑值。
3、本公开的又一实施例提供一种方法,其包括:提供由多个第一寄存器和多个第二寄存器存储的数据值,其包括:在第一操作模式期间,由所述多个第一寄存器中的多个第一寄存器群组接收所述数据值且由所述多个第二寄存器保持所述数据值;在第二操作模式期间,由所述多个第一寄存器中的一个第一寄存器使数据值反相一次且由所述多个第二寄存器保持所述数据值;以及在第三操作模式期间,进行以下操作中的任一项:由所述多个第一寄存器中的一个第一寄存器使所述数据值反相,同时由所述多个第二寄存器保持所述数据值,或由所述多个第二寄存器中的一个第二寄存器使数据值反相,同时由所述多个第一寄存器保持所述数据值。
技术特征:1.一种设备,其包括:
2.根据权利要求1所述的设备,其中所述第一多个子混合器、所述第二多个子混合器和所述第三多个子混合器包括包含以下各项的子混合器:
3.根据权利要求1所述的设备,其进一步包括:
4.根据权利要求3所述的设备,其进一步包括:
5.根据权利要求4所述的设备,其中所述相位检测器包含移位寄存器电路,所述移位寄存器电路经配置以将所述多个第一控制信号提供到所述相位混合器电路的所述第一级,且进一步经配置以将所述多个第二控制信号提供到所述相位混合器电路的所述第二级,所述移位寄存器电路包含:
6.根据权利要求5所述的设备,其中所述一个第一寄存器经配置以在所述多个第二寄存器经配置以响应于第一保持控制信号而保持数据时接收所述第二数据,同时存储所述第一数据。
7.根据权利要求5所述的设备,其中所述一个第二寄存器经配置以在所述多个所述第一寄存器经配置以响应于第二保持控制信号而保持数据时接收所述第二数据,同时存储所述第一数据,所述第二保持控制信号在高分辨率模式中为所述第一保持控制信号的互补信号。
8.一种方法,其包括:
9.根据权利要求8所述的方法,其进一步包括:
10.根据权利要求8所述的方法,其进一步包括:
11.根据权利要求8所述的方法,其进一步包括:
12.根据权利要求11所述的方法,其进一步包括:
13.根据权利要求12所述的方法,其进一步包括:
14.根据权利要求13所述的方法,其进一步包括:
15.根据权利要求14所述的方法,其进一步包括:
16.根据权利要求13所述的方法,其进一步包括:
17.一种设备,其包括:
18.根据权利要求17所述的设备,其中所述相位混合器电路包括用于在偶数输入时钟信号和奇数输入时钟信号之间内插相位的多个内相混合器级。
19.根据权利要求17所述的设备,其中所述相位混合器电路经配置以将第一权重应用于输入时钟信号,且其中所述相位混合器电路经配置以将第二权重应用于所述中间时钟信号。
20.根据权利要求17所述的设备,其中所述精细延迟线经配置以将所述输出时钟信号提供到复制电路。
技术总结本申请涉及用于延迟控制的设备和方法。公开了用于调整相位混合器电路的设备和方法。一种实例方法包含提供由多个第一寄存器和多个第二寄存器存储的数据值。该方法包含:在第一操作模式期间,由多个第一寄存器中的第一寄存器群组接收数据值且由多个第二寄存器保持所述数据值;在第二操作模式期间,由多个第一寄存器中的一个第一寄存器使数据值反相一次且由多个第二寄存器保持所述数据值;以及在第三操作模式期间,由所述多个第一寄存器中的一个第一寄存器使所述数据值反相,同时由所述多个第二寄存器保持所述数据值,或由所述多个第二寄存器中的一个第二寄存器使数据值反相,同时由所述多个第一寄存器保持所述数据值。技术研发人员:佐藤康夫受保护的技术使用者:美光科技公司技术研发日:技术公布日:2024/9/2本文地址:https://www.jishuxx.com/zhuanli/20240905/286859.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。