存储器和存储器控制方法与流程
- 国知局
- 2024-10-21 14:54:03
本公开涉及存储器,具体而言,涉及一种存储器和存储器控制方法。
背景技术:
1、在集成电路技术的发展中,无论是制造工艺的迭代还是电路设计的进步,都希望在性能不断提升的同时降低功耗。作为集成电路的重要应用之一,存储器也在不断追求着性能及功耗的优化。
2、存储器的性能和功耗依赖于存储器中电路的工作状态,如何对存储器中电路的工作状态进行控制已成为优化存储器性能和功耗的重要问题。
3、需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
技术实现思路
1、本公开的目的在于提供一种存储器和存储器控制方法,进而至少在一定程度上克服存储器性能及功耗优化效果不佳的问题。
2、根据本公开的第一方面,提供了一种存储器,包括:控制信号生成电路,用于根据存储器工作状态信号生成至少一个控制信号;模式控制电路,用于接收至少一个控制信号,并根据至少一个控制信号控制存储器中不同电路的工作状态。
3、可选地,控制信号生成电路用于根据存储器工作状态信号生成第一控制信号和第二控制信号,第二控制信号为第一控制信号的反相信号。
4、可选地,存储器工作状态信号包括时钟使能信号。
5、可选地,存储器包括分别用于传输数据、传输命令、解码命令、传输行地址或解码行地址的多个目标电路;当时钟使能信号为低电平时,模式控制电路用于根据第一控制信号和第二控制信号停止向至少一个目标电路提供电源;当时钟使能信号为高电平时,模式控制电路用于根据第一控制信号和第二控制信号向至少一个目标电路提供电源。
6、可选地,存储器工作状态信号包括时钟使能信号和存储体的行激活指示信号。
7、可选地,存储器包括用于执行行激活命令的目标电路;当时钟使能信号为低电平且存储体的行激活指示信号表征存储器未工作在预充电状态时,模式控制电路用于根据第一控制信号和第二控制信号停止向目标电路提供电源;当时钟使能信号为高电平或存储体的行激活指示信号表征存储器工作在预充电状态时,模式控制电路用于根据第一控制信号和第二控制信号向目标电路提供电源。
8、可选地,控制信号生成电路包括:第一反相器,第一反相器的输入端接收时钟使能信号;与门,与门的第一输入端与第一反相器的输出端连接,与门的第二输入端接收存储体的行激活指示信号,与门的输出端输出第一控制信号;第二反相器,第二反相器的输入端与与门的输出端连接,第二反相器的输出端输出第二控制信号。
9、可选地,存储器工作状态信号包括时钟使能信号和存储体的预充电指示信号。
10、可选地,存储器包括读写操作时与存储体解码和/或控制相关的目标电路;当时钟使能信号为低电平或者存储体的预充电指示信号表征存储体工作在预充电状态时,模式控制电路用于根据第一控制信号和第二控制信号停止向目标电路提供电源;当时钟使能信号为高电平且存储体的预充电指示信号表征存储体未工作在预充电状态时,模式控制电路用于根据第一控制信号和第二控制信号向目标电路提供电源。
11、可选地,控制信号生成电路包括:第三反相器,第三反相器的输入端接收时钟使能信号;或门,或门的第一输入端与第三反相器的输出端连接,或门的第二输入端接收存储体的预充电指示信号,或门的输出端输出第一控制信号;第四反相器,第四反相器的输入端与或门的输出端连接,第四反相器的输出端输出第二控制信号。
12、可选地,存储器工作状态信号包括存储体的预充电指示信号。
13、可选地,存储器包括行激活后与将命令传送至行译码电路和/或灵敏放大器相关的目标电路;当存储体的预充电指示信号表征存储体工作在预充电状态时,模式控制电路用于根据第一控制信号和第二控制信号停止向目标电路提供电源;当存储体的预充电指示信号表征存储体未工作在预充电状态时,模式控制电路用于根据第一控制信号和第二控制信号向目标电路提供电源。
14、可选地,控制信号生成单元包括:第五反相器,第五反相器的输入端接收存储体的预充电指示信号,第五反相器的输出端输出第二控制信号;其中,存储体的预充电指示信号作为第一控制信号。
15、可选地,模式控制电路包括:pmos晶体管,pmos晶体管的漏极与目标电路连接,pmos晶体管的栅极接收第一控制信号,pmos晶体管的源极接收电源电压;nmos晶体管,nmos晶体管的漏极与目标电路连接,nmos晶体管的栅极接收第二控制信号,nmos晶体管的源极接地。
16、根据本公开的第二方面,提供了一种存储器控制方法,包括:根据存储器工作状态信号生成至少一个控制信号;根据至少一个控制信号控制存储器中不同电路的工作状态。
17、可选地,根据存储器工作状态信号生成第一控制信号和第二控制信号,第二控制信号为第一控制信号的反相信号。
18、可选地,存储器工作状态信号包括时钟使能信号。
19、可选地,存储器包括分别用于传输数据、传输命令、解码命令、传输行地址或解码行地址的多个目标电路。当时钟使能信号为低电平时,根据第一控制信号和第二控制信号停止向至少一个目标电路提供电源;当时钟使能信号为高电平时,根据第一控制信号和第二控制信号向至少一个目标电路提供电源。
20、可选地,存储器工作状态信号包括时钟使能信号和存储体的行激活指示信号。
21、可选地,存储器包括用于执行行激活命令的目标电路。当时钟使能信号为低电平且存储体的行激活指示信号表征存储器工作在预充电状态时,根据第一控制信号和第二控制信号停止向目标电路提供电源;当时钟使能信号为高电平或存储体的行激活指示信号表征存储器未工作在预充电状态时,根据第一控制信号和第二控制信号向目标电路提供电源。
22、可选地,存储器工作状态信号包括时钟使能信号和存储体的预充电指示信号。
23、可选地,存储器包括读写操作时与存储体解码和/或控制相关的目标电路。当时钟使能信号为低电平或者存储体的预充电指示信号表征存储体工作在预充电状态时,根据第一控制信号和第二控制信号停止向目标电路提供电源;当时钟使能信号为高电平且存储体的预充电指示信号表征存储体未工作在预充电状态时,根据第一控制信号和第二控制信号向目标电路提供电源。
24、可选地,存储器工作状态信号包括存储体的预充电指示信号。
25、可选地,存储器包括行激活后与将命令传送至行译码电路和/或灵敏放大器相关的目标电路。当存储体的预充电指示信号表征存储体工作在预充电状态为时,根据第一控制信号和第二控制信号停止向目标电路提供电源;当存储体的预充电指示信号表征存储体未工作在预充电状态时,根据第一控制信号和第二控制信号向目标电路提供电源。
26、在本公开的一些实施例所提供的技术方案中,控制信号生成电路用于根据存储器工作状态信号生成至少一个控制信号,模式控制电路用于根据该至少一个控制信号控制存储器中不同电路的工作状态。通过对存储器中不同电路的工作状态进行控制,可以有效调节各电路的性能及功耗状态,进而可以提升存储器性能和功耗的优化效果。
27、应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
本文地址:https://www.jishuxx.com/zhuanli/20241021/319707.html
版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。
下一篇
返回列表