技术新讯 > 信息存储应用技术 > 用于每行错误擦除信息寄存器的设备、系统和方法与流程  >  正文

用于每行错误擦除信息寄存器的设备、系统和方法与流程

  • 国知局
  • 2024-07-31 19:14:27

本公开大体上涉及半导体装置,例如半导体存储器装置。

背景技术:

1、所述半导体存储器装置可包含用于存储信息的多个存储器单元。所存储信息可被编码为二进制数据,并且每个存储器单元可存储所述信息的单个位。信息在存储器单元中可能由于多种不同错误而衰减或改变,所述错误可能导致从存储器装置读出一或多个不正确信息位(例如,具有原先写入的位的不同状态的位)。

2、可存在确保从存储器读出的信息的高保真度是有用的许多应用。存储器装置可包含错误校正电路,所述错误校正电路可用于确定与写入到存储器单元中的数据相比从存储器单元读出的信息是否含有任何错误,且可校正发现的错误。存储器装置可周期性地使用错误校正电路以通过扫描存储器阵列的每一存储器单元来修复存储于存储器阵列内的信息中的错误。

技术实现思路

1、本公开的一方面涉及一种方法,其包括:基于模式寄存器中的每行错误校正和擦除(ecs)启用设置来启用每行ecs模式;当启用所述每行ecs模式时对沿着每个行的包含错误的码字的数目进行计数,以生成多个每行ecs计数,每个每行ecs计数与存储器阵列的多个行中的相应一者相关联。

2、本公开的另一方面涉及一种设备,其包括:存储器阵列,其包括在字线和多个位线的相交点处的多个存储器单元,并且其中多个码字存储在所述多个存储器单元中的至少一些中;模式寄存器,其被配置成存储每行ecs启用信号;ecs逻辑,其被配置成在所述每行ecs计数启用信号处于活动状态时对沿着所述字线的含有错误的所述多个码字的数目进行计数。

3、本公开的又一方面涉及一种方法,其包括:从存储器的模式寄存器读取每行错误校正和擦除(ecs)列地址;对选定行和所述每行ecs列地址执行读取操作以检索与所述选定行相关的每行ecs信息。

技术特征:

1.一种方法,其包括:

2.根据权利要求1所述的方法,其进一步包括将所述多个每行ecs计数存储在所述存储器阵列中由所述模式寄存器中的每行ecs地址指定的位置处。

3.根据权利要求2所述的方法,其进一步包括沿着所述多个行中的相关联相应一者的存储器单元存储所述多个每行ecs计数中的每一者。

4.根据权利要求2所述的方法,其中所述每行ecs地址指定列选择信号的值。

5.根据权利要求2所述的方法,其进一步包括基于熔丝设置将所述每行ecs地址加载到所述模式寄存器中。

6.根据权利要求2所述的方法,其进一步包括:

7.根据权利要求1所述的方法,其进一步包括用控制器设置所述每行ecs启用设置的值。

8.根据权利要求1所述的方法,其进一步包括响应于读取操作而将所述多个每行ecs计数中的一或多者提供到所述存储器的数据端子。

9.根据权利要求1所述的方法,其进一步包括在启用或不启用所述每行ecs模式的情况下收集总体ecs错误计数和与包含错误的码字的最大数目相关联的行地址。

10.根据权利要求1所述的方法,其进一步包括沿着每个行对所述码字中的每一者执行ecs操作序列,所述ecs操作包含:

11.一种设备,其包括:

12.根据权利要求11所述的设备,其中所述ecs逻辑被配置成将所述计数存储在存储器阵列中。

13.根据权利要求11所述的设备,其中所述多个存储器单元的第一部分用于存储数据,所述多个存储器单元的第二部分用于存储与所述数据相关联的元数据,并且第三部分既不用于数据也不用于元数据,并且其中所述ecs逻辑被配置成将所述计数存储在所述第三部分中。

14.根据权利要求11所述的设备,其中所述模式寄存器还包含指定所述多个存储器单元中用于存储所述计数的选定存储器单元的每行ecs地址。

15.根据权利要求14所述的设备,其中所述每行ecs地址指定与所述多个位线中的选定者相关联的列地址信号。

16.根据权利要求14所述的设备,其进一步包括存储加载到所述模式寄存器中的所述每行ecs地址的熔丝阵列。

17.根据权利要求11所述的设备,

18.根据权利要求15所述的设备,其中所述ecs逻辑被配置成将所述第一数目和所述第二数目存储在所述存储器阵列中。

19.根据权利要求17所述的设备,其中所述ecs逻辑被配置成对包含错误的所述第一多个码字和所述第二多个码字的第三数目进行计数,无论所述每行ecs计数启用信号是否处于活动状态。

20.一种方法,其包括:

21.根据权利要求20所述的方法,其进一步包括通过在所述模式寄存器中设置每行ecs启用寄存器的值来启用每行ecs模式。

22.根据权利要求20所述的方法,其进一步包括防止对所述每行ecs列地址的外部写入操作。

23.根据权利要求20所述的方法,其进一步包括基于存储器的熔丝阵列中的信息将所述每行ecs列地址加载到所述模式寄存器中。

24.根据权利要求20所述的方法,其进一步包括对第二选定行和所述每行ecs列地址执行第二读取操作以检索与所述第二行相关的每行ecs信息。

技术总结用于每行错误擦除信息寄存器的设备、系统和方法。模式寄存器可包含每行错误校正和擦除pRECS启用寄存器,以启用pRECS模式。当启用所述prECS模式时,可收集与每个行相关联的pRECS信息,所述pRECS信息反映沿着所述行存储的在错误校正和擦除ECS操作期间被确定为包含错误的码字的数目。所述存储器可将所述pRECS信息存储在存储器阵列中,例如,每个行可存储与所述行相关联的所述pRECS信息。pRECS地址寄存器可指定所述存储器阵列中用以存储所述pRECS信息的位置。技术研发人员:S·艾亚普利迪受保护的技术使用者:美光科技公司技术研发日:技术公布日:2024/1/15

本文地址:https://www.jishuxx.com/zhuanli/20240731/181994.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。