技术新讯 > 信息存储应用技术 > 用于减少ECC功率消耗的方法及系统与流程  >  正文

用于减少ECC功率消耗的方法及系统与流程

  • 国知局
  • 2024-07-31 19:13:00

本公开大体上涉及存储器单元阵列的管理及操作,且更特定来说涉及用于改进具有纠错码(ecc)保护的存储器的性能以便减少ecc功率消耗的方法及系统。

背景技术:

1、存储器装置用于许多电子系统中,例如移动电话、个人数字助理、膝上型计算机、数码相机及类似者。在存储器装置中使用各种类型的存储器,包含随机存取存储器(ram)、只读存储器(rom)、动态ram(dram)、同步动态ram(sdram)、铁电ram(feram)、磁性ram(mram)、电阻式ram(rram)、快闪存储器、相变存储器(pcm)等等。存储器装置可为易失性的或非易失性的。非易失性存储器在电源关闭时保持其内容,此使其成为存储器装置中用于存储待在系统断电重启(power-cycle)之后检索的信息的良好选择。特定来说,非易失性存储器单元甚至在缺少外部电源的情况下仍可维持其经存储逻辑状态达延长时段。

2、通过编程存储器装置的不同状态而存储信息。例如,二进制装置具有通常由逻辑“1”或逻辑“0”表示的两种状态。在其它系统中,可存储超过两种状态。为存取经存储信息,存储器装置的组件可读取或感测经存储状态。为存储信息,存储器装置的组件可写入或编程逻辑状态。

3、改进存储器装置可包含增加存储器单元密度、增加读取/写入速度、增加可靠性、增加数据保持、降低制造成本、按比例缩放得小于传统装置以及降低功率消耗。

4、归因于各种因素(例如存取次数、制造工艺的质量、环境因素及类似者),存储器单元在其生命周期期间具有变化物理及电气特性。纠错码(ecc)通常根据存储器装置的单元的经定义状态(例如,单元的寿命终止可靠性)来校准,且因此大体上在阵列的整个寿命内以其最高校正功率使用。因此,通常存在过度功率消耗。因此,期望改进存储器装置的功率消耗性能。

技术实现思路

技术特征:

1.一种用于操作存储器单元阵列的方法,所述方法包括:

2.根据权利要求1所述的方法,其中选择ecc校正能力包括:选择性地激活经配置以对所述经存储数据执行ecc操作的多个电路部分中的电路部分。

3.根据权利要求2所述的方法,其包括针对每一单一特定可选ecc校正能力选择性地激活单一特定电路部分。

4.根据权利要求3所述的方法,其包括选择性地停用其校正能力与所述经确定错误数目不匹配的电路部分。

5.根据权利要求2所述的方法,其包括选择性地激活用于管理至少两个ecc校正能力的电路部分,所述电路部分能选择性地激活用于应用第一ecc校正能力及至少一个较高ecc校正能力,所述ecc校正能力对应于相应经确定错误数目。

6.根据权利要求1所述的方法,其中将所述用户数据及奇偶校验数据存储在由编码部件产生的码字中,且其中所述校验子的所述计算及基于所述校验子的所述错误数目的所述确定是由解码部件执行。

7.根据权利要求6所述的方法,其中计算所述校验子包括:激活所述解码部件的校验子产生部件,且其中选择ecc校正能力包括:激活所述解码部件的校验子解码部件。

8.根据权利要求2所述的方法,其包括基于所述经确定错误数目选择性地启用所述多个电路部分的所述经选择性激活的电路部分的输出。

9.根据权利要求1所述的方法,其包括如果所述经计算校验子展现不同于零的至少一个值,那么激活错误部件以确定所述错误数目。

10.根据权利要求1所述的方法,其包括将所述阵列的所述存储器单元分组成多个部分的步骤,所述多个部分中的每一部分以相应最大ecc校正能力操作,且其中一部分对应于码字、存储体、存储体群组、所述阵列的区段、所述整个阵列、缓冲器及页面中的一者。

11.一种存储器装置,其包括:

12.根据权利要求11所述的存储器装置,其包括多个电路部分,每一电路部分经配置以对所述经存储数据执行特定ecc操作,且能由所述操作电路选择性地激活。

13.根据权利要求12所述的存储器装置,其包括用于每一单一特定可选ecc校正能力的单一特定电路部分,其中所述操作电路经配置以基于所述经确定位错误数目选择性地激活所述特定电路部分中的一者。

14.根据权利要求13所述的存储器装置,其中所述操作电路经配置以选择性地停用其校正能力与所述经确定错误数目不匹配的电路部分。

15.根据权利要求12所述的存储器装置,其包括能选择性地激活用于管理至少两个ecc校正能力的电路部分,所述操作电路经配置以选择性地激活所述电路部分用于应用第一ecc校正能力及至少一个较高ecc校正能力,所述ecc校正能力对应于相应经确定错误数目。

16.根据权利要求12所述的存储器装置,其中所述操作电路包括解码部件,所述解码部件又包含:

17.根据权利要求11所述的存储器装置,其中所述操作电路是嵌入到所述存储器装置的所述控制器中的ecc引擎。

18.根据权利要求12所述的存储器装置,其中所述操作电路包括至少一个选择器元件,所述至少一个选择器元件经配置以基于所述选定ecc校正能力选择性地启用经选择性激活的电路部分的输出。

19.根据权利要求11所述的存储器装置,其包括错误部件,其中所述操作电路经配置以在所述经计算校验子展现不同于零的至少一个值时启用所述错误部件。

20.根据权利要求11所述的存储器装置,其中所述阵列被划分成多个部分,所述多个部分中的每一部分能以相应最大ecc校正能力操作,且其中一部分对应于码字、存储体、存储体群组、所述阵列的区段、所述整个阵列、缓冲器及页面中的一者。

21.一种存储器装置,其包括:

22.根据权利要求21所述的存储器装置,其中:

23.根据权利要求21所述的存储器装置,其中至少两个电路部分共享共同电路。

24.一种系统,其包括:

25.根据权利要求24所述的系统,其进一步包括通信地耦合到所述存储器装置或所述主机的显示器、通信地耦合到所述存储器装置或所述主机的网络接口及经耦合以为所述系统提供电力的电池中的任何者。

技术总结本公开涉及一种用于操作存储器单元阵列的方法,所述方法包括以下步骤:将用户数据存储在所述存储器阵列的多个存储器单元中;将与所述用户数据相关联的奇偶校验数据存储在所述存储器阵列的若干奇偶校验单元中,所述奇偶校验数据对应于从最小纠错码(ECC)校正能力到最大ECC校正能力的多个可选ECC校正能力中的一者;从所述经存储用户数据及奇偶校验数据计算ECC校验子;基于所述ECC校验子,确定所述数据中的错误数目;及基于所述经确定错误数目,选择所述多个ECC校正能力中的ECC校正能力。本文中还公开相关存储器装置及系统。技术研发人员:C·V·A·劳伦特受保护的技术使用者:美光科技公司技术研发日:技术公布日:2024/1/15

本文地址:https://www.jishuxx.com/zhuanli/20240731/181889.html

版权声明:本文内容由互联网用户自发贡献,该文观点仅代表作者本人。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如发现本站有涉嫌抄袭侵权/违法违规的内容, 请发送邮件至 YYfuon@163.com 举报,一经查实,本站将立刻删除。